[go: up one dir, main page]

SU748878A1 - Pulse distributor - Google Patents

Pulse distributor Download PDF

Info

Publication number
SU748878A1
SU748878A1 SU782604783A SU2604783A SU748878A1 SU 748878 A1 SU748878 A1 SU 748878A1 SU 782604783 A SU782604783 A SU 782604783A SU 2604783 A SU2604783 A SU 2604783A SU 748878 A1 SU748878 A1 SU 748878A1
Authority
SU
USSR - Soviet Union
Prior art keywords
elements
discharge
output
inputs
decoder
Prior art date
Application number
SU782604783A
Other languages
Russian (ru)
Inventor
Юрий Петрович Муха
Владимир Николаевич Скакунов
Георгий Валентинович Слесарев
Original Assignee
Волгоградский Политехнический Институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Волгоградский Политехнический Институт filed Critical Волгоградский Политехнический Институт
Priority to SU782604783A priority Critical patent/SU748878A1/en
Application granted granted Critical
Publication of SU748878A1 publication Critical patent/SU748878A1/en

Links

Landscapes

  • Logic Circuits (AREA)

Description

Изобретение относитс  к импульсной технике и может быть использовано, в цифровых устройствах обработки информации . Известны распределительные устройства , содержащие генератор, счетчик, инверторы и дешифратор 1. Недостаток этого устройства - стабильность периода выходных импульсов Известны также распределители импульсов , состо щие из счетчиков и дешифраторов . Однако невозможность изменени  периода повторени  выходных импульсов ограничивает функциональные возможности устройства. С целью расширени  функциональных возможностей в распределитель импульсов , содержащий в каждом разр де счет чик, соединенный с дешифратором, в каждый разр д введен блок многоступенчатого стробировани , выполненный на элементах И и ИЛИ, причем выходы дешифратора каждого разр да через соответствующие элементы И соединены с входами элемента ИЛИ, выход которого подключен к другому входу соответствующего элемента И предыдущего .разр да, кроме первого, выход элемен та ИЛИ которого подключен к выходной шине, при этом другие входы элемен той и всех разр дов и дополнительные входы элементов ИЛИ, кроме первого разр да, соединены с соответствующими управл 1свцими входами. На чертеже представлена блок-схема четырехразр дного устройства, котора  содержит счетчик 1 1-1 4, дешифратор , блок многоступенчатого стробировани  4, выполненный ка элементах И 4-6 и элементе ИЛИ 7, выходную шину 8 выход), входную шину 9 (вход), управл ющие входы 10-13. Работа устройства основана на стробировании (прореживании) сигналов исходной последовательности с заданным фазовым смещением, в св зи с этим число разр дов счетчика 1 1 и структура дшаифратора определ етс  требуемым количеством выходом распределител , число разр дов остальных счетчиков 1 2-1 4 - необходимой кратностью изменени  периода, а их общее число - требуемым диапазоном изменени  периода повторени . Выбор периода повторени  осуществл етс  раз решающим уровнем по шине управлени  через элементы И и ИЛИ. i Работа распределител  происходит следующим образом.The invention relates to a pulse technique and can be used in digital information processing devices. Distributors are known that contain a generator, a counter, inverters, and a decoder. A disadvantage of this device is the stability of the period of output pulses. Pulse distributors are also known, consisting of counters and decoders. However, the impossibility of changing the repetition period of the output pulses limits the functionality of the device. In order to expand the functionality, the pulse distributor, which contains in each bit a counter connected to the decoder, introduces a multistage gating unit on each bit, executed on the AND and OR elements, and the outputs of the decoder of each bit are connected to the inputs through the corresponding And elements the OR element, the output of which is connected to another input of the corresponding element AND the previous one. Except the first, the output of the element OR which is connected to the output bus, while the other inputs of the element minutes and all bits and additional inputs OR elements except the first discharge, connected to respective control inputs 1svtsimi. The drawing shows a block diagram of a four-bit device, which contains a counter 1 1-1 4, a decoder, a multistage gating unit 4, made with elements AND 4-6 and element OR 7, output bus 8 (output), input bus 9 (input) control inputs 10-13. The operation of the device is based on gating (puncturing) the signals of the initial sequence with a given phase shift, therefore the number of bits of the counter 1 1 and the structure of the digitizer is determined by the required output of the distributor, the number of bits of the remaining counters 1 2-1 4 period changes, and their total number is required by the repetition period change range. The selection of the repetition period is made at a decisive level on the control bus through the AND and OR elements. i The operation of the distributor is as follows.

Claims (1)

Формула изобретенияClaim Распределитель импульсов, содержащий в каждом разряде счетчик, со’0 единенный с дешифратором, отличающийся тем, что, с целью расширения функциональных возможностей, в каждый разряд введен блок многоступенчатого стробирования, выпол15 ненный на элементах И и ИЛИ, причем выходы дешифратора каждого разряда через соответствующие элементы И соединены с входами элемента ИЛИ, выход которого подключен к другому вхо2Q ду соответствующего элемента И предыдущего разряда, кроме первого, выход элемента ИЛИ которого подключен к выходной шине, при этом другие входа элементов И всех разрядов и дополje нительныё входы элементов ИЛИ, кроме первого разряда, соединены с соответствующими управляющими входами.A pulse distributor containing in each discharge a counter connected to a decoder, characterized in that, in order to expand the functionality, a multi-stage gating block is introduced into each discharge, executed on the AND and OR elements, and the outputs of each discharge decoder through the corresponding AND elements are connected to the inputs of the OR element, the output of which is connected to another input 2Q of the corresponding AND element of the previous discharge, except for the first, the output of the OR element of which is connected to the output bus, while other inputs of AND elements of all discharges and additional inputs of OR elements, except for the first discharge, are connected to the corresponding control inputs.
SU782604783A 1978-04-17 1978-04-17 Pulse distributor SU748878A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU782604783A SU748878A1 (en) 1978-04-17 1978-04-17 Pulse distributor

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU782604783A SU748878A1 (en) 1978-04-17 1978-04-17 Pulse distributor

Publications (1)

Publication Number Publication Date
SU748878A1 true SU748878A1 (en) 1980-07-15

Family

ID=20759829

Family Applications (1)

Application Number Title Priority Date Filing Date
SU782604783A SU748878A1 (en) 1978-04-17 1978-04-17 Pulse distributor

Country Status (1)

Country Link
SU (1) SU748878A1 (en)

Similar Documents

Publication Publication Date Title
KR890017866A (en) Filter circuit
SU748878A1 (en) Pulse distributor
SU488344A1 (en) Reversible distributor
SU1653154A1 (en) Frequency divider
SU671034A1 (en) Pulse frequency divider by seven
SU531154A1 (en) Cube Maker
SU580634A1 (en) Pulse frequency multiplier
SU1173402A1 (en) Number generator
SU667966A1 (en) Number comparing device
SU728133A1 (en) Device for functional converting of ordered number files
SU602939A1 (en) Information shifting arrangement
SU766018A1 (en) Pulse repetition frequency divider
SU374586A1 (en) GENERATOR OF RECURRENT SEQUENCE WITH SELF-MONITOR
SU1287281A1 (en) Frequency divider with fractional countdown
SU729586A1 (en) Number comparing arrangement
SU645155A1 (en) Square-rooting arrangement
SU930751A1 (en) Pulse train discriminating device
SU1172004A1 (en) Controlled frequency divider
SU714634A1 (en) Frequency multiplier
SU696609A1 (en) Frequency divider with variable division factor
SU1304016A1 (en) Device for determining least common multipile of numbers
SU1569962A2 (en) Univibrator
SU680177A1 (en) Functional calculator
SU641658A1 (en) Multiprogramme frequency divider
SU1721824A1 (en) Variable-ratio frequency divider