(54) ИМПУЛЬСНО-ВРЕМЕННОЙ ДИСКРИМИНАТОР(54) PULSE-TIME DISCRIMINATOR
Изббретение относитс к рациоэлектро нике, оно может быть использовано в схемах стабилизации враленнЬго положени импульсов радиолокационных систем.. Известен импульсно-временной дискриминатор , сопбржаощй триггеры, на входах и выходах которых включены элементы И-НЕ и инверторы, вырабатывающие сигналы в цифровом коде Ti . Недостатком этого устройства вл етс то, что оно со держит большое количество элементов (формирователи, счетчики, триггеры), а следовательно, обладает невысокой надёж ностью в работе. Известен частотно-фазовый компаратор , содержащий триггеры, на входах и выходах которых .включены элементы И-НЕ T2l . Это устройство также содержит большое количество элементов и не обеспечивает требуемой точности. Наиболее| близкий по технической су щ тости к изобретению импульсно-временной дискриминач р одержащий два триггера , два элемента И-НЕ и два инвертоpa Тз1 . Это устройство содержит бол1гшое к оличество оборудовани (элементов Й-НЕ). Кроме того, в нем с прнхог дом второго импульса, на второй выходной шине формируетс кратковременный ложный сигнал, длительность которого определ етс временем опрокидывани тртгггеров, следовательно, устройство обпедает низкой надежностью в работе. Цель изобретени - повышение надежности устройства в работе. Поставленна цель достигаетс тем, что выход первого элемента И-НЕ соединен с нулевым входом первого тригг&ра , выходы обоих инверторов - со вхоДом второго элемента И-НЕ, выход которого соединен с единичным входом первого триггера, единичный выход первого триггера Соединен с обоими входами второго триггера, перва входна шина соединена col входом первого элемегога И-НЕ и первого инвертора и с нулевым входом второго триггера, а втора входна шина соединева со входом первого элемента ничным входом BTOpot o TpHTpiepa. Структурна электрическа схема импульсно-BpeiifeHHoro дискриминатора пред ставлена на чертеже, где 1, 2 - Твходны , 4 -инверторы, 5 и 6-элементы И-НЕ ,7 к 8 - триггеры, выполненные на паре перекрестно соединенных элементов И-НЕ 9, 10, 11 и 12, 13 и 14 -выхо ные шины устройства. Импульсн(-временной дискриминатор работает следующим образом. -.--------. - - .- ч - В исходном состо нии импульсы на входных шинах 1 и 2 отсутствуют (равны логическому нулю). В этом случае на выходах инверторов 3, 4 и элементов Й-НЕ 5,10 и 11 - логическа един ца, на выходах элементов 6 и 9 - логический нуль. С приходов импульсов на шину 1 на выходе элемента Pf-HE 5 сох ранитс логическа единица, на выходе элемента И-НЕ 6 по витс сигнал равный логической единице, при этом триггер 7 свое состо ние не измен ет, следовательно , на выходе элемента И-НЕ 11 по вл етс сигнал, равный логическо му нулю, который поступает на выходную шину 13. Такое состо ние сохранитс до прихода импульсов на входную шину 2, Пр подаче которого на выходе элемента И-НЕ 5 по вл етс сигнал, равный логическому нулю,что приводит к опрокидыванию триггера 7 в противоположное сос то ние, на выходе элемента И-НЕ Ю по вл етс сигнал, равныйлогическому нулю, который закрывает элементы 11 и 12, следовательно, на выходной шине 13 снова по вл етс сигнал, равный логической единице. По окончании действи первого импульса на выходе элемента И-НЕ 5 по витс логическа единица, а по окончании действи второго импульса на выходе элемента И-НЕ 6 по вл етс сигнал , равный логическому нулю, в результате чего триггер 7 опрокидываетс ,и схема возвращаетс в исходное состо ние . . - Аналогично , в соответствующем пор дке , устройство будет работать при подаче первог,о импульса на шину 2. ТТакйм образом, на «эёоих выходах 13 и 14 |йЙКр йШа бра в H oHK{5 lifcix ситуаш х вьвдел етс импульс, длительность KW6pbro епрейел етс временны1« п жением передних фронтов вЫхЬйнек 1Шпульсов . i 2 различных по длительности импульсов благодар тОму, что триггер 7 опрокинут к на выходе элемента I1-HE 10 сигнал, равный логическому нулю, сохран етс и по окончании действи более короткого импульса, на выходных шинах 13 и 14 дискриминатораимпульсы не по вл ютс , так как элементы И-НЕ 11 и 12 закрыты сигналом, равным логическому нулю, с выхода элемента И-НЕ 10. Дискриминатор работает с перекрывающимис по длительности импульсами, что характерно дл систем взаимной стабилиз1ации временного положени двух импульсов при воздействии различных дестабилизЕгруюших факторов {температура, давление и т.д.). Применение предлагаемого дискриминатора в различных устройствах автоматики и радиоэлектроники позвол ет значительно сократить количество оборудовани , что ведет к уменьшению габаритов, веса, потребл емой мощности устройством, к повышению надежности его в работе. Кроме того, благодар тому, что элементы И-НЕ 11 и 12 охвачены перекрестг ными обратными св з ми, устранено по вление на второй выходной шине ложного сигнала в момент прихода второго входного импульса. Это дополнительно повышает надежность дискриминатора в работе расшир ет возможности его применени . .. Ф 6 р м у Л а изобретени Импульсно-временной дискриминатор, содержа ций два триггера, два элемента И-НЕ, и два инвертора, отличающийс тем, что, с целью повышени надежности устройства в работе, выход первого элемента Й-НЕ соединен с нулевым входом первого триггера, вькоды обоих инверторов - со входами второго элемента И-НЁ, выход которого соединен с единичным входом первого триггера , единичный вьрсод которого соединен с первыми единичным и нулевым входами второго триггера, перва входна шина соединена со входами первого ..элемента И-НЕ и первого инвертора и с вторым нулевым входам второго триггера. а втора Модна шина соединена со входами первого элемента И-НЕ и второго инвертора, и с вторым единичнымвходом второго триггера. Источники информашш, прин тые во внимание при экспертизе 1. Авторское свидетельство СССР № 484620, кл. Н 03 13/00, 11.О2.74. 7469 5 5 2.Авторское свипетельство СССР № 484621, кп. Н 03 13/00: 04.03,74. 3.Авторское свидетепьство СССР № 484631, кл. Н 03 К 5/2О, 07.01.74 (прототип).The exclusion refers to radioelectronic, it can be used in the stabilization schemes for the radar positioning pulse position. The pulse-time discriminator is known, which triggers triggers, at the inputs and outputs of which are included the NAND elements and inverters generating signals in the digital code Ti. A disadvantage of this device is that it contains a large number of elements (drivers, counters, triggers) and, therefore, has a low reliability in operation. Known frequency-phase comparator containing triggers, the inputs and outputs of which are included elements AND NOT HE T2l. This device also contains a large number of elements and does not provide the required accuracy. Most | close in technical terms to the invention, the pulse-time discriminator p has two triggers, two AND – NOT elements and two Tz1 inverters. This device contains more than the amount of equipment (elements of N-NOT). In addition, a short-term spurious signal is generated in it from the second pulse of the second output bus, the duration of which is determined by the time of tripling of the trggers, therefore, the device is damaged by its low reliability. The purpose of the invention is to increase the reliability of the device in operation. The goal is achieved by the fact that the output of the first element AND-NOT is connected to the zero input of the first trigger & ra, the outputs of both inverters are connected to the input of the second element AND-NOT, the output of which is connected to the single input of the first trigger, the single output of the first trigger Connected to both inputs the second trigger, the first input bus is connected by the col input of the first element AND IS and the first inverter and the zero input of the second trigger, and the second input bus is connected to the input of the first element by the BTOpot o TpHTpiepa input. The structural electrical circuit of the discriminator pulse-BpeiifeHHoro is shown in the drawing, where 1, 2 are two-input, 4 are inverters, 5 and 6 are AND-NOT elements, 7 to 8 are triggers made on a pair of cross-connected elements AND 9, 10 , 11 and 12, 13 and 14 are busbar devices. Pulse (-the time discriminator works as follows. -.--------. - - .- h - In the initial state, the pulses on the input buses 1 and 2 are missing (equal to logical zero). In this case, the outputs of the inverters 3, 4, and Y-NOT 5,10 and 11 elements are a logical one, the outputs of elements 6 and 9 are a logical zero. From the pulse arrivals to bus 1 at the output of the Pf-HE 5 element, the logical unit is preserved, at the output of the AND element -NOT 6 turns on a signal equal to a logical one, while trigger 7 does not change its state, therefore, at the output of the element AND NOT 11 appears a signal equal to a logical zero that goes to the output bus 13. Such a state will remain until the arrival of pulses on the input bus 2, the supply of which at the output of the element AND-NOT 5 appears a signal equal to logical zero, which leads to the overturning of the trigger 7, in the opposite state, at the output of the AND-NE element, a signal equal to the logical zero appears, which closes the elements 11 and 12, therefore, a signal equal to the logical one appears again on the output bus 13. Upon termination of the first pulse at the output of the NAND-5 element, a logical unit is output, and after the expiration of the second pulse, a signal equal to logical zero appears at the output of the IS-NOT element 6, resulting in trigger 7 tilting, and the circuit returns to initial state. . - Similarly, in the appropriate order, the device will work when applying the first pulse on the bus 2. In this way, the output of the 13 and 14 | HYBRH brackets in H oHK {5 lifcix situates the pulse, the duration of the KW6pbro epreel It is timed by the fronts of the outlets of 1 pulses. i 2 pulses of different duration due to the fact that the trigger 7 is tilted to the output of element I1-HE 10, the signal equal to logical zero is preserved even after the completion of the shorter pulse, the output pulses 13 and 14 of the discriminator do not appear, as elements of NAND 11 and 12 are closed by a signal equal to a logical zero from the output of element NAND 10. The discriminator operates with pulses overlapping in duration, which is typical for systems of mutual stabilization of the temporal position of two pulses under the influence of different Stabilize the hot factors (temperature, pressure, etc.). The use of the proposed discriminator in various automation devices and radio electronics significantly reduces the number of equipment, which leads to a decrease in size, weight, power consumption of the device, to increase its reliability in operation. In addition, due to the fact that the elements AND-NOT 11 and 12 are covered by cross-over feedback, the appearance of a spurious signal on the second output bus at the moment of arrival of the second input pulse is eliminated. This further enhances the reliability of the discriminator in operation and expands the possibilities of its use. .. Ф 6 рм у Ла of the invention. Pulse-time discriminator, containing two triggers, two I-NOT elements, and two inverters, characterized in that, in order to increase the reliability of the device in operation, the output of the first I-NO element is connected with the zero input of the first trigger, the codes of both inverters - with the inputs of the second element AND-НЁ, the output of which is connected to the single input of the first trigger, the single input of which is connected to the first single and zero inputs of the second trigger, the first input bus is connected to the inputs of the first .. element II and the first inverter and to the second inputs of the second flip-flop zero. and the second Modna bus is connected to the inputs of the first NAND element and the second inverter, and with the second single input of the second trigger. Sources of information taken into account during the examination 1. USSR Copyright Certificate № 484620, cl. H 03 13/00, 11.O2.74. 7469 5 5 2. USSR Authors ’List No. 484621, кп. H 03 13/00: 04.03,74. 3. Author's testimony of the USSR No. 484631, cl. H 03 K 5 / 2O, 07.01.74 (prototype).