SU744552A1 - Многофункциональный логический модуль - Google Patents
Многофункциональный логический модуль Download PDFInfo
- Publication number
- SU744552A1 SU744552A1 SU782570689A SU2570689A SU744552A1 SU 744552 A1 SU744552 A1 SU 744552A1 SU 782570689 A SU782570689 A SU 782570689A SU 2570689 A SU2570689 A SU 2570689A SU 744552 A1 SU744552 A1 SU 744552A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- module
- inputs
- comparison circuit
- output
- logic
- Prior art date
Links
Landscapes
- Stored Programmes (AREA)
Description
(54) МНОГОФУНКЦИОНАЛЬНЫЙ ЛОГИЧЕСКИЙ МОДУЛЬ Изобретение относитс к вычислительной технике и может использовать с дл построени различньзх узлов ЭВМ, в том числе многофункциональных автоматов. Известен многофункциональный Логический модуль, содержащий элементы И, ИЛИ 1. Недостатком его вл етс большие аппаратурные затраты. Наиболее близким техническим per шением к пpeдлaгaeмovfy вл етс многофункциональный логический модуль, содержащий схему сравнени , перва группа входов которой вл етс информационными входами модул , а втора группа входов вл етс группой настроечных входов модул 2. Недостаток известного устройства заключаетс в больших Аппаратурных затратах. Цель изобретени - упрощение модул . Цель достигаетс тем, что модуль содержит вторую схему сравнени , пер вьай вход которой соединен с выходом первой схема сравнени , второй вход второй схемы сравнени вл етс настроечньом входом модул , а выход второй схемы сравнени вл етс выходом модул . На чертеже схематически представлено устройство. Устройство состоит из первой схемы 1 сравнени , второй схемы 2 сравнени , информационных входов 3 модул , группы настроечных входов 4 модул , нес троечного входа 13 модул , выхода 6 модул . Модуль работает следующим образом. На информационные входы подаютс информационные сигналы в виде двоичных кодов, одновременно на настроечные входы 4 и 5 подаетс набор управл ющих сигналов. При этом на выходе элемента получают значение реализуемой логической функции. В табл. 1 приведен алгоритм настройки- элемента на произвольную элементарную конъюкцию п-переменных. В табл. 2 приведен алгоритм настройки элемента на произвольную элементарную дизъюнкцию п-переменннх.
Вид
Сигналы на входах настройки к онъюнкции
-. tJ.I iiLfn.L
Таблица
в случае подачи на управл ющие входы элемента сигналов настройки из множества { О, 1, А ...Ак, А.. .А как и у известного устройства 2, элемент реализует все логические функции двух переменных, 194 логические функции трех переменных, множество логических функций четырех и .большего количества переменных, в соо ветствии с выражением: fi(...A,) 3e(()Bf,i), где AiAj . . .А4 - множествб входных переменных, BjEj-. множество сигналов управлени из множества o,l,...Af,,AiA2... 3C(A;Bi) - функци равнозначности , Так, например,многофункциональный логический элемент дл п 3 описываетс логическим выражением ijiAiAjAa) Э€ (э€ а эе (АгВг) & ( и реализует, при подаче на его управл ющие входы сигналов настройки логические функций, которые представлены в табл. 3, . . ТаблицаЗ
Продолжение табл. 3 Всего 194 функции. Значени управ л ющих сигналов настройки огтоедал ютс из выражени , описываюшего многофункциональный логический эл мент дл конкретного значени п. В данном случае дл п 3. Таким образом, предлагаемый мн функциональный логический элемент
при настройке на элементарные конъюнкции (дизъюнкции) обеспечивает простую и экономическую : динамическую перестройку, что,очевидно позвол ет реализовать на его основе любой многофункциональный автомат; имеет широкие функциональные возможности; структурно прост, имеет малые коэффициенты объединени по входу и выходу , что предопредел ет его техйологичность; имеет малое количество управл ющих входов, пр чем последние отделены от информационных,что позвол ет просто реализЬвывать на его основе многовыходные элементы.
Claims (2)
- 2 Формула изобретени Многофункциональный логический модуль , содержащий схему сравйени , перва группа вводов которой вл етс информационными входами модул , а втора группа входов вл етс группой настроечных входов модул , отличающийс тем, что, с целью упрощени модул , он содержит вторую схему сравйени , первый вход которой соединен с выходом первой схемы сравнени , второй вход второй схемы сравнени вл етс настроечным входом модул , а выход второй схемы сравнени вл етс выходом модул . Источники информации, (Прин тые во внимание при экспертизе 1.Авторское свидетельство СССР № 500525, кл, G06 F 7/00, 06.03.74.
- 2.Авторскоесвидетельство СССР 267185, кл. G06 F 7/00, 27.12.65 (прототип).
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782570689A SU744552A1 (ru) | 1978-01-13 | 1978-01-13 | Многофункциональный логический модуль |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782570689A SU744552A1 (ru) | 1978-01-13 | 1978-01-13 | Многофункциональный логический модуль |
Publications (1)
Publication Number | Publication Date |
---|---|
SU744552A1 true SU744552A1 (ru) | 1980-06-30 |
Family
ID=20744925
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU782570689A SU744552A1 (ru) | 1978-01-13 | 1978-01-13 | Многофункциональный логический модуль |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU744552A1 (ru) |
-
1978
- 1978-01-13 SU SU782570689A patent/SU744552A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS5652441A (en) | Programmable bit shift circuit | |
JPS5421152A (en) | Comparison circuit | |
SU744552A1 (ru) | Многофункциональный логический модуль | |
GB958884A (en) | General purpose majority-decision logic arrays | |
SU697993A1 (ru) | Многофункциональный логический модуль | |
SU962917A1 (ru) | Универсальный логический модуль | |
SU1283744A1 (ru) | Многофункциональный логический модуль | |
SU966689A1 (ru) | Многофункциональный модуль | |
SU802961A1 (ru) | Управл емый арифметический модуль | |
SU1179314A1 (ru) | Устройство дл вычислени симметричных булевых функций | |
SU1674105A1 (ru) | Многофункциональный логический модуль | |
SU903865A1 (ru) | Управл емый арифметический модуль | |
SU720708A1 (ru) | Генератор пилообразного напр жени | |
SU830632A1 (ru) | Синтезатор линейно-частотно-модулированныхКОлЕбАНий | |
JPS56150977A (en) | Voltage type inverter | |
SU911507A1 (ru) | Универсальный логический модуль | |
SU1156059A1 (ru) | Многофункциональный логический модуль | |
SU877774A1 (ru) | Устройство дл переключени ступеней регулировани | |
SU703803A1 (ru) | Многофункциональный логический модуль | |
SU637951A1 (ru) | Режекторный перестраиваемый фильтр | |
SU773932A1 (ru) | Удвоитель частоты | |
SU657623A1 (ru) | Сверхрегенератор | |
JPH02149035A (ja) | Fsk−am変調回路 | |
SU1411730A1 (ru) | Универсальный логический модуль | |
SU1081800A1 (ru) | Цифровой элемент сравнени |