[go: up one dir, main page]

SU738130A1 - Детектор перехода через ноль - Google Patents

Детектор перехода через ноль Download PDF

Info

Publication number
SU738130A1
SU738130A1 SU782570823A SU2570823A SU738130A1 SU 738130 A1 SU738130 A1 SU 738130A1 SU 782570823 A SU782570823 A SU 782570823A SU 2570823 A SU2570823 A SU 2570823A SU 738130 A1 SU738130 A1 SU 738130A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
outputs
inputs
counter
Prior art date
Application number
SU782570823A
Other languages
English (en)
Inventor
Павел Степанович Кожевников
Александр Яковлевич Куно
Олег Борисович Скворцов
Original Assignee
Государственный Научно-Исследовательский Институт Машиноведения Им. Академика А.А.Благонравова
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Государственный Научно-Исследовательский Институт Машиноведения Им. Академика А.А.Благонравова filed Critical Государственный Научно-Исследовательский Институт Машиноведения Им. Академика А.А.Благонравова
Priority to SU782570823A priority Critical patent/SU738130A1/ru
Application granted granted Critical
Publication of SU738130A1 publication Critical patent/SU738130A1/ru

Links

Landscapes

  • Measuring Phase Differences (AREA)
  • Manipulation Of Pulses (AREA)

Description

Изобретение относитс  к устройствам фиксаujm переходов периодических сигналов через нуль и позвол ет повысить точность фиксации переходов при наличии помех. Детектор пфеходов через нуль может быть использован в аппаратуре дл  измерени  частоты фазы и в другах устройствах. Известны детекторь переходов через нуль, содержащие компараторы и источник опорного сигнала 1. Недостатком этого детектора  вл етс  низка  помехоустойчивость. Известно также устройство, фиксирующее переходы через нуль и содержащее два компаратора , выходы которых соединены с входами логического злемента, дополнительный вход кото рого соединен с выходом генератора тактовых импульсов, а выход логического,злемента - с входом суммировани  счетчика 2. Недостатком известного устройства  вл етс  ограниченна  помехоустойчивость. Цель изобретени  - повышение помехозащищенности . Поставленна  -цепь достигаетс  тем, что в детектор перехода через wyjib, содерМйций два компаратора, выходы которых соеданены с входами элемента ИЛИ-НЕ, дополнительный вход которого св зан с выходом генератора тактовых импульсов,   выход элемента И ЛИ-НЕ с входом суммировани  счетчика, дополнительно введёШ фазоинвертор, первый и второй формирователи импульсов, i дополнительный элемент ИЛИ-НЕ и инвертор, первый и второй элементы И, RS-трнггер, разностный счетчик, элемент задержки и элемент пропускани . Вход инвертора соединен с выходом первого компаратора, л выход - с входом первого формировател  и первь1м входом дополнительного элемента ИЛИ-НЕ, второй вход которого соеданен с вькодом генератора -тактовых импульсов, а третий вход дополнительного элемента ИЛИ-НЕ - с выводом счетчика, входы вычитани  и слрига которого подключены к выходам соответственно дополнительного элемента ИЛИ-НЕ и первого формировател . Вход и выход второго формировател  соедиaewa соответственно с выходом счегшка   выходом и выходной клеммой, первые входы комтраторов - с выходами фаэоикйертор, вход которого соединен с входной клеммой. Выход второго формировател  св зан с входом элемента задержки и элемента пропускани , информационные входы и выходы которого соединены соответственно с выходами разностного счетчика и выходными клеммами. Выход элемента задержки подключен к S-входу RS-триггера и R-входу разностного счетчика, входы сложени  и вычитани  которого соединены соЬтветственно с выходами первого и второго элеметов И, первые входы которых соединены с выходом генератора тактовых импульсов, а вторые входы первого и второго элементов И - соответственно с единичным и нулевым выходом RS-триггера, R - вход которого св зан с выходом первого формирова тел . /. . Стр5гК1урна  схема предложенного детектора перехода чорез нуль приведена на чертеже. Детектор перехода через нуль содержит компараторы 1 и 2, выходы которых соединены с входами элемента ИЛ И-НЕ 3, дополнительный вход которого св зан с выходом генератора 4 i TOBbix импульсов, а вькод элемента ИЛИ-НЕ 3-е входом суммировани  счетчика 5. Детектор также содержит инвертор 6, вход которого соединен с выходом первого компаратора 1, а выход инвертора б - с входом первого формир вател  7 И первым входом дополнительного элемента ИЛИ-НЕ 8, второй вход которого соединен с выходом генератора 4 такТовь1Х импуль сов, а третий вход допоЯйительного элемента ИЛИ-НЕ is - с выходом счетчика 5, входы вь14ЯТ;анй  if бДвига которого соединены с выхо даКШ соответственно дополнительного элемента ИЛИ-НЕ 8 и первого формирйвател  7. Вход и выход второго формировател  9 св заны собтветственно с выходом счетчика 5 и выходом 10 ДётЖт6ра ПёрёхОДачерез нуль , первые входы компараторов 1 и 2 - с выходами фазо инвёртора 11, вход kOTbpbrt Соединен с входом 12 детектора перехода через нуль, а вторые входы компараторов 1 и 2 - с шиной 13 источ ника опорного напр жени . Выход 10 формировател  9 подключен к входу элемента 14 задерж ки и элемента 15 пропускани , информационные входы и выходы которого соединены соответственно с выходами разностного счетвдка 16 и выходами 17 детектора перехода через нуль. Выход элемента 14 задержки соединен с S-входом RS-TpHrrepa 18 и R-вхбдом разностного счетчика 16, вхоШ сложени  и вьтапгани  кото fbfb сйбеданены соответственно с выходами первого 19 и вторюго 20 элементов И, первые -ШвдагйбтЬрых св заны с вь1хЬД51С(гёйер1а1тЬра 4 т1 ктгЬйЙх импульсов, а вторыев ходы первого 19 и второго 20 элементов И - сВ9 Ге1Г&тгвенно
.- i/ ;-: С единичным и нулевым выходом RS -триггера 18, R вход которого соединен с выходом первого формировател  7. Детектор перехода через нуль работает следу ющим образом. Пусть в начальный момент времени счетчики 5 и 16 наход тс  в нулевом состо нии, а / , триггер 18 - в единичном состо нии. Начина  с этого нулевого момента времени, -импульсь от генератора 4, проход  через элемент И 19, считаютс  счетчиком 16. Когда входной сиг- /нал по абсолютной .величине становитс  меньше порогового значени , задаваемого напр жени  на шине 13, компараторы срабатывают и импульсы от генератора тактовых импульсов поступают через элемент ИЛИ-JiE 3 на вход суммировани  счетчика 5. Счет ийпульсов этим счетчиком продолжаетс  до тех пор;пока инвертиробанное значение входного сйгнала на станет больше порога и компаратор 1 не переключитс . При этом инвертор 4 переключаетс , что вызьгеает формирование импульса да выходе формировател  7. При этом коды, зафиксированные счетчиками 5 и 16, соответственно равны -z м 1 4 д1„ л - о . HV-At в чиЬло-импульсном коде, где ti - врем  перехода через пороговое значение верхней полуволны синусоидальной составл ющей входного сигнала; t2 - врем  перехода через пороговое значение нижней полуволны синусоидальной составл ющей входного сигнала, Д t j и Atj сдвиги за счет воздействи  помехи, котора  может быть, например, случайным процессом. Давление на два результата, зафиксированных счетчиком 5, осуществл етс  за счет сдвига информации , зафиксированной этим счетчиком в 1фоцессе счета на один разрад влево импульсом , поступающим на вход С от формировател  7, что соответствует делению двоичного кода на два. После этого происходит переключенне триггера 18 в нулевое состо ние и импульсы от генератора 4 тактовых импульсов поступают на входы вьмитани  счетчиков 5 и 16 через элементы соответственно 8 и 20. Вычитание продолжаетс  до тех пор, пока в счетчике 5 не будет звфиксирован нулевой код. В зтом случае выходной сигнал этого счетчика запускает формирователь 9, который обеспечивает считывание кода, равного ., 2   что позвол ет уменьшить или в некоторых частных случа х вообще устранить вли ние помехи. Через врем , райное з- , врйм  задержки импульса элементом задержки, происход т переключение триггера 18 сброс счетчика 16 и устройство возвращаетс  в исходное состо ние.

Claims (1)

  1. Формула изобретения
    Детектор перехода через нуль, содержащий два компаратора, выходы которых соединены с входами элемента ИЛИ-HE, дополнительный вход которого соединен с выходом генератора тактовых импульсов, а выход элемента ИЛИ-НЕ соединен с входом суммирования счетчика, о тл ичающийся тем, что, с целью повышения помехозащищенности, в него дополнительно введены фазоинвертор, первый и второй формирователи импульсов, дополнительный элемент ИЛИ-HE и инвертор, первый и второй элементы И, RS-триггер, разностный счетчик, элемент задержки и элемент пропускания, вход инвертора соединен с выходом первого компаратора, а выход инвертора соединен с входом первого формирователя и первым входом дополнительного элемента ИЛИ-НЕ, второй вход которого соединен с выходом генератора тактовых импульсов, а третий вход дополнительного элемента ИЛИ-НЁ соединен с выходом счетчика, входы вычитания и сдвига которого соединены с выходами
    738130 6 соответственно дополнительного элемента ИЛИ-НЕ и первого формирователя, вход и выход второго формирователя соединены соответственно с выходом счетчика и выходной клеммой, пер5 вые входы компараторов соединены с выходами фазоинвертора, вход которого соединен с входной клеммой, выход второго формирователя соединен с входом элемента задержки и элемента пропускания, информационные входы и выходы которого соединены соответственно с выходами разностного счетчика и выходными клеммами, выход элемента задержки соединен с S-входом RS-триггера и R-входом разностного счетчика, входы сложения и вычитания которого U соединены соответственно с выходами первого и второго элементов И, первые входы которых соединены с выходом генератора тактовых импульсов, а вторые входы первого и второго элементов И соединены соответственно с еди-.
    20 ничным и нулевым выходом RS-триггера, R-вход которого соединен с выходом первого формирователя. - г
SU782570823A 1978-01-16 1978-01-16 Детектор перехода через ноль SU738130A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU782570823A SU738130A1 (ru) 1978-01-16 1978-01-16 Детектор перехода через ноль

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU782570823A SU738130A1 (ru) 1978-01-16 1978-01-16 Детектор перехода через ноль

Publications (1)

Publication Number Publication Date
SU738130A1 true SU738130A1 (ru) 1980-05-30

Family

ID=20744987

Family Applications (1)

Application Number Title Priority Date Filing Date
SU782570823A SU738130A1 (ru) 1978-01-16 1978-01-16 Детектор перехода через ноль

Country Status (1)

Country Link
SU (1) SU738130A1 (ru)

Similar Documents

Publication Publication Date Title
US3626307A (en) Counting system for measuring a difference between frequencies of two signals
SU738130A1 (ru) Детектор перехода через ноль
SU868326A1 (ru) Датчик перемещений
SU1476403A2 (ru) Преобразователь разности фаз в напр жение
SU1707681A2 (ru) Реле переменного тока
SU1270887A1 (ru) Формирователь разностной частоты импульсных последовательностей
SU993467A1 (ru) Селектор импульсов
EP0638213B1 (en) Data signal decoding device
KR930000961Y1 (ko) 비교기를 이용한 실시간 a/f 인터페이스 회로
SU1220120A1 (ru) Устройство дл генерации одиночных импульсов
SU1084980A1 (ru) Устройство дл преобразовани серии импульсов в пр моугольный импульс
SU1115225A1 (ru) Преобразователь код-временной интервал
SU1003227A1 (ru) Реле направлени мощности
SU1304062A1 (ru) Устройство дл магнитной записи цифровой информации
RU2090971C1 (ru) Устройство для выделения первого импульса из серии
SU1707734A1 (ru) Умножитель частоты следовани импульсов
SU993456A1 (ru) Устройство дл синхронизации
SU1647913A1 (ru) Устройство дл обнаружени ошибок
SU1179370A1 (ru) Устройство дл оценки амплитуды узкополосного случайного процесса
SU693538A1 (ru) Преобразователь интервала времени в цифровой код
SU993440A1 (ru) Триггер
SU1566317A1 (ru) Устройство дл фазовой коррекции последовательности временных сигналов
SU526934A1 (ru) Преобразователь угла поворота вала в код
SU430335A1 (ru) Устройство для определения экстремальных значений сигналов
SU1185644A1 (ru) Устройство дл обнаружени ошибок