SU731452A1 - Устройство дл сжати информации - Google Patents
Устройство дл сжати информации Download PDFInfo
- Publication number
- SU731452A1 SU731452A1 SU782602383A SU2602383A SU731452A1 SU 731452 A1 SU731452 A1 SU 731452A1 SU 782602383 A SU782602383 A SU 782602383A SU 2602383 A SU2602383 A SU 2602383A SU 731452 A1 SU731452 A1 SU 731452A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- adder
- unit
- analog
- Prior art date
Links
Landscapes
- Analogue/Digital Conversion (AREA)
Description
Цель изобретени - сокращение избыточности информации..
Поставленна цель достигаетс тем, что в 5стройство, содержащее коммутатор, выход которого подключен к входу аналогоцифрового преобраговател , лервый выход которого соединен с первым входом буферного регистра, второй выход - с первым входом первого блока сравнени , выход которого .св зан с цервым входом блока синхронизации , первый выход блока синхронизации- соединен с вторым входом буферного регистра, второй выход - с управл ющим входом коммутатора, вторым входом первого блока сравнени и первым входом блока буферной пам ти, третий выход аналого-цифрового преобразовател соединен с вторым входом блока буферной пам ти, введены сумматор, второй блок сравнени и ,блок посто нной пам ти, выход которого соединен с первым входом сумматора. Третий выход аналого-цифрового преобразовател соединен € вторым входом сумматора, выход которого св зан с третьим входом первого блока сравнени , второй выход блока синхронизации - с третьим входом сумматора и первым входом второго блока сравнени , первый выход которого соединен с четвертым входом сумматора, второй выход - с вторым входом блока синхронизации . Выход буферного регистра подключен к второму входу, а третий выход аналого-цифрового преобразовател - к третьему входу второго блока сравнени .
На чертеже представлена блок-схема устройства.
Она содержит коммутатор /, аналогоцифровой преобразователь 2, блок 3 буферной пам ти, буферный регистр 4, блоки сравнени : первый 5 и второй 6, блок 7 синхронизации , сумматор 8, блок 9 посто нной пам ти.
Устройство работает следующим образом .
. В блок 9 посто нной пам ти до начала о:бработки сообщени занос т значение посто нного приращени
б Ibi .Д/,
где |6| - коэффициент, .численно равный среднему значению модул первой производной обрабатываемого процесса; At - интервал дискретизащии обра/батыбаемаго процесса.
Коэффициент b определ етс исход из априорных сведений об исследуемом процессе . По сигналу из блока 7 синхронизации обрабатываемый сигнал через коммутатор / постулает «а вход аналого-цифрового преобразовател 2, где преобразуетс в цифровую форму. Полученный код поступает на входы блока 3 буферной пам ти буферного регистра 4, блока 5 сравнени сумматора 8 и блока (5 сравнени . На другой вход блока 6 сравнени из запоминающего блока поступает значение процесса, соответствующее предыдущему моменту времени. По сигналу из блока 7 синхронизации , сравнива поступивщие на его входы значени inponecca, блок 6 сравнени определ ет знак первой производной на данном интервале дискретизации.
После определени знака первой производной по сигналу из блока 7 синхронизации код с аналого-цифрового преобразовател 2 переписываетс в буферный регистр 4. Знак первой производной поступает на управл ющий вход сумматора 8. Предположим , что на предыдущем интервале дискретизации перва производна , обрабатываемого процесса была положительной. Тогда, если перва производна ароцесса на данном . интервале дискретизации имеет положительный знак, то по сигналу из блока 7 синхронизации содержимое блока 9 посто нной пам ти прибавл етс к значению процесса, предсказанному в предыдущий момент времени и хран щемус в сумматоре 8. Таким образом, в сумматоре 8 образуетс предсказанное значение процесса, соответствующее насто щему моменту времени .
Это предсказанное значение поступает на вход блока 5 сравнени и по сигналу с блока 7 синхронизации сравниваетс с истинным значением процесса .в насто щий момент времени. Когда эти значени равны или отличаютс на величину, меньшую дЬпустимой абсолютной потрещности, то на выходе блока 5 сравнени вырабатываетс сигнал «О и он через блок оинхронизацин не разрещает блоку 3 буферной пам ти принимать данное значение процесса. Есл же сравниваемые значени отличаютс на величину, больщую допустимой абсолютной погрещности, то на выходе блока 5 сравнени вырабатываетс сигнал «1, который через блок 7 синхронизации разрещает блоку 3 буферной пам ти запомнить значение процесса в данный момент времени. По этому же сигналу рассматриваемое значение процесса с выхода аналого-цифрового преобразовател 2 переписываетс в сумматор 8 и дальнейщее предсказапие значений процесса будет происходить относительно этого значени .
Если же перва производна процесса на данном интервале дискретизации имеет отрицательный знак, то блок 6 сравнени вырабатывает сигнал об изменении знака первой производной. Этот сигнал через блок 7 синхронизации разрещает блоку 3 буферной пам ти запомнить рассматриваемое значение процесса. По этому же сигналу данное значение процесса переписываетс ИЗ аналого-цифров&го преобразовател 2 в сумматор 8. После этого блок 7 синхронизации не выдает разрешающих сигналов на выполнение последующих операций
Claims (1)
- Формула изобретенияУстройство для сжатия информации, содержащее коммутатор, выход которого подключен к первому входу аналого-цифрового преобразователя, первый выход которого соединен с первым входом буферного регистра, второй выход — с первым входом первого блока сравнения, выход которого соединен с первым входом блока синхронизации, первый выход блока синхронизации соединен с вторым входом буферного регистра, второй выход — с управляющим входом коммутатора, вторым входом первого блока сравнения и первым входом блока буферной памяти, третий выход аналогоцифрового преобразователя соединен с вторым входом блока буферной памяти, отличающееся тем, что, с целью сокра5 щепия избыточности информации, в устройство введены сумматор, второй блок сравнения и блок постоянной памяти, выход которого соединен с первым входом сумматора, третий выход аналого-цифрового преобра10 зователя соединен с вторым входом сумматора. выход которого соединен с третьим входом первого блока сравнения, второй выход блока синхронизации соединен с третьим входом сумматора и первым в.хо15 дом второго блока сравнения, первый выход которого соединен с четвертым входом сумматора, второй выход — с вторым входом блока синхронизации, выход буферного регистра соединен с вторым входом, а тре20 тий выход аналого-цифрового преобразователя с третьим входом второго блока сравнения.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782602383A SU731452A1 (ru) | 1978-04-10 | 1978-04-10 | Устройство дл сжати информации |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782602383A SU731452A1 (ru) | 1978-04-10 | 1978-04-10 | Устройство дл сжати информации |
Publications (1)
Publication Number | Publication Date |
---|---|
SU731452A1 true SU731452A1 (ru) | 1980-04-30 |
Family
ID=20758786
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU782602383A SU731452A1 (ru) | 1978-04-10 | 1978-04-10 | Устройство дл сжати информации |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU731452A1 (ru) |
-
1978
- 1978-04-10 SU SU782602383A patent/SU731452A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU731452A1 (ru) | Устройство дл сжати информации | |
KR920007360A (ko) | 아나로그-디지탈 변환 시스템 및 아나로그 신호를 디지탈 신호로 변환시키는 방법 | |
US4675821A (en) | Method and apparatus for detecting knocking | |
KR940008274A (ko) | 제로 오프세트에 대해 자동 보상을 갖는 아나로그-디지탈 코딩 회로 | |
JPS57120157A (en) | Method and device for generation of waste time | |
JPS55120242A (en) | Waveform synthesizer | |
JPS5478926A (en) | Digital set circuit | |
JPS55149530A (en) | External noise eliminating method in digitizer | |
JPS5675939A (en) | Load condition detecting method of automobile engine | |
JP2661140B2 (ja) | ディジタル形周波数継電器 | |
SU1656574A1 (ru) | Устройство дл сжати информации | |
JPS5596727A (en) | Successive comparison-type a/d converter | |
JPS5614772A (en) | Signal processing system | |
SU590801A2 (ru) | Адаптивна система телеизмерений | |
JPS57114872A (en) | Detecting and display device | |
JPS646822A (en) | Line interpolating method for recorder | |
SU1429136A1 (ru) | Логарифмический аналого-цифровой преобразователь | |
SU809297A1 (ru) | Устройство дл сжати информации | |
JPS5972224A (ja) | アナログ/デイジタル変換装置 | |
SU1378057A1 (ru) | Аналого-цифровой преобразователь | |
JPS5698026A (en) | Analog-digital conversion system | |
SU752359A1 (ru) | Коммутатор сеточной электромодели | |
SU1166093A1 (ru) | Устройство дл ввода информации | |
JPS6426166A (en) | Ship speed detecting device | |
SU782154A2 (ru) | Преобразователь частота-код |