SU718918A1 - След ща цифрова декада - Google Patents
След ща цифрова декада Download PDFInfo
- Publication number
- SU718918A1 SU718918A1 SU782650751A SU2650751A SU718918A1 SU 718918 A1 SU718918 A1 SU 718918A1 SU 782650751 A SU782650751 A SU 782650751A SU 2650751 A SU2650751 A SU 2650751A SU 718918 A1 SU718918 A1 SU 718918A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- voltage
- key
- source
- comparator
- Prior art date
Links
Landscapes
- Electronic Switches (AREA)
- Manipulation Of Pulses (AREA)
Description
Изобретение относится к вычислительной технике.
Известна следящая цифровая декада, содержащая компараторы и источник эталонного напряжения [1].
Известна также следящая цифровая декада, состоящая из компараторов, одни из входов которых соединены с общей шиной, другие входы последовательно связаны с источником входного напряжения и с соответствующими входами делителя напряжения, подключенного к выходу источника эталонного напряжения, а выходы.— с блоком логических элементов, соединенных с делителем напряжения [2].
Однако эти следящие декады имеютсложную схему преобразования.
Цель изобретения — повышение надежности устройства.
Указанная цель достигается тем, что в следящую цифровую декаду, содержащую источник эталонного напряжения, коммутатор, делитель напряжения, блок компараторов, блок логических элементов, введены дополнительный источник эталонного напряжения, дополнительный компаратор и ключ, причем выходы коммутатора соединены с первым входом ключа и через дополнительный источник эталонного напряжения с вторым входом ключа и первым входом дополнительного компаратора, второй вход которого соединен с вторыми входами блока компараторов и общим входом блока логических элементов. Выход дополнительного компаратора соединен с управляющим 5 входом блока логических элементов и управляющим входом ключа.
На чертеже показана структурная электрическая схема следящей декады.
Декада содержит блок 1 компараторов, коммутатор 2, делитель 3 напряжения, источник 4 эталонного напряжения, компаратор 5, блок 6 логических элементов, источник 7 эталонного напряжения и ключ 8.
Четыре прецизионных резистора, составляющих делитель 3, подключенный к источнику 4, подобраны таким образом, что на них создается напряжение, равное четным значениям (0,2; 0,4; 0,6; 0,8) от максимального входного напряжения. Величина напряжения источника 7 выбрана равной 0,1 от максимального входного напряжения.
При входных напряжениях, превышающих четные значения (0,2; 0,4; 0,6; 0,8) от максимального входного напряжения, срабатывает соответствующий компаратор блока 1 и подключает ключом коммутатора 2 своего разряда разностное напряжение между входным и напряжением на делителе 3 этого же разряда, подключенному к источнику 4, к компаратору 5. Срабатывает логический элемент блока 6 этого раз ряда и выдает информацию о входном напряжении четных значений.
По достижении входным напряжением нечетных значений (0,1; 0,3; 0,5; 0,7; 0,9) от максимального входного напряжения опрокидывается компаратор 5. С помощью соответствующего логического элемента блока 6 формируется напряжение, которое управляет ключом коммутатора 2 своего разряда и является выходной информацией для отсчетного устройства.
Кроме того, напряжение, снимаемое с источника 7, с помощью ключа 8 подается на выход декады, где суммируется с напряжением, снимаемым с делителя 3, и подается на следующую декаду.
При использовании изобретения вдвое уменьшается число ступеней эталонного напряжения, ключей коммутаторов, компараторов и логических элементов, а к дополнительно введенному источнику эталонного напряжения требования по стабильности и точности в 10 раз ниже, чем к основному, так как величина этого напряжения составляет 0,1 значения напряжения основного источника.
Claims (1)
- Формула изобретенияСледящая цифровая декада, содержащая блок компараторов, первые входы которого через делитель напряжения соединены с выходами коммутатора, входы питания делителя напряжения соединены с выходом эталонного источника напряжения, выходы 5 блока компараторов соединены с входами блока логических элементов, управляющих ключами коммутатора, отличающаяся тем, что, с целью повышения надежности устройства, введены дополнительный источ0 ник эталонного напряжения, дополнительный компаратор и ключ, причем выходы коммутатора соединены с первым входом ключа и через дополнительный источник эталонного напряжения с вторым входом 5 ключа и первым входом дополнительного компаратора, второй вход которого соединен с вторыми входами блока компараторов и общим входом блока логических элементов, выход дополнительного компарато0 ра соединен с управляющим входом блока логических элементов и управляющим входом ключа.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782650751A SU718918A1 (ru) | 1978-07-13 | 1978-07-13 | След ща цифрова декада |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782650751A SU718918A1 (ru) | 1978-07-13 | 1978-07-13 | След ща цифрова декада |
Publications (1)
Publication Number | Publication Date |
---|---|
SU718918A1 true SU718918A1 (ru) | 1980-02-29 |
Family
ID=20779688
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU782650751A SU718918A1 (ru) | 1978-07-13 | 1978-07-13 | След ща цифрова декада |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU718918A1 (ru) |
-
1978
- 1978-07-13 SU SU782650751A patent/SU718918A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US3488588A (en) | Digital voltmeter | |
SU718918A1 (ru) | След ща цифрова декада | |
GB1536623A (en) | Integrated circuits | |
SU382230A1 (ru) | Линейный аналого-дискретный преобразователь | |
SU1191923A1 (ru) | Генератор линейно измен ющегос напр жени | |
SU411472A1 (ru) | ||
SU435533A1 (ru) | Формирователь напряжения, изменяющегося по степенному закону | |
SU482815A1 (ru) | Аналоговое запоминающее устройство | |
SU628612A1 (ru) | Цифро-аналоговый преобразователь | |
SU864275A1 (ru) | Устройство дл ввода информации | |
SU853777A1 (ru) | Многоразр дный делитель напр жени | |
SU773733A1 (ru) | Аналоговое запоминающее устройство | |
SU765827A2 (ru) | Цифро-аналоговое множительно-делительное устройство | |
SU811492A1 (ru) | Устройство дл формировани трапецеидаль-НОгО НАпР жЕНи | |
SU635513A1 (ru) | Аналоговое запоминающее устройство | |
SU361462A1 (ru) | 8СьСОЮ | |
SU726663A1 (ru) | Цифро-аналоговый преобразователь | |
SU368615A1 (ru) | Аналого-цифровое делительное устройство | |
SU748436A1 (ru) | Делительное устройство | |
SU131108A1 (ru) | Функциональный преобразователь цифровой величины в непрерывную | |
SU572932A1 (ru) | Управл емый делитель частоты | |
SU790300A1 (ru) | Диодный переключатель тока | |
SU566253A1 (ru) | Функциональный преобразователь | |
SU414634A1 (ru) | ||
SU1203542A1 (ru) | Аналого-дискретный сумматор |