SU714475A1 - Устройство дл воспроизведени фазомодулированных сигналов - Google Patents
Устройство дл воспроизведени фазомодулированных сигналов Download PDFInfo
- Publication number
- SU714475A1 SU714475A1 SU782574204A SU2574204A SU714475A1 SU 714475 A1 SU714475 A1 SU 714475A1 SU 782574204 A SU782574204 A SU 782574204A SU 2574204 A SU2574204 A SU 2574204A SU 714475 A1 SU714475 A1 SU 714475A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- trigger
- output
- counter
- input
- modulated signals
- Prior art date
Links
Landscapes
- Signal Processing For Digital Recording And Reproducing (AREA)
Description
(54) УСТрбйСТВО ДЛЯ ВОСПРОИЗВЕДЕНИЯ ФАЗОМОДУЛИРОВАННЫХ СИГНАЛОВ
Цель изобретени - повышение поиехбуйтойунвости устройства.
Это достигаетс тем, что устройсво ппп воспроизведени фаэомодулированных сигналов, содержащее детекто подключенный через усилитель воспро ведени к магнитной головке и нагруженный на две цепи, кажда из кото1рЫ:х состоит из последовательно соединенных формировател импульсов и схемы И, соединенной вторым входом с первым триггером, один вход которого через первую схему ИЛИ св зан с выходами двух дешифраторов входы которых соединены с выходами двух суммирующих счетчиков, первые вхрды которых св заны с генератором эталонных мпульсов, а другой вход первого триггера соединен с входом второго триггера, выходной шиной и с выходом второй схемы ИЛИ, входы которой соединены с выходом схем И, причем выход одной схемы И подключен,к выходной шине 0, введены блок кодировани , третий суЛмирующий счетчик, коммутатор и делитель частоты, включенные между генераторотл эталонных импульсов и пё|рвыМ входЪм третьего суммирующего счетчика, выходом подключенног к пе эвому входу коммутатора, два выхода которого соответственно соедийемы с вторыми входами первого и второго сумкирующих счетчиков, а вто1роййхйд коммутатора св зан с выходом бторого триггера и через блок кодировани с вторым входом третьего суммирук дего счетчика. .
На чертеже представлена структурна схема:устройства дл воспроизведени фазомодулированных сигналов. Устройство содержит усилитель 1 восп1Х)изведени , детектор 2 , форми .рователи 3 импульсов, cxeivti И 4, первый триггер 5, схему ИЛИ б, второй триггер 7, блок 8 кодировани , третий суммирующий счетчик 9, кс лмутатс 10, суммирующие счетчики 11, дешифраторы 12, генератор 13 эталонных ийпулЬсов, делитель частоты 14 и схему ИЛИ 15
Усилитель 1 воспроизведени подк чен ко входу детектора 2, нагруженного на фсфмирователи 3 импульсов j выходи которых подключены к первым входам схем И, выполн ющих Фу нкцию временного селектора, дл чего к вторым входам схем И 4 подключен выхй триггера 5, Выходы селектора на схемах И 4 подключены к входам схема) ИЛИ б, выход которой соединен с установочным уходом О триггера 5 и входом триггера 7, причем выход триггера 7 управл ет работой блока 8 кодировани и коммутатора 10, Дй чего выходы триггера 7 соединены с соответствующими входами коммутатора, 10 и блока 8 кодировани . Генератор 13 эталонных ймпульсов подключен к делителю 14 частоты импульсов, выход которого соединен с входом счетчка 9. Информационные выходы счетчиков 11 соединены с входами дешифраторов 12,обнаруживающих заданную комбинацию. Выходы дешифраторов 12 через схему ИЛИ 15 подключены к единичному установочному входу триггера 5.
Устройство работает следующим образом.
При поступлении импульса тактово отметки с выхода второй схемы ИЛИ б на вход второго триггера 7, управл ющего коммутатором 10 и кодирующи блоком 8 так, что в третий суммирующий счетчик 9 записываетс в параллельном коде информаци , соответствующа инверсий интервала 3 -Т.. .
НОМ
где - номинальна длительнсть тактового интервала, а из счетчика 9 информаци переписываетс в один из счетчиков 11. Этим же импульсом с выхода второй cxeNtJ ИЛИ 6 триггер 5 устанавливаетс в состо ние О закры.ва временной селектор на схемах И 4. В это врем другой счетчик 11 подсчитывает импульсы, поступающие с генератора 13 эталонных импулсов . При достижении счетчиком 11 определенной комбинации на выходе даиифратора 12 по вл етс импульс, перевод щий триггер 5 в состо ние Ч . Напр жение с выхода триггера 5 открывает временной селектор на схемах И 4, разреша поступление импульса тактовой отметки на входы схемл ИЛИ 6. Счетчики 11 работают поочередно, а счетчик 9 запускаетс каждый раз с комбинации З-Т , суммиру число импульсов с генератора 13, поступсоощих через делитель частоты 14. При этом к моменту следующей тактовой отметки в счетчике 9 создаетс состо ние 3 т + Т- ,
пОтЛ ,
где Tj - истинна длительность 1-го интервала. После считывани этого состо ни в один из счетчиков 11 и заполнени оставшихс состо ний на выходе дешифратора формируетс отметка времени.
1 „
т .
t- + f3 т - то
t; -( - ном V
itj
2- стр
tj - тактова отметка начала
где i-ro интервала;
Т - ширина строба. Предложенное устройство обеспечивает компенсацию быстрых флюктаций положений границ элементов фазомодулированного сигнала. На выходных
О
выдел ютс , сооти
шинах
BeTCTjBeHHo, информационные и тактовые импульсы.
Claims (1)
- Формула изобретениУстройство дл воспроизведени фазомодулированных сигналов, содер
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782574204A SU714475A1 (ru) | 1978-01-24 | 1978-01-24 | Устройство дл воспроизведени фазомодулированных сигналов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782574204A SU714475A1 (ru) | 1978-01-24 | 1978-01-24 | Устройство дл воспроизведени фазомодулированных сигналов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU714475A1 true SU714475A1 (ru) | 1980-02-05 |
Family
ID=20746469
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU782574204A SU714475A1 (ru) | 1978-01-24 | 1978-01-24 | Устройство дл воспроизведени фазомодулированных сигналов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU714475A1 (ru) |
-
1978
- 1978-01-24 SU SU782574204A patent/SU714475A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU714475A1 (ru) | Устройство дл воспроизведени фазомодулированных сигналов | |
SU1041954A1 (ru) | Цифровой фазометр | |
SU849129A1 (ru) | Масштабно-временной преобразователь | |
SU1167644A1 (ru) | Устройство дл цифровой магнитной записи | |
SU122168A1 (ru) | Счетно-интегрирующее устройство дл корректировани фазы в синхронных телеграфных аппаратах | |
SU1162025A1 (ru) | Формирователь импульсов | |
SU1280550A1 (ru) | Цифроаналоговый тахометр | |
SU1007081A1 (ru) | Устройство дл преобразовани временных интервалов в код | |
SU1406511A1 (ru) | Цифровой фазометр | |
SU407237A1 (ru) | Цифровой регистратор однократных импульсных | |
SU1575146A1 (ru) | Устройство дл регистрации сейсмической информации | |
SU443349A1 (ru) | Устройство дл акустического каротажа | |
RU1811615C (ru) | Устройство дл регистрации сейсмической информации | |
SU720507A1 (ru) | Буферное запоминающее устройство | |
SU930187A1 (ru) | Устройство преобразовани сейсмической информации | |
SU547035A1 (ru) | Устройство дл преобразовани временного интервала в цифровой код | |
SU438013A1 (ru) | Устройство дл преобразовани информации | |
SU1174956A1 (ru) | Устройство дл контрол и регистрации работы оборудовани | |
SU705502A1 (ru) | Устройство выделени спектра сигнала и его основной частоты | |
SU809389A1 (ru) | Аналоговое запоминающее устрой-CTBO | |
SU822298A1 (ru) | Устройство дл контрол блокапОСТО ННОй пАМ Ти | |
SU613501A1 (ru) | Многоканальный преобразователь кода во временной интервал | |
SU834747A1 (ru) | Устройство дл магнитной записи иВОСпРОизВЕдЕНи иНфОРМАции | |
SU1045271A1 (ru) | Устройство дл контрол ошибок многоканальной магнитной записи | |
SU369542A1 (ru) | Измеритель серии временных интервалов |