[go: up one dir, main page]

SU714393A1 - Счетно-импульсный преобразователь - Google Patents

Счетно-импульсный преобразователь Download PDF

Info

Publication number
SU714393A1
SU714393A1 SU731875347A SU1875347A SU714393A1 SU 714393 A1 SU714393 A1 SU 714393A1 SU 731875347 A SU731875347 A SU 731875347A SU 1875347 A SU1875347 A SU 1875347A SU 714393 A1 SU714393 A1 SU 714393A1
Authority
SU
USSR - Soviet Union
Prior art keywords
outputs
adder
block
inputs
multiplier
Prior art date
Application number
SU731875347A
Other languages
English (en)
Inventor
Виктор Павлович Бессмельцев
Виталий Николаевич Бурнашов
Василий Васильевич Воробьев
Виктор Сергеевич Соболев
Original Assignee
Институт автоматики и электрометрии СО АН СССР
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Институт автоматики и электрометрии СО АН СССР filed Critical Институт автоматики и электрометрии СО АН СССР
Priority to SU731875347A priority Critical patent/SU714393A1/ru
Application granted granted Critical
Publication of SU714393A1 publication Critical patent/SU714393A1/ru

Links

Landscapes

  • Complex Calculations (AREA)

Description

(Ji4) СЧЕТНО-ИМПУЛЬСНЫЙ ПРЕОБРАЗОВАТЕЛЬ
1
Изобретение относитс  к области артоматики и вычислительной техники и может быть использовано в цифровых приборах с частотными датчиками, например в двухчастотных интерферометрах измерител х параметров движени .
Известен счетно-импульсный прео азователь , содержйций делители частоты, накапливающие сумматор, и блок задани  множител , блок нндикашга и блок-управлени .
Однако этот преобразователь н ээможно использовать в приборах с ,двухчастотными датчиками, например- в двухчастотных лазерных измерител х параметров движени , из-за недопустимости одновременной подачи импульсов на оба входа сумматора, так как это устройство использует сумматор дл  умножени  разности чисел импульсов, поступивших на два входа этого преобразовател , на множитель К, соответствующий коэффипиенту перевода указанной разности в измер емую величину.
Цель изо етени  - расширение класса решаемых задач в части возможности использовани  с двухчастотными датчиками в преобразователь.
Это достигаетс  тем, что в счетноимпульсный преофазователь введены генератор , блок корректировки результата, схема вычитани , блок корректировки множител , схема умножени , причем выходы делителей частоты, входы которых подключены к информационной шине и шине опорных сигналов соответственно, соединены со входами ск&лы вычитани , а выход первого делител  частоты и один из выходов схетлы вычитани  соединены
5 со входами блока корректировки результата . Выход второго делител  частоты соединен со входом блока управлени , один из выходов которого подключен к соответствующему входу блока корректировки результата, св занного соответствующим входом с выходом генератора, а выходами - сЬ входами первого накапливающего сумматора, другие входы которого соединены с выходами второго накапливдаэшего су иматора, подключенного входами к выходам вьгчйтатш  и блока задани  мно штел , с выходами схемы умножени , выходы которого подключены к соответствующим выходам накапливающего сумматора и блока корректировки множител ,   с выходом блока управле НИН, Выходы первого накапливающего Сумматора подключены ко входам блока индикации, св занного другим входом с соответствую щим выходом блока упр;авлени . Структурнай схема устройства изображена на чертеже. Г :;-:;. Устройствосодер ;ит дей1ггеле опорной частоты 1 и делитель информационной частоты 2, выходы KOTOptix срединеHbfc собтветствутощимй входами схемы вь1читани  3, а выход последней -С управл ющим вводом накапливающего сумма тора 4. Выход делител  2 и выхой схемы вычитани  3, дающий информацию о совпадении выходных импульсов делителей JL и 2, соединены с сос тветст уюшими входами блока корректировки результата 5, Другие входы которого соедииеньг с блоком управлени  6 и генератором 7. В ходы блока корректировки результата 5 ШейиШмйг ср ВАШИМИ йакапййёШбЩеххз сумматора 8. Втора  rjpynna вхЪдРв сумматора 8 соединена С: бшодайийакапливающего сумматора 4, а трётЬЯ группа входоё - с выходами схемы ; ножени  9 Управл ющий ,вход сумматора 8 ёбШйнен с бйокрм упраштени  6 и блоком индикаПИИ iO. Перва  группа входов схемы умножени  9 соединена с выходами стйрших разр дов сумматора 4, втора  группа входов - с блоком корректировки мнощтел  11. Блок задани  множител  12, вькРДЫ которого соединены со входами второго сумматора 4, вьтолнен в виде набЬра ключей, не изменйемРго в продесее .намерени . ,.. i .,;:: ,:.::,.:,,. J . Преобразователь работает следующим образом. nochejioB8r& ной и информационной частот поступают на входы делителей частоты 1 и 2 соот. ветственно, с выхода делителей последо -: - .-.. ...-.„ „,™«w ,0 ватШЁности импульсов поступают на соо ветствующие входы схемы вычитани  час тот 3. Делители 1, 2 и схема; вычитани  3 служат дл  расширени  частотного диапазона преофазовател . При увеличекии (уменьщении) на единицу текущего эШчёШ:  разности количеств ийнухшсов, поступающих с выходов д€шителей частот 93.4 ин формационкого 2 и опорного 1 сигналов , с выхода вычитани  на управл ющий вход которого сумматора 4 поступает импульс команды и сумматорприбавл ет к своему содержимому (вычитает из сёоего содержимого) значение множител  К, заведенного на его входы-i задани  множител  12. С определенной периодичностью или однократно блок управлени  6 пропускает на соответствующий вход блока корректировки результата 5 импульс с выхода делител  1 частоты рпорного сигнала, который устанавливает триггер блока корректировки результата в единичное состо ние, разрешающее прохождение импульсов генератора 7,на счетчик уточнени , содержащийс  в блоке корректировки результата 5. В нулевое срсто нне этот триггер устанаэливает ближайший по времени импульс , поступающий с выхода делител  частоты информационного сигнала 2 не . совпадающий с импульсом запустившим трИгЬер. После каждой установки в единичное состо ние триггера блока коррек- тирРвки результата 5 с блока управлени  6 на сумматор В подаетс  команда Прибавить к своему содержимому содержимое сумматчэра 4 со знаком, определ емым старшим разр дом сумматора 4. С приходом импульса, устанавливающего в нулевое состо ние триггер блока.корректировки результата 5, с блока управлени  даетс  команда Вьгчесть из содержимого сумматора 8 код блока корректировки ре зультата 5 {т. е. содержимое счетчика уточнени ). Частота генератора 7 выбрана по отнощению к частоте опорного сигнала такой, что. отпадает необходимость в умножений содержимого счетчика блока корректировки результата на . мнРж тепь К, устанавливаемый в блоке задани  множител  12. При каждом игзмерении схема умножени  .9 производит ; умножещ1е содержимого сумматора 4 на относительное отклонение множител  К от значени  последнего, определ емого блоком задани  множител  12, и вводит полученную величину в сумматор 8. Блок индикации 1О служит дл  индикации чис- установившегос  на выходах сумматора 8 по окончании каждого измерени . Окончательный результат измерени  (содержжюе сумматора 8) может быть представлен формулой SC-bt S(t)i- 6к.С-Ь) - содержимое второго сумматора 4, 5сА -содержимое блока корректировки результата 5 ( 5)Ct 5-относительное отклонение множител  К от значени  последнего заданного набором ключей в блоке задани  множител  12; л CJ W-определ етс  в блоке корректировки множител  11. :тор 8 может быть использован и дл  усрёднени  результатов р да иа 1ерений. рмула изобретен и   Счетно-импульсный преобразователь, содержащий делители частоты, блок vn равлени , блок задани  множител , на-ч/ капливаюшие сумматоры, блок индикации, отличающийс  тем, что, с . целью расш ирени  класса решаемых за . дач. в него введены генератор, блок корректировки результата, схема вытаташш, блок корректировки множител , схема умножени , причем Выходы д пителейчаст -. V ты входы которых подключены к тгформашюнной шине и шине опорных сигналов соответственно, соединены со входами, схемы вычитани , ia выход первого делител  частоты и один из выходов схемы вычитани  соеаинены со входами блока корректировки результата, Вьгход второго делител  частоты соединен со входом блока управлени , один из выходов кото ьг , V J-lIT no ОЫЛУДиЬ KUTO рого подключен к сооч-ветствующ&му входу блока Корректировки результата, св -ч зашюго соответствующим входом с выходом генератора, а выходами - со входами первого накаппйва бщегЬ сумматора; другие входы кото|Х)г6 соединены с выходами второго HaKatinHBeiotitего сумматора , подключённого вход ими к выходам схемы вь1читани  и блока задани  множител , с выходами умножени , вхоF -. - -л- л.-.ллч.. д.,1Х1и| jnvirzvnV riWM J ды тоторой подклкиейы :к соответствующим выходам накапливающего сумматора и бдака корректировки множител , и с выходом блока управлени , выходы первого накапливающ руммШра подключены кб входам блока индиКайки, св занного другим входом с сбответстВ: выходом, блока управлени .

Claims (1)

  1. Формула изобретен и я
    Счетно-импульсный преобразователь, содержащий делители частоты, блок управления, капливаюшие сумматоры, блок индикации, отличают и й с я тем, что, с целью расширения класса решаемых задач, в него введены генератор, блок кор-', ректировки результата, схема вычитания, 25 блок корректировки множителя, схема ум-^. ножения, причем выходы делителей часто-'
SU731875347A 1973-01-05 1973-01-05 Счетно-импульсный преобразователь SU714393A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU731875347A SU714393A1 (ru) 1973-01-05 1973-01-05 Счетно-импульсный преобразователь

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU731875347A SU714393A1 (ru) 1973-01-05 1973-01-05 Счетно-импульсный преобразователь

Publications (1)

Publication Number Publication Date
SU714393A1 true SU714393A1 (ru) 1980-02-05

Family

ID=20540240

Family Applications (1)

Application Number Title Priority Date Filing Date
SU731875347A SU714393A1 (ru) 1973-01-05 1973-01-05 Счетно-импульсный преобразователь

Country Status (1)

Country Link
SU (1) SU714393A1 (ru)

Similar Documents

Publication Publication Date Title
SU714393A1 (ru) Счетно-импульсный преобразователь
SU758473A1 (ru) Умножитель частоты
SU1187093A2 (ru) Компаратор близких частот
SU961118A2 (ru) Цифровой двухфазный генератор синусоидальных сигналов
SU1083361A1 (ru) Фазочувствительный преобразователь напр жение-код
SU714303A1 (ru) Цифровой след щий измеритель периода и девиации периода
SU1651227A2 (ru) Способ определени фазового сдвига
SU766024A1 (ru) След щий измеритель частоты
SU748270A1 (ru) Цифровой измеритель отклонени измер емой частоты от номинальной
SU1033979A1 (ru) Анализатор спектра
SU661399A1 (ru) Цифровой след щий фазометр
SU1368891A1 (ru) Устройство дл определени границ доверительного интервала по выборкам малого объема
SU432418A1 (ru) ЦИФРОВОЙ ИЗМЕРИТЕЛЬ ОТКЛОНЕНИЙФАЗОВЫХ СДВИГОВ МЕЖДУ ДВУМЯ КОЛЕБАНИЯЛи1ОТ НОМИНАЛЬНОГО ЗНАЧЕНИЯ
SU1358103A1 (ru) Цифровое устройство фазовой синхронизации
SU1057878A1 (ru) Инфранизкочастотный фазометр
SU744610A2 (ru) Многоканальное устройство дл выбора минимального значени средней величины
SU1596446A2 (ru) Цифровой умножитель частоты следовани периодических импульсов
SU777824A1 (ru) Перестраиваемый делитель частоты следовани импульсов
SU960653A1 (ru) Устройство дл измерени флуктуаций частотных сигналов
SU888162A1 (ru) Преобразователь перемещени в код
SU470814A1 (ru) Устройство дл выбора минимальной усредненной величины
SU1018203A1 (ru) Цифровой генератор синусоидальных сигналов
SU834823A1 (ru) Цифровой умножитель частоты сле-дОВАНи иМпульСОВ
SU1256226A1 (ru) Устройство фазовой синхронизации
SU1282254A1 (ru) Устройство дл сравнени фаз