SU702503A1 - Rectangular pulse display device - Google Patents
Rectangular pulse display deviceInfo
- Publication number
- SU702503A1 SU702503A1 SU772516128A SU2516128A SU702503A1 SU 702503 A1 SU702503 A1 SU 702503A1 SU 772516128 A SU772516128 A SU 772516128A SU 2516128 A SU2516128 A SU 2516128A SU 702503 A1 SU702503 A1 SU 702503A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- signal
- decoder
- input
- trigger
- output
- Prior art date
Links
Landscapes
- Burglar Alarm Systems (AREA)
Description
(54) УСТРОЙСТВО ВОСПРОИЗВЕДЕНИЯ ПРЯМОУГОЛЬНЬК Ш-ШУЛЬСОВ соединены с входами второго дешифратора импульсов, причем един из выходов первого дешифратора импульсов со единен с единичным входом триггера пам ти,, а вход генарат ора импульсов подключен к выходу управл кицето триг гера. На чертеже приведена структурна электрическа схема устройства. Устройство содержит первый счетчи 1 импульсов, второй счетчик 2 импуль сов, генератор 3 импульсов, управл ю щий триггер 4, элемент НЕ 5, элемент И 6, триггер пам ти 7, элемент ИЛИ 8 первый дешифратор 9 импульсов, второ дешифратор -10 импульсов, коммутатор 11;. Устройство воспроизведени пр моугольных импульсов работает следующи образом. Рассмотрим работу устройства в сл чае подачи на его вход сигналов длительностью t, и отличающихс .от номинальных значений на величину t за счет искажени в линии св зи. Входной сигнал своим передним фронтом переводит управл ющий триггер4 в единичное состо ние и потенциалом с выхода этого триггера запускаетс генератор 3. Импульсы с тенератора 3 запускают счетчик 1 по счетному входу, состо ние счетчика дешифрируетс дешифратором 9, на вызсодах которого формируютс следующие сигналы: первый сигнал, задержанный по отношению к переднему фронту входного сигнала на величину 1/21 ; второй сигнал, задержанный по отношению к переднему фронту входного сигнала на величину 1/2 (t« + tj,) ; третий сигнал, задержанный по отношению к переднему фронту входного сигнала на величину 1/2. (t + tj); четвертый сигнал, задержанный по отнесению к первому сигналу на величину . Р п тый сигнал, задержанный по от ношению к первому сигналу на величину t ; шестой сигнал, задержанный по отношению к первому сигналу на величину tj . Причем перечисленные сигналы располагаютс во времени так, чтобы не накрывать возможные пол допуска отклонени длительности входного сигна ла. Если на вход устройства пришел си нал длительностью t - -3 6 t 4 t, + то через элемент И 6 за врем длительности входного сигнала пройде только один сигнал с элемента ИЛИ 8 и счетчик 2 будет переведен в состо ние 1 I . Дешифратор 10 дешифрирует состо ние счетчика 2, и потенциал с его первого выхода подготавливает ко мутатор 11 к прохождению сигнала с(54) THE PLAYBACK DEVICE OF W-SHULDS RECTANGULAR is connected to the inputs of the second pulse decoder, and one of the outputs of the first pulse decoder is connected to a single trigger input of the memory, and the input of the pulse output is connected to the output of the trigger trigger. The drawing shows a structural electrical circuit of the device. The device contains the first counter of 1 pulses, the second counter of 2 pulses, the generator of 3 pulses, the control trigger 4, the element NOT 5, the element AND 6, the memory trigger 7, the element OR 8 the first decoder 9 pulses, the second decoder -10 pulses, switch 11 ;. The rectangular pulse reproducing apparatus operates as follows. Consider the operation of the device in the case of applying to its input signals of duration t, and differing from nominal values by the value of t due to distortion in the communication line. The input signal, with its leading edge, translates the control trigger 4 into a single state and the potential from the output of this trigger triggers generator 3. Pulses from the generator 3 trigger counter 1 on the counting input, the counter state is decoded by the decoder 9, on which outputs the following signals are generated: the first signal delayed with respect to the leading edge of the input signal by 1/21; the second signal delayed with respect to the leading edge of the input signal by 1/2 (t «+ tj,); the third signal is delayed with respect to the leading edge of the input signal by 1/2. (t + tj); the fourth signal, delayed by reference to the first signal by. Pfth signal delayed in relation to the first signal by the value of t; the sixth signal delayed with respect to the first signal by the value of tj. Moreover, the listed signals are arranged in time so as not to cover the possible tolerance field for deviation of the input signal duration. If a device with a duration t - -3 6 t 4 t has arrived at the input of the device, + then through the element 6 for the duration of the input signal only one signal from the element 8 passed and the counter 2 will be transferred to the state 1 I. The decoder 10 decrypts the state of counter 2, and the potential from its first output prepares the mutator 11 to pass the signal from
702503 дешифратора 9, после окончани входного сигнала потенциал с /элемента НЕ 5 открывает коммутатор 11 и сигнал с ее выхода сбрасывает в счетчики 1 и 2, управл ющий триггер 4 и триггер пам ти 7. Триггер пам ти 7 устанавливаетс в сигналом дешифратора 9, поэтаму на его выходе формируетс сигнал длительностью t. Если на вход устройства поступает сигнал длительностью t. - t , то за врем действи сигнала через элемент И пройдут два импульса с элемента ИЛИ 8 и счетчик 2 установитс в состо ние 2, потенциал с дешифратора 10 подготовит коммутатор 11 к прохождению сигнала дешифратора 9, после окончани входного сигнала потенциал с элемента НЕ 5 разрешает работу коммутатора 11, и его выходной сигнал, возвраща устройство в исходное состо ние, формирует на триггере пам ти 7 сигнал длительностью tg. Если на вход устройства приходит сигнал длительностью tj - tj+ + то счетчик 2 импульсами с элемента И б будет установлен в состо ние 3, дешифратор 10 потенциалом со своего третьего выхода подготавливает коммутатор 11 к прохождению сигнала с дешифратора 9, который после окончани входного сигнала пройдет через коммутатор 11, вернет устройство в исходное состо ние и сбросом триггера пам ти 7 через t после его сформирует на его установки в выходе сигнал длительностью tj; Таким образом, предложенное устройство восстанавливает номинальную длительность квантованного по длительности сигнала. изобретени Устройство воспроизведени пр моугольных импульсов, содержащее два счетчика импульсов, вход первого из которых подключен к выходу генератора импульсов, управл ющий триггер, элемент НЕ и элемент И, входы которых подключены к входу устройства, триггер пам ти, выход которого подключен к выходу устройства, и элемент.ИЛИ, отличают ее с, тем, что, с целью расширени функциональных возможностей, в него введены первый и второй дешифраторы импульсЬв, коммутатор , перва группа входов которого соединена с первой группой выходов первого дешифратора импульсов, втора группа входов - с выходами второго дешифратора импульсов, треть - с выхОЙом элемента НЕ, а выход - с установленными входами обоих, счетчиков импульсов, с нулевыми входами триггера пам ти и управл ющего702503 decoder 9, after the end of the input signal, the potential c / element NOT 5 opens the switch 11 and resets the signal from its output to counters 1 and 2, control trigger 4 and memory trigger 7. Memory trigger 7 is set in the decoder signal 9, to the poet at its output, a signal of duration t is generated. If the input of the device receives a signal of duration t. - t, during the time of the signal through the element AND two pulses from the element OR 8 pass and the counter 2 is set to state 2, the potential from the decoder 10 is prepared by the switch 11 for the signal from the decoder 9 to pass, after the end of the input signal the potential from the element 5 does not allow the operation of the switch 11, and its output signal, returning the device to the initial state, generates a signal with the duration tg on the memory trigger 7. If a signal with a duration tj - tj + + arrives at the input of the device, then the counter with 2 pulses from element Ib will be set to state 3, the decoder 10 with potential from its third output prepares the switch 11 to pass the signal from the decoder 9, which after the end of the input signal passes through the switch 11, will return the device to the initial state and reset the memory trigger 7 through t after it will generate a signal with duration tj on its installation in the output; Thus, the proposed device recovers the nominal duration of a signal quantized by duration. of the invention. A rectangular pulse reproducing device comprising two pulse counters, the input of the first of which is connected to the output of the pulse generator, a control trigger, an element NOT and an element AND whose inputs are connected to the input of the device, a memory trigger whose output is connected to the output of the device and an element. OR, distinguish it with the fact that, in order to expand its functionality, the first and second decoder impulses are introduced into it, the switch, the first group of inputs of which is connected to the first group of outputs pulse decoder, the second group of inputs - with the outputs of the second pulse decoder, a third - with the output of the NOT element, and the output - with the installed inputs of both pulse counters, with zero inputs of the memory trigger and control
триггера, выходы первого счетчика импульсов соединены с входами первого дешифратора импульсов, выходы второй группы которого через элемент ИЛИ и элемент И подключены к входу второго счетчика импульсов, выходы которого соединены с входами второго дешифратора импульсов, причем один из выходов первого дешифратора импульсов соединен с единичным входом триггера пам ти, а вход генератора импульсов подключен к выходу управл ющего триггера.trigger, the outputs of the first pulse counter connected to the inputs of the first pulse decoder, the outputs of the second group of which through the OR element and the element And connected to the input of the second pulse counter, the outputs of which are connected to the inputs of the second pulse decoder, and one of the outputs of the first pulse decoder connected to a single input the memory trigger, and the input of the pulse generator is connected to the output of the control trigger.
Источники информации, прин тые во внимание при экспертизеSources of information taken into account in the examination
1.Авторское свидетельство СССР № 3567.70, кл.. Н 03 К 5/18, 1971.1. USSR author's certificate No. 3567.70, cl. H 03 K 5/18, 1971.
2.Авторское свидетельство СССР № 482882, кл. Н 03 К 5/20, 1973.2. USSR author's certificate number 482882, cl. H 03 K 5/20, 1973.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU772516128A SU702503A1 (en) | 1977-08-08 | 1977-08-08 | Rectangular pulse display device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU772516128A SU702503A1 (en) | 1977-08-08 | 1977-08-08 | Rectangular pulse display device |
Publications (1)
Publication Number | Publication Date |
---|---|
SU702503A1 true SU702503A1 (en) | 1979-12-05 |
Family
ID=20721537
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU772516128A SU702503A1 (en) | 1977-08-08 | 1977-08-08 | Rectangular pulse display device |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU702503A1 (en) |
-
1977
- 1977-08-08 SU SU772516128A patent/SU702503A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU702503A1 (en) | Rectangular pulse display device | |
SU1372599A1 (en) | Apparatus for shaping pulse trains | |
SU594580A1 (en) | Arrangement for conversion of pulse trains | |
SU585502A1 (en) | Pulse-time type multiplying dividing device | |
SU807487A1 (en) | Selector of pulses by duration | |
SU790212A1 (en) | Pulse synchronizing device | |
SU832716A2 (en) | Device for reproducing square pulses | |
SU864529A2 (en) | Shaper of single pulses synchronized by clock frequency | |
SU902249A1 (en) | Time interval-to-digital code converter | |
SU746887A1 (en) | Shaper of single pulses synchronized by clock frequency | |
SU963010A1 (en) | Device for recording and reading-out information | |
SU748858A1 (en) | Time interval to code converter | |
SU1169154A1 (en) | Device for generating pulse train | |
SU824436A1 (en) | Percentage digital measuring converter | |
SU993456A1 (en) | Pulse synchronization device | |
SU612263A1 (en) | Digital integrator | |
SU1238220A1 (en) | Device for obtaining difference frequency of pulses | |
SU443467A1 (en) | Multichannel pulse generator | |
SU894873A1 (en) | Device for monitoring pulse train | |
SU739721A1 (en) | Pulse timing device | |
SU665401A1 (en) | Time interval-to-digital converter | |
SU750717A1 (en) | Pulse converter | |
SU834875A1 (en) | Device for eliminating contact chatter | |
SU782152A1 (en) | Integrating analogue-digital converter | |
SU855981A1 (en) | Device for sunchronization and normalization of pulse train |