[go: up one dir, main page]

SU684737A1 - Аналого-цифровой преобразователь - Google Patents

Аналого-цифровой преобразователь

Info

Publication number
SU684737A1
SU684737A1 SU772496830A SU2496830A SU684737A1 SU 684737 A1 SU684737 A1 SU 684737A1 SU 772496830 A SU772496830 A SU 772496830A SU 2496830 A SU2496830 A SU 2496830A SU 684737 A1 SU684737 A1 SU 684737A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
output
outputs
control unit
input
Prior art date
Application number
SU772496830A
Other languages
English (en)
Inventor
Надежда Вячеславовна Кукушкина
Олег Петрович Назаров
Александр Зиновьевич Ходоровский
Юрий Арсеньевич Ширяев
Original Assignee
Московский Ордена Ленина Авиационный Институт Им. Серго Орджоникидзе
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Московский Ордена Ленина Авиационный Институт Им. Серго Орджоникидзе filed Critical Московский Ордена Ленина Авиационный Институт Им. Серго Орджоникидзе
Priority to SU772496830A priority Critical patent/SU684737A1/ru
Application granted granted Critical
Publication of SU684737A1 publication Critical patent/SU684737A1/ru

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Claims (2)

  1. Изобретение касаетс  вычислительной техники и может быть использовано в информационноизмерительных системах различного назначени . Известны аналого-цифровые преобразователи (АЦП), используемые дл  формировани  выход ных данных 1. Однако объем данных, формируемый указанными след щими АЦП, зиачительно превышает минимально возможный дл  ступенчатой функци восстановлени  сигнала с заданной точностью. Известен также аналого-цифровой преобразов тель, содержащий блок управлени , выход которого подключен к входу блока формировани  выходных данных, и два идентичных канала, включающих последовательно соединенные логический блок, реверсивный счетчик, преобразователь код-напр жение, блок вычитани  и орган сравнени . Входы формировател  выходных дан ных подключены к выходам реверсивного счетчика одного из каналов, вторые входы блоков вычитани  подключены к входной тине устройства , а вторые входы органов сравнени  к ижне порогового сигнала 2. Недостаток этого устройства состоит в большой избьггочности формируемых объемов выходной информации на режимах малой динамичности , что ограничивает возможности устройства. Цель изобретени  - расипфеиие функциональиых возможностей устройства. Это достигаетс  тем, что в аналого-цифровой преобразователь, содержащий блок управлени , выход которого подключен к входу блока формировани  выходных данных, и два идентичиых канала, включающих последовательно соединенные логический блок, реверсивный счетчик, преобразователь код-напр женне, блок вычитани  и орган сравнени , причем входы формировател  выходных данных подключены к выходам реверсивного счетчика одного из каналов, а вторые входы блоков вычитани  подключены к входной шине устрюйства, дополнительно введены блок сравнени  кодов, счетчик временных интервалов и два коммутатора, по одному на канал, выходы каждого из которых соединены с входами логического блока,а входы -- с первым и вторым вь ходами блока управлени . Выходы счетчика временных интервалов подключены к входам блока формировани  выходных данных, первый вход - к выходу блока формировани  выходных данных, первый вход - к выходу блока формировани  выходных данных и третьему выходу блока управлени , второй вход - к четвертому выходу блока управлени . Входы логических блоков первого и второго каналов соответственно подключены к п тому, шестому, седьмому и восьмому выходам блока управлени . Выходы органов сравнени  соединены с входами блока управлени , третий вход которого подключен к выходу блока сравнеки  кодов, а выходы реверсивжгх счетчиков соединены с входами блока сравнени  кодов. На чертеже изображена функциональна  электрическа  схема устройства. Преобразователь содержит блок 1 управлени , два идентичных канала, включающих в себ  последовательно соединенные коммутаторы 2,3 реншмов счета, логические блоки 4, 5, реверсивные счетчики 6, 7, преобразователи 8, 9 код-напр жегою, блоки вычитани  10, II, органы сравнени  12, 13 и общие дл  всего преобразовател  блок 14 формировани  выходных данных, нодключез-тый к входам блока 15 сравне1ш  кодов, выходам счетчика 16 временных 1штер18алов и выходу бло ка управлени . Вторые входы блоков вычитани  подключены к входной шине 17 преобразоватеп , а вторые входы органов сравне ш  к щйна 18 порогового сигнала, равного допустимой ошиб ке аппроксимации h. Выходы 19, 20 блока управлени  соединены с двум  входами коммутаторов режимов счета, выходы 21, 22 - со счет чиком 16, а выходы 23-26 - с входами погтес ких блоков 4 и 5. Аналого-щ фровой преобразователь работает следующим образом. В исходном состо шш счетчик времетшых интервалов 16 и все разр ды реверсивных счетчиков 6 и 7 обнулены. При этом напр жение на выходах преобразователей 8, 9 кода в напр жение также равны нулю. Сигнал начала преобразовани  по шине 19 подаетс  на входы коммутато ров 2 и 3 режимов счета, перевод  преобразователь в режим начальной отработки. Б этом режи ме по методу поразр дного кодировани  осуществл етс  уравновешивание напр жени  x(t)+h верхним и напр жени  x{t)-h нижним каналом преобразовател . Тактовые п атупьсы, необходимые дл  работы преобразовател  в этом режиме поступают в логические ,блоки 4 и 5 по шинам 23 и 26 соответственно. Напр жение на выходах блоков вычитани  10 и 11 описываютс  соотношени ми (t) и Xii x(t)-X9, где xg и Х9 - выходные напр жени  преобразователей 8, 9 кода в напр жение соответственно. Органы сравнени  12 и 13 вырабатывают сигналы, соответствующие логической еш{нице при , и сигналы, соответствующие логическому улю при и соответственно. Режим начальной отработки зака -{чиваетс  после котани  гфоцесса уравновещиваьш  всеми разр дами преобразовател . Далее преобразователь переводитс  в след щий режим. В этом режиме осуществл етс  поиск /формирование цифровых значений параметров аппроксимирующего многочлена , близкого к многочлену наилучшего приближени . Напр жени , сформулированные на выходах преобразователей 8, 9 кода в напр жени  к моменту скончани  режима начальной отработки (момент времени t),  вл ютс  начальтгми значени ми границ коридора допусгимых ординат на интервале аппроксимащш. Снгнапом, поступающим по шине 20 на входы коммутаторов режимов счета в момент йремеш tj, логические блоки 4 и 5 переключаютс  в состо ни .-обеспечивающие подключение ывшы 23 к вычитающему входу реверсгюного счетчика б и шины 26 к суммирзаощему входу счепшса 7. Одновремекно импульсом, поступаю1.цим по илине 21, запускаетс  счетчик временных интервалов 16. Процедура сокраще}ш  коридора допустимых ордииат решшзуетс  следующрм образом. В момент выхода нижней границы ) за пределы коридора ошибок орган сравнегош 13 переходит в единичное состо ние. При этом блок ут1равле1{Н  вырабатывает импульс, поступаюпдай гю шине 26 К2 суммирующий вход реверс 1вного 7. Аналогично при выходе верхней xgCt) за пределы коридора ощибок блок jTipasле1ш  вырабатьшает импульс, поступающий по шине 23 на вычитающий вход реверс1шного счетчика 6. Процесс продолжаетс  до насгупле1ШЯ равенства кодов, загшсаниых в реверсга}ных с ютчнках 6 и 7. При этом блок срав е ш  кодов вырабатывает сипЕал, тюстукающ й в блок управлени . Следующее срабатьшаш-ю одного из . органов сравнени  вызывает по влеш{е на щиие i 22 блока управлени  сигаала, которым осуществл етс  считывание информадаи с блока 14 форьгаровани  выход1Пз1Х данных и обнулею е счетвдка 16 временных интервалов 16. Каждый отсчет выходного кода содержит код длительности интервала аппроксимацнн и код аппройсимир}аощего отрезка. Одновремегшо ocjmiecTвл етс  установка новьк начальных границ коридора допустимых ординат на интервале ta, t4. С этой целью блок управлени  формирует импульс, поступающий Л11бо Но щине 25 через логический блок 5 на вычитающей вход реверсивного счетчика 7 (если в момент времени 1з произошло срабатьшание органа сравнени  12), или по шине 24 через блок 4 на суммирующий вход реверсивного сче1чика 6 (если сработал орган сравнени  13). Измене1ше кодов в реверстаных счетчиках вызывает соответствующее изменекие напр жений на выходах преобразователей 8, 9 кода в напр жение. Это изменение равно по величине удвоенной допустимой ошибке аппроксимации 2h. В результате на выходах преобразователей кода в напр жение формируютс  новые начальные значени  границ коридора допустимых ординат на интервале ta, 14. Затем блок управлещ1  вырабатьгеает импульс, которь поступает по ишие 21 на запуск счетчика 16 вр MemibDc интервалов и процесс преобразова1ш  дювтор етс . Формула изобретени  Аналого-цифровой преобразователь, содержащий блок управлени , выход которого подключен к входу блока формировани  выходных гганных, и два вдентичных канала, включающих последовательно соединенные логическш блок, реверсивный счетчик, преобразователь код-напр жение , блрк вычитани  и орган сравнешш, причем, входы формировател  выходных даз{ных по7дключе 1ы к выходам реверсивного счетчика одного из каналов, вторые входы блоков вычитани  подключен, к входдгой шине устройства , а вторые вкодь органов сраБнеш1 , - к шине порогового сигнала, отличающийс  тем, что, с цвнью расширегш  функдаональных
  2. 2. ШтАппйые злектроизмернтельшле приборы, под ред. В. М. Шп ндкна, М., Энергил, 1972, с, 336 (прототип). возможностей, в него дополн1 ельно введены блок сравнени  кодов, счетчрп времешшх интервалов и два комм}татора, по одному на канал, выходы каждого из которых соединены с входами логического блока, а входы - с первым и вторым выходами блока управлени , выходы счетчика временных интервалов подключены к входам блока формировател  выходных данных, первый вход - к выходу блока формироваьз-м выходных данных и тpeтьe тy выходу блока управлени , второй вход - к четвертому выходу блока управлени , входы логшгескюс блоков первого и второго каналов соответственно под ключены к п тому, шестому, седьмому и восьмому выходам блока управлени , выходы органов сравнени  соеддшены с входами блока управлешш , третий вход которого подключен к выходу блока cpaBHCiiHs кодов, а выходы реверс1Шffiix счетчиков соед1юеш с входами блока сравиенй  кодов. Источганси тшформ-гщги, пр ш тые во внимание при экспертизе 1. Авторское сввдетельство СССР W 285381, кл. G 06 J 3/00, 1977.
SU772496830A 1977-06-13 1977-06-13 Аналого-цифровой преобразователь SU684737A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU772496830A SU684737A1 (ru) 1977-06-13 1977-06-13 Аналого-цифровой преобразователь

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU772496830A SU684737A1 (ru) 1977-06-13 1977-06-13 Аналого-цифровой преобразователь

Publications (1)

Publication Number Publication Date
SU684737A1 true SU684737A1 (ru) 1979-09-05

Family

ID=20713523

Family Applications (1)

Application Number Title Priority Date Filing Date
SU772496830A SU684737A1 (ru) 1977-06-13 1977-06-13 Аналого-цифровой преобразователь

Country Status (1)

Country Link
SU (1) SU684737A1 (ru)

Similar Documents

Publication Publication Date Title
SU684737A1 (ru) Аналого-цифровой преобразователь
RU58825U1 (ru) Аналого-цифровой преобразователь
US3178564A (en) Digital to analog converter
SU454544A1 (ru) Цифровой функциональный преобразователь
RU2028730C1 (ru) Аналого-цифровой преобразователь
SU809554A1 (ru) Устройство аналого-цифрового преобра-зОВАНи
SU319937A1 (ru) УСТРОЙСТВО дл СРАВНЕНИЯ ДЕСЯТИЧНЫХФАзоимпульсных кодов
RU1824597C (ru) Измеритель длительности импульсов
SU1721810A1 (ru) Устройство дл преобразовани бинарных сигналов
SU769734A1 (ru) Способ аналого-цифрового преобразовани и устройство дл его осуществлени
SU750721A1 (ru) Аналого-цифровой преобразователь
SU847508A1 (ru) Способ врем -импульсного аналого-цифровогопРЕОбРАзОВАНи НАпР жЕНи пЕРЕМЕННОгО ТОКАи уСТРОйСТВО дл ЕгО ОСущЕСТВлЕНи
SU409269A1 (ru) Преобразователь угол —код12
SU945851A1 (ru) Устройство дл контрол радиоэлектронных блоков
SU721913A2 (ru) Преобразователь переменного напр жени в цифровой код
SU1041951A1 (ru) Способ измерени фазового сдвига
SU1120322A1 (ru) Цифровой функциональный преобразователь
SU440784A1 (ru) Аналого-цифровой преобразователь поразр дного уравновешивани
SU1451865A1 (ru) Преобразователь код-напр жение
RU1835604C (ru) Многоканальный аналого-цифровой преобразователь
SU1388989A2 (ru) Аналого-цифровой преобразователь
SU748137A1 (ru) Регистрирующее устройство
SU577671A1 (ru) Преобразователь напр жени в код
SU902245A1 (ru) Устройство дл измерени погрешности цифро-аналогового преобразовател
SU780188A1 (ru) Многоканальный аналого-цифровой преобразователь