(54) УСТРОЙСТВО ОПОЗН Изобретение опюситс к радиотехнике и лдажет использоватьс дл обнаружени сигнало при определении местоположени подвижных объектов по импу ьсно-фазовой радионавигационной системе. Известно устройство опознавани сигналов, людулированных по фазе, содержащее два квадратурных канала поиска, выходы которых подключены к анализатору, усилитель-ограничитель , подключенный к первым входам квадратурных каналов поиска, синхронизатор, выход которого .подключен к второму входу одн го квадратурного канала поиска через блок за держки,, а к второму входу другого непосредшвенно , выход анализатора соединен с входом отнхронизатора 1 . Однако известное устройство имеет невысокую точность. Цель изобретени - повышение точности. Дл этого в устройство опоз 1ава1ш сишалов , модулированнь Х по фазе, содержащее два квадра1урных канала поиска, выходы которых 1юдключены к анализатору, усилитель-ограничитель , иодключе1юь Й к первым входам квадПО Ф Я СИГНАЛОВ, МОДУЛИРОВАННЫХ ратурных каналов поиска, синхронизатор, выход которого подключен к второму входу одного квадратурного канала поиска через блок задержки, а к второму входу другого - не- посредственно, выход анализатора соединен с входом Синхронизатора, введены формирователь команды окончани грубого поиска сигналов ведущей станции, блоки пам ти минимально и максимально возгуюжнрй задержки отгналов ведомой станции, два управл емых блок-а задержки, триггер и элемент И, причем входы обоих блоков пам ти объединены, и на них ггодан управл ющий сигнал, а выходы через управл емые блоки задержки подключены к входам триггера, выход которого соединен с входом элемента И, к двум лругим входам которого подключен выход анализатора непосредственно и через формирователь команды окончани грубого поиска сигналов ведущей станций, первый и второй выходы синхртнизатора подключены соответственно к счетным входам и входам предварительной записи обоих управл емых блоков задержки, выход -jjteMeirra И вл етс выходом устройова. На чертеже изображена структурна электри ческщ -схема предложенного устройства. Устройство содержит усилитель-ограничитель 1, синхронизатор 2, блок задержки 3, два ква ратурных канала поиска 4, анализатор 5, формирователь 6 команды окончани грубого поиска сигналов ведущей станции, блоки пам ти 7 и 8 соответственно минимально и максимал ю возможной задержки сигналов ведомой станции, два управл емых блока задержки 9 и 10, триггер 11 и элемент И 12. Устройство ра&таёт следующим оёразом. Синхронизатор 2 вырабать1вает Сетку стро1йиру1оишх и myльcoв, поступающих на один из квадратурных каналов поиска 4 непосредственно , а на другой канал 4 - через блок задержки 3 на 1/4 периода несущей частоты сигнала, на второй вход каналов поиска подаетс сигнал с усилител - ограничител 1. В .момент совпадени стро6ир5тощих импуль сов с принимаемым сигналом ведущей стандам на выходе анализатора 5 по вл етс иМпульс обнаружений. Импульс обнаружени сиггешов ведущей станвди с выхода анализатора 5 поступает на вход формировател б, на зпеменг И 12 и на синхронизатор 2 (где по этой команде производатс синхронизаци пачек след щих стробов с сигналами ведущей аанции, та есть временное совмещение отсчет iftix импульсов ведущего канала с началом периода сигналов ведущей станции), сигнал с выхода формировател 6 поступггет на элемент И 12, снима запрет прохожйёйи шшад обнаружёгш с анализатора 5 через элемент И 12 ни выход устройства. Теперь необходамо выбрать из всех оов обнаружени ведомых сигналов . Этот процесс йроисходат следутащим образом: от пульта управлени в зависимостиот выбрашюй ведомой стандан подаётс команда ш блоки ай ти 7, 8, в которых записаны величины максимально и минимально вдэшжных задержек сишапов данной ведомой стайвди относйтельнй сигналов ведущей ctaJni. Эти даннью поступают на информационные входы управл емых блоков задержки 9, Ю (HanpHN p, реверсивных счетчиков). На их ВХОДЫ ирёгшарктельной зайиси поступает , соответствующий началу периода сигналов ведшей стал ЦИК- В момент поступлени этого импульса происходит перезапись числа ю блоков пам ти 7, 8 в .счетчик. На счетный вход счётгчика поступает сетка стробирующих Импульсов с синхронизатора 2. III этом возможны два варианта: 1. Если величины задержки записаны в блоки пам ти в пр мом коде, счет должен пршзЁодитьс на вычитание (го есть нужен реверсивный счетчик). После прохождени кол чества импульсов равного числу, записанному предварительно в счетчик, он обнул етс , и на его выходе по вл етс импульс. 2. Если величина задержки записана в блоки пам ти в обратном коде, счет может производитьс на сложение (то есть может примен тьс обьпшый нереверсивный счетчик). Импульс на выходе счетчика по вл етс после переполнени счетчика, то есть также после прохождени количества импульсов, равного величине минимальной и максимальной задержКи выбранного сигнала. Выходные импульсы со счетчиков подаютс на триггер 11 с раздельными входами. Таким образом, на выходе триггера 11 образуетс импульс, соответствующий рабочей зоне данного сигнала, этот импульс подаетс на элемент И 12, разреща прохождение на блок ведомой станции импульса обнаружени только данной ведомой станции. Фермула изобретени Устройство опознавани сигналов, модулированных по фазе, содержащее два кващ)атурных канала по ска, выходы которых подключень к анализатору, усшйтель-ограгдаштель, подклйченный к первым вхОдйм квадратурных .кашлов поиска, синхронизатор, выход которого {юделючен к второму входу одного квадратурного канала поиска через блок задержки, а к второму входу другого - непосредственно, выход анализатора соединен с входом синхронизатора , отличающеес тем, что, с целью повышени точности, введены форлшрова11ель команды окончаюй грубого поиска сигналов ведущей стакцш, оки пам ти мннимальш и максимально возможной задер жи сигшлов ведомой станции, два управл емых &ioka задерАки, триггер и элемент И, причем входи обоих блокЬв пам ти объединены, и ка;1|йх пбдан управл ющий сигнал, а выходы чере:з управл емые блоки задержки пЬдключены к входам триггера, вьгход которого соединен с входо1й элемента И, к двум другим входам которого подключен выход анализатора непосредственно и через формирователь команды окончани грубого поиска сигналов ведушей сташщи, первый и второй выходы синхронизатора подклнзченьг соответственно к счетным : входам и входам предварительной записи обоих управл емых блоков задержки, выход элемента И вл етс выходом устройства. Источники информации, прин тые во внимание при экспертизе . Лезин Ю. С. Оптимальные фильтры и шкопители импульсных сигналов. М., CoB.jjaдио , 1969, С.168.
ffmnyatfrA Упра§/Г