[go: up one dir, main page]

SU668086A1 - Способ считывани выходного кода аналого-кодового преобразовател комбинированного уравновешивани - Google Patents

Способ считывани выходного кода аналого-кодового преобразовател комбинированного уравновешивани

Info

Publication number
SU668086A1
SU668086A1 SU762398345A SU2398345A SU668086A1 SU 668086 A1 SU668086 A1 SU 668086A1 SU 762398345 A SU762398345 A SU 762398345A SU 2398345 A SU2398345 A SU 2398345A SU 668086 A1 SU668086 A1 SU 668086A1
Authority
SU
USSR - Soviet Union
Prior art keywords
code
reading
output
analogue
converter
Prior art date
Application number
SU762398345A
Other languages
English (en)
Inventor
Владимир Александрович Погрибной
Игорь Владимирович Рожанковский
Original Assignee
Физико-Технический Институт Ан Украинской Сср
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Физико-Технический Институт Ан Украинской Сср filed Critical Физико-Технический Институт Ан Украинской Сср
Priority to SU762398345A priority Critical patent/SU668086A1/ru
Application granted granted Critical
Publication of SU668086A1 publication Critical patent/SU668086A1/ru

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Description

(54) СПОСОБ СЧИТЫВАНИЯ ВЫХОДНОГО КОДА АНАЛОГО-КОДОВОГО ПРЕОБРАЗОВАТЕЛЯ КОМБИНИРОВАННОГО УРАВНОВЕШИВАНИЯ
знало го-кодовых преобразователей поразр дного кодировани  с индиввдуальнымн: компараторами в каждом разр де . (комбинирова1шого уравновеишвани ).
Целью изобретени   вл етс  повышение быстродействи .
Поставленна  цель достигаетс  тем, что по способу считывани  выходного кода аналогокодового преобразовател  комбинированного уравновешивани , основанному на съеме кода путем стробированного считывани , съем кода осушествл ют непосредственно вслед за окончанием последнего изменени  состо ни  самого младшего разр да, дл  чего каждое изменение состо ни  младшего разр да преобразуют в импульс, который на врем  своей длительности запрешает считывание кода, причем дпителыюсть этого импульса выбирают равной длительности одного такта отработки процесса аналого- кодового преобразовани .
На фиг. 1 приведена блок-схема устройства, реализующего предлагаемый способ; на фиг.2 показаны временные зависимости сигналов основных блоков устройства.
Устройство содержит п-разр дный аналогокодовый преобразователь комбинированного уравновешивани  1, определитель 2 положительного , знака производной и определитель 3 отрицательного знака производной, два одновибратора 4, 5, двухвходовой элемент ИЛИ 6 и элемен ЗАПРЕТ 7 с п сигнальными входами и одним запрещающим. Каждый из выходов всех разр дов аналого-кодового преобразовател  соединен с соответствующим сигнальным входом элемента ЗАПРР:Т 7, кроме того, выход самого младшего (п-го) разр да соединен с входами определителей 2 и 3 знаков производной. Выходы последних соединены через соответствующие одновибраторы 4, 5 и двухвходовой логический элемент ИЛИ 6 с запрещающим входом элемента ЗАПРЕТ.
Работает устройство следующим образом.
Если на входе аналого-кодового преобразовател  1 происходит изменение преобразуемого сигнала (Uc в моменты ti и tj на фиг. 2), которое о-фабатываетс  за X тактов, то соответственно X раз измен етс  амплитуда сигнала на выходе млашаего разр да (Uj на фиг.2). С помощью определителей 2 и 3 знаков производной , в качестве которых могут быть использованы , например, дифференцирующие цепи , выдел ютс  положительные и отрицательные фронты напр жени  Uj, причем на выходе определителей по вл ютс  импульсы Uj и УЗ, соответствующие положительным и отрицательным фронтам. Импульсы Uj и УЗ запускают соответствующие одновибраторы 4, 5, которые формируют управл ющие импульсы длительности г - U4, Us. В этом случае на выходе элемента ИЛИ 6 по вл ютс  импульсы и, длительность которых равна Хт. Эти импульсы на врем  своей длительности запрещают съем выходного кода с выхода аналого-кодового преобразовател  и одновременно сигнализируют об отсутствии достоверной информации на выходе устройства. Съем кода осуществл етс  непосредственно после окончани  запрещающего импульса длительности X г.
Таким образом, предложенный способ позвол ет осуществл ть съем выходного кода аналогокодового преобразовател  комбинированного уравновешивани  после окончани  аналого-кодового преобразовани  через интервал времени, не превышаюгдий длительности одного такта отработки , входного сигнала указанным аналогокодовым преобразователем.

Claims (2)

1.Гитис Э. И. Преобразователи информации дл  электронных цифровых вычислительных устройств , М., Энерги , 1975, с. 297.
2.Там же, с. 302.
SU762398345A 1976-08-03 1976-08-03 Способ считывани выходного кода аналого-кодового преобразовател комбинированного уравновешивани SU668086A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU762398345A SU668086A1 (ru) 1976-08-03 1976-08-03 Способ считывани выходного кода аналого-кодового преобразовател комбинированного уравновешивани

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU762398345A SU668086A1 (ru) 1976-08-03 1976-08-03 Способ считывани выходного кода аналого-кодового преобразовател комбинированного уравновешивани

Publications (1)

Publication Number Publication Date
SU668086A1 true SU668086A1 (ru) 1979-06-15

Family

ID=20674841

Family Applications (1)

Application Number Title Priority Date Filing Date
SU762398345A SU668086A1 (ru) 1976-08-03 1976-08-03 Способ считывани выходного кода аналого-кодового преобразовател комбинированного уравновешивани

Country Status (1)

Country Link
SU (1) SU668086A1 (ru)

Similar Documents

Publication Publication Date Title
SU668086A1 (ru) Способ считывани выходного кода аналого-кодового преобразовател комбинированного уравновешивани
SU902249A1 (ru) Преобразователь интервала времени в цифровой код
SU738186A1 (ru) Устройство поиска д-последовательности
SU1653154A1 (ru) Делитель частоты
SU1367163A1 (ru) Преобразователь последовательного двоичного кода в число-импульсный код
SU815928A2 (ru) Устройство дл контрол качестваКАНАлА СВ зи
SU493909A1 (ru) Селектор импульсов по длительности
SU577673A1 (ru) Преобразователь кода в частоту
SU1429136A1 (ru) Логарифмический аналого-цифровой преобразователь
SU615487A1 (ru) Устройство дл воспроизведени функций
SU1279073A1 (ru) Устройство преобразовани сигналов с дельта-сигма модул цией в сигналы с импульсно-кодовой модул цией
SU1651268A1 (ru) Измерительный преобразователь длительности временных интервалов
SU1417188A1 (ru) След щий стохастический аналого-цифровой преобразователь
SU962821A1 (ru) Цифровой регистратор формы импульсных сигналов
SU843218A1 (ru) Преобразователь цифровой код-временнойиНТЕРВАл
SU622082A1 (ru) Программное устройство
SU750486A1 (ru) Устройство дл определени разности
SU1569962A2 (ru) Одновибратор
SU632067A1 (ru) Генератор псевдослучайных последовательностей двоичных сигналов
SU732884A1 (ru) Синусно-косинусный функциональный преобразователь
SU1256046A1 (ru) Аналого-цифровое делительное устройство
SU390361A1 (ru)
SU915255A1 (ru) Устройство для преобразования аналоговой информации1
SU1140234A2 (ru) Генератор последовательности импульсов
SU984001A1 (ru) Генератор псевдослучайных последовательностей импульсов