[go: up one dir, main page]

SU631832A1 - Arrangement for comparing plurality of voltages - Google Patents

Arrangement for comparing plurality of voltages

Info

Publication number
SU631832A1
SU631832A1 SU731959729A SU1959729A SU631832A1 SU 631832 A1 SU631832 A1 SU 631832A1 SU 731959729 A SU731959729 A SU 731959729A SU 1959729 A SU1959729 A SU 1959729A SU 631832 A1 SU631832 A1 SU 631832A1
Authority
SU
USSR - Soviet Union
Prior art keywords
comparison
cells
transistors
voltages
resistor
Prior art date
Application number
SU731959729A
Other languages
Russian (ru)
Inventor
Юрий Михайлович Лысяков
Сергей Викторович Сорвирог
Original Assignee
Предприятие П/Я М-5711
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я М-5711 filed Critical Предприятие П/Я М-5711
Priority to SU731959729A priority Critical patent/SU631832A1/en
Application granted granted Critical
Publication of SU631832A1 publication Critical patent/SU631832A1/en

Links

Landscapes

  • Testing Of Individual Semiconductor Devices (AREA)

Description

363 ни ..Баэы коммутирующих транзисторов  чеек сравнени  первой группы через ИЛИ, а базы коммутирующих транзист .оров  чеек сравнени  второй группы непосредственно соединены с выходами распределител  импульсов. Эмиттеры коммутирующих транзисторов, соединены с общей шиной устройства, а кол лекторы - с базами транаисторов своих  чеек сравнени  и через резисторы с источником Т1ита1т . Каждый вход устройства через диод подключен к базе транзистора  чейтси сравнени . На чертеже изображена структурна  схема устройства. Измер емые напр же1:р{  подаютс  на входы 1 первой группы  чеек сравнени  2 и входы 3 второй группы  чеек сраа- нени  4. Кажда   чейка сравнени  включает диод 5. резист 6, транзистор цепи срав нени  7 и коммутирующий транзистор 8. Коллекторы rpaHisicTopoB 7  чеек «равнени  2 подсоединены к положительнгой шине источника питани . Коллекторы траН зистора 7  чеек сравнени  4 объединены и подсоединены ерёз резистор 9 к положительной шине источника питани . Эмиттеры транзистор 7  чеек сравнени  2 и 4 объединены н подсоединены че рез резистор Ю к ойшей шине. Базовые цепи коммутирующих транзисторов 8  чеек сравнени  2 и 4 соединены с выходам распределител  импульсов И. Обща  точ ка, коллекторы транзисторов 7 и резисто 9 соединены со входом формировател  12 на выходе 13 которого формируетс  сигнал сравнени . Предлагаемое устройство работает сле дующим образом. Измер емые напр женна подаютс  на входы 1 и 3  чеек сравнени  2 и 4. Во всех неопращиваемых в данный момент  чейках сравнени  транзисторы 8 открыты . Диоды 5 закрыты положительными измер емьпъш напр жени ми, а транзисторы 7 - напр же1шем на резисторе 1О, которое приложено в о1 атном направлени к переходам эмиттер-база. В каждый данный момент времени, про изводитс  сравнение двух напр жений, одно из которых подаетс  на вход 1, а дру гое - на вход 3. Дл  этого в соответствующих  чейках сравнени  2 и 4 закрыва ют тра11зисторы 8 сигналами с распределител  импульсов 11.в этот момент времени транзисторы 7 из  чеек сравнен нн  2 и 4 oGpa&ys&T несамметришшгй а 2 ерешщальный усилитель, у р&истор 9  вл етс  коллекторной нагру ой, а резистс) 10 - о&цим « иттерным опротивлением. Напр жение на выходе акого, усилител , снимаемое с резистоа 9, зависит от разности сравниваемых дашплй напр жений. Напр жейие с резистора 9 подаетс  на вход усилите   посто нного тока с положительной обратой св зью, на выходе 13 которого формируетс  сигнал сравнени . Заданна  программа сравнение двух множеств напр8же1шй реализуетс  схемой соединени  выходов распределнте  импульсов 11с базовыми оеп ми н коммут - рукиашс трандассторов 8. Изобретение обеспечвщает последовательное сравнение множеств измер емых и эталонных наиф кений между собою в любой комбииаиин, это позвол ет упрост т и повысить надежность систем централизованного контрол . Формула -изобретени  Устройство дл  сравнени  множеств напр жений, содержащее  чевкн сравнени , состо ацие из транзистора, диода, резистора и коммутирующего транзистора , распределите импульсе®, формирователь «сигнала, сравнени , схемы ИЛИ и два реайстора, отл чающеес   тем, что, с целью расшнрешга функгшональных возможностей за счет сравнени  напр жений между собою в любой последовательности,  чейки сравие1ш  выполнены в виде двух групп; при этом эмитт ы всех транзисторов  чеек сравнении соединены вместе и через одна резистор: соединены с общей шиной устройства} коллекторы транзисторов  чеек сравнени  первой группы подключены к плюсу источника питани , коллекторы транзисторов  чеек сравнени  второй группы соединены вместе, подключены к входу формировател  Сигнала сравнени  и другой резистор подключёны к плюсу источника питани ; базы коммутирующих тр«1взисторов  чеек сравнени  первой группы схемы ИЛИ, а базы коммутирУ1ОЩ 1х транзисторов  чеек сравнени  второй группы непосредственно соединены с выходтш раопределвтел  импульсов; эмиттеры- коммутир ощих транзисторов .соединены с рбтаей щнной устройства а363 neither. The bays of the switching transistors of the comparison cells of the first group through OR, and the bases of the switching transistors of the comparison cells of the second group are directly connected to the outputs of the pulse distributor. The emitters of the switching transistors are connected to the common bus of the device, and the collectors are connected to the bases of the transistors of their comparison cells and through the resistors to the T1T1T source. Each input of the device through the diode is connected to the base of the cheatsi transistor comparison. The drawing shows a block diagram of the device. Measured voltage 1: p {is supplied to inputs 1 of the first group of comparison cells 2 and inputs 3 of the second group of cells 4. Each comparison cell includes a diode 5. resist 6, comparison transistor 7 and switching transistor 8. Collectors rpaHisicTopoB 7 Equals 2 are connected to a positive power supply bus. Transistor collectors of 7 transistors 7 cells of the comparison 4 are combined and connected via a conductor resistor 9 to the positive power supply bus. The emitters of the transistor 7 cells of comparison 2 and 4 are combined and connected via a resistor Yu to the busbar. The basic circuits of the switching transistors of 8 comparison cells 2 and 4 are connected to the outputs of the pulse distributor I. Common point, the collectors of transistors 7 and resistor 9 are connected to the input of the driver 12 at the output 13 of which a comparison signal is generated. The proposed device works as follows. The measured voltages are fed to the inputs 1 and 3 of the comparison cells 2 and 4. In all the non-rotatable comparison cells, transistors 8 are open. Diodes 5 are closed with positive voltages, and transistors 7 are connected directly to resistor 1O, which is applied in the normal direction to the emitter-base transitions. At each given moment of time, two voltages are compared, one of which is fed to input 1 and the other to input 3. To do this, in the corresponding cells of comparison 2 and 4, the sensors are closed with 8 signals from the pulse distributor 11. The moment of time the transistors 7 of the cells are compared with 2 and 4 oGpa & ys & T are non-symmetrical and 2 is a pinch amplifier, the p & 9 is a collector load, and the resistor is 10 o & ohm impedance. The output voltage of this amplifier, which is removed from resistor 9, depends on the difference between the compared dasplay voltages. The voltage from the resistor 9 is applied to the input amplify the direct current with positive feedback, at the output 13 of which a comparison signal is generated. The target program comparing two sets of the voltage is implemented by the output coupling circuit of the pulse distribution 11 with the basic switching terminals - switches of the transmitters 8. The invention provides a consistent comparison of the sets of measured and reference naif keny between themselves in any combination, it allows to simplify and increase the reliability of centralized systems control Formula of the Invention A device for comparing sets of voltages, containing chevkn comparing, state of transistor, diode, resistor and switching transistor, distribute impulse®, shaper signal, comparing, OR circuit and two resistors, in that the expansion of the functional possibilities due to the comparison of stresses among themselves in any sequence, the cells 1c are made in the form of two groups; the emittances of all the transistors of the comparison cells are connected together and through one resistor: the collectors of the transistors of the comparison cells of the first group are connected to the common bus; the collectors of the transistors of the comparison cells of the second group are connected together, connected to the input of the Comparison signal generator and the other the resistor is connected to the positive power source; the bases of the switching terminals of the first cell of the comparison cells of the first group of the OR circuit, and the bases of the switching cells of the second cell of the comparison cells of the second group are directly connected to the output of the determined pulses; commutator emitters of common transistors. connected to a device

коллекторы - с базами транзисторов сво их  чеек сравнени  и через резисторы с источ икс питани ; каждый вход устройст&л через шкод подключен к базе транзистс а  чейки сравнени .collectors — with transistors bases of their comparison cells and through resistors with power supply; each device input & l through Skoda is connected to the base of the transistors of the comparison cell.

Источники информации, прин тые во внимание при экспертизе:Sources of information taken into account in the examination:

1, Авторское свидетельство СССР № 327442, О5 В 1/01, О8.О7ЛО.1, USSR Copyright Certificate No. 327442, О5 В 1/01, О8.О7ЛО.

SU731959729A 1973-09-28 1973-09-28 Arrangement for comparing plurality of voltages SU631832A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU731959729A SU631832A1 (en) 1973-09-28 1973-09-28 Arrangement for comparing plurality of voltages

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU731959729A SU631832A1 (en) 1973-09-28 1973-09-28 Arrangement for comparing plurality of voltages

Publications (1)

Publication Number Publication Date
SU631832A1 true SU631832A1 (en) 1978-11-05

Family

ID=20564635

Family Applications (1)

Application Number Title Priority Date Filing Date
SU731959729A SU631832A1 (en) 1973-09-28 1973-09-28 Arrangement for comparing plurality of voltages

Country Status (1)

Country Link
SU (1) SU631832A1 (en)

Similar Documents

Publication Publication Date Title
GB1440093A (en) Fourquadrant multiplier
GB1334759A (en) Transistor amplifier
GB1447527A (en) Apparatus for regulating the voltage of an electric source
EP0173288A3 (en) Voltage level converting circuit
SU631832A1 (en) Arrangement for comparing plurality of voltages
EP0219937A3 (en) Ecl slave reference generators
US3476954A (en) Electrical neuron circuit that includes an operational amplifier
GB1269235A (en) Monolithic integrated circuit
US4270092A (en) Current controlling circuitry for logical circuit reference electric level circuitry
GB1336616A (en) Transistor switching circuit
JPS6412409B2 (en)
US4005284A (en) Analog signal to duty cycle conversion apparatus
SU575775A1 (en) N-channel analogue switch
JPS6364085B2 (en)
GB1250818A (en)
US3899777A (en) Means for equalizing line potential when the connecting switch is open
SU714291A1 (en) Comparator
GB1282645A (en) Coordinate switch
SU811233A1 (en) Dc voltage source
SU1051714A1 (en) Switching device
SU738161A1 (en) Switching device
US3120618A (en) Error signal storage system
SU484628A1 (en) Pulse amplifier
SU1626369A1 (en) Analogue signal switch
SU739715A1 (en) Single shot multivibrator