SU613513A2 - Pseudorandom signal synchronizing device - Google Patents
Pseudorandom signal synchronizing deviceInfo
- Publication number
- SU613513A2 SU613513A2 SU772449071A SU2449071A SU613513A2 SU 613513 A2 SU613513 A2 SU 613513A2 SU 772449071 A SU772449071 A SU 772449071A SU 2449071 A SU2449071 A SU 2449071A SU 613513 A2 SU613513 A2 SU 613513A2
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- adder
- delay
- generator
- inputs
- Prior art date
Links
Landscapes
- Synchronisation In Digital Transmission Systems (AREA)
Description
1one
Изобретение относитс к радиосв зи и может использоватьс в космической св зи, радиолокационных системах различного назначени и т. д. ;The invention relates to radio and can be used in space communications, radar systems for various purposes, and so on;
По основному авт. св. № 423256 известно устройство дл синхронизации псевдослучайных сигналов, содержащее на входе дискриминатор , к входам которого подключены выходы генератора псевдослучайной последовательности (ПСП) с цепью слежени за задержкой , и коррел тор, к одному из входов которого подключены дополнительные выходы генератора ПСП через сумматор, а к друтому входу - непосредственно вход дискриминатора .According to the main author. St. No. 423256, there is known a device for synchronizing pseudo-random signals, containing a discriminator at the input, to the inputs of which pseudo-random sequence generator outputs with a delay tracking circuit are connected, and a correlator, to one of the inputs of which additional outputs of the generator PSP are connected through an adder, and to the other input - directly the discriminator input.
Однако в известном устройстве значительно врем вхождени в синхронизм.However, in the known device, the timing of synchronization is significant.
Цель изобретени - сокращение времени вхождени в синхронизм.The purpose of the invention is to reduce the time taken to synchronize.
Дл этого в устройство дл синхронизации псевдослучайных сигналов, содержащее на входе дискриминатор, к входам которого подключены выходы генератора ПСП с цепью слежени за задержкой, и коррел тор, к одному входу которого подключены дополнительные выходы генератора ПСП через сумматор , а к другому входу - непосредственно вход дискриминатора, введен блок задержки, включенный между соответствующими выходами генератора ПСП и одним из входов сумматора , причем к управл ющему входу блока задержки подключен дополнительный выход решающего блока, а сумматор выполнен в виде су-мматора по модулю два.To do this, a pseudo-random signal synchronization device containing a discriminator at the input, the inputs of which is connected to the outputs of the SRP generator with a delay tracking circuit, and a correlator, to one input of which additional outputs of the PRS generator are connected via an adder, and to another input - directly discriminator, a delay block is inserted between the corresponding outputs of the SRP generator and one of the inputs of the adder, and an additional output of the decisive is connected to the control input of the delay block block, and the adder is designed as a modulator two modulators.
На чертеже изображена структурна электрическа схема предлагаемого устройства.The drawing shows a structural electrical circuit of the proposed device.
Устройство содержит на входе дискриминатор 1, к входам которого подключены выходы генератора ПСП 2 с цепью слежени за задержкой , и коррел тор 3, к одному входу которого подключены дополнительные выходы генератора ПСП 2 через сумматор 4, а к другому входу - непосредственно вход дискриминатора 1, блок 5 задержки, включенный между соответствующими выходами генератора ПСП 2 и одним из входов сумматора 4, причем к управл ющему входу блока 5 задержки подключен дополнительный выход рещающего блока 6, а сумматор 4 выполнен в виде сумматора по модулю два.The device contains a discriminator 1 at the input, to the inputs of which the outputs of the PSP 2 generator with a delay tracking circuit are connected, and a correlator 3, to one input of which additional outputs of the PSP generator 2 are connected through the adder 4, and to the other input directly the discriminator 1 input a delay unit 5 connected between the respective outputs of the SRP 2 generator and one of the inputs of the adder 4, the auxiliary output of the decisive unit 6 being connected to the control input of the delay unit 5, and the adder 4 being designed as a modulo adder you two.
Устройство работает следующим образом.The device works as follows.
Управл ющий блок 7 совместно с генератором ПСП 2 осуществл ют поиск задержки входного сигнала, который может осуществл тьс одним из известных методов, например путем перестройки частоты генератора тактовых импульсов или изменением состо ний разр дов регистра генератора ПСП. Если входной сигнал совпал по временной задержке с опорными сигналами, подаваемыми на входThe control unit 7, together with the memory bandwidth generator 2, searches for the input signal delay, which can be performed by one of the known methods, for example, by tuning the clock pulse frequency or changing the bit status of the memory band register register. If the input signal matched the time delay with the reference signals supplied to the input
дискриминатора 1, то решающий блок 6 переводит устройство в режим сопровождени входного ПСП. Если же входной сигнал совпадает по временной задержке с какой-либо из образующихс на выходе сумматора 4 по модулю два образом циклических перестановок , то па выходе коррел тора 3 возникает пик коррел ции. В случае формировани опорного сигнала пз двух, смещенных на величину , кратную 0,5то, совпадение входного сигнала может произойти с одной из дв)Х циклических перестановок. Дл используемого выше примера - с перестановками, имеющими задержки 12то и 9то относительно исходной последовательности.the discriminator 1, the decision block 6 puts the device into the accompanying input memory bandwidth mode. If the input signal coincides in time delay with any of the cyclically permutations formed at the output of adder 4 modulo two, then a correlation peak occurs at the output of the correlator 3. In the case of forming a reference signal of two pzs shifted by an amount multiple of 0.5 to, the input signal may coincide with one of the two X cyclic permutations. For the example used above, with permutations having 12to and 9to delays relative to the original sequence.
Дл определени , с какой перестановкой произошло совпадение входного сигнала, решающий блок 6 выдает на блок 5 задержки сигнал об уменьшении (в пределах TO) взаимной временной расстановки опорных сигналов на входе сумматора 4 по модулю два и доведени ее до ближайшего кратного TO значени (например, вместо 1,5то устанавливаетс задержка т). В этом случае на опорном входе коррел тора 3 формируетс одна циклическа перестановка ПСП, а именно, с задерЛСкой, равной 12то. Если входной сигнал совпадал по времени с этой перестановкой, то сигнал на выходе коррел тора 3 увеличитс в два раза, если же с другой - то исчезнет совсем.To determine with which permutation the input signal coincided, the decision block 6 sends to the delay block 5 a signal about reducing (within TO) the mutual time alignment of the reference signals at the input of modulator 4 modulo two and bringing it to the nearest multiple of the TO value (for example, instead of 1.5, a delay t is established. In this case, at the reference input of the correlator 3, one cyclic permutation of the bandwidth bandwidth is formed, namely, with a delay of 12 degrees. If the input signal coincides with this permutation, the signal at the output of the correlator 3 will double, if on the other, it will disappear completely.
Таким образом, характер изменени выходного сигнала коррел тора 3 при «испытательном изменении задержки одного из опорных сигналов однозначного позвол ет определить задержку входного сигнала. На основе сопоставлени знаков «испытательного изменени задержки и изменени нри этом напр жении на выходе коррел тора 3 решающий блок 6 с помошью управл ющего блока 7 производит установку регистра генератора ПСП 2 в состо ние , соответствующее генерации на опорных входах дискриминатора 1 синхронного с принимаемым, и переводит устройство в режим синхронного слежени за ним.Thus, the nature of the change in the output signal of the correlator 3 with a "test change in the delay of one of the unambiguous reference signals allows determining the delay of the input signal. Based on the comparison of the signs of the "test change of the delay and the change in this voltage at the output of the correlator 3, the decisive block 6, using the control block 7, sets the register of the PSP generator 2 to the state corresponding to the generation on the reference inputs of the discriminator 1 synchronous with the received one, and puts the device into synchronous tracking mode.
Claims (2)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU772449071A SU613513A2 (en) | 1977-01-28 | 1977-01-28 | Pseudorandom signal synchronizing device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU772449071A SU613513A2 (en) | 1977-01-28 | 1977-01-28 | Pseudorandom signal synchronizing device |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU423256 Addition |
Publications (1)
Publication Number | Publication Date |
---|---|
SU613513A2 true SU613513A2 (en) | 1978-06-30 |
Family
ID=20694244
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU772449071A SU613513A2 (en) | 1977-01-28 | 1977-01-28 | Pseudorandom signal synchronizing device |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU613513A2 (en) |
-
1977
- 1977-01-28 SU SU772449071A patent/SU613513A2/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU613513A2 (en) | Pseudorandom signal synchronizing device | |
RU2745886C1 (en) | Data signal regenerator | |
SU836810A2 (en) | Correlation discriminator for synchronizing pseudorandom sequence by time delay | |
JPS60160236A (en) | Synchronization method of PCM multiplex converter | |
SU1352662A1 (en) | Device for retrieval by delay of combination pseudorandom sequences | |
SU598263A1 (en) | Pseudorandom signal receiver | |
RU2033692C1 (en) | Transceiver of wide band signals with increased information security | |
RU1807575C (en) | Simulator of communication system with noise-like signals | |
SU1310791A1 (en) | Walsh function generator | |
SU842825A1 (en) | Device for synchronizing two-processor data-processing system | |
SU683029A1 (en) | Communication system with time-compression of noise -like signals | |
SU1160551A2 (en) | Device for synchronizing pulse sequences | |
KR100292993B1 (en) | Initial alignment apparatus of reference clock | |
SU594593A2 (en) | D-sequence retrieval device | |
RU2115248C1 (en) | Phase-starting device | |
JPS57173242A (en) | Synchronizing circuit | |
SU488353A1 (en) | Device for synchronizing pseudo-random signals | |
SU1658414A1 (en) | Device for generating double phase-difference modulated signals | |
SU585620A1 (en) | Device for synchronization of pseudonoise signals | |
SU660227A1 (en) | Synchronization pulse shaping arrangement | |
SU1352664A1 (en) | Apparatus for tracing the delay of pseudorandom sequence | |
RU2033640C1 (en) | Time signal transmitting and receiving device | |
SU944134A2 (en) | Cycle-wise synchronization device | |
SU1092744A1 (en) | Device for time synchronization of pseudorandom sequences | |
SU590860A1 (en) | Device for synchronization of pseudonoise signals |