[go: up one dir, main page]

SU594585A1 - Управл емый делитель частоты - Google Patents

Управл емый делитель частоты

Info

Publication number
SU594585A1
SU594585A1 SU762388757A SU2388757A SU594585A1 SU 594585 A1 SU594585 A1 SU 594585A1 SU 762388757 A SU762388757 A SU 762388757A SU 2388757 A SU2388757 A SU 2388757A SU 594585 A1 SU594585 A1 SU 594585A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
trigger
frequency divider
binary counter
Prior art date
Application number
SU762388757A
Other languages
English (en)
Inventor
Фанис Фаррахович Багаутдинов
Амфаль Мусич Хакимов
Original Assignee
Октябрьский Филиал Всесоюзного Научно-Исследовательского И Проектноконструкторского Института Комплексной Автоматизации Нефтяной И Газовой Промышленности
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Октябрьский Филиал Всесоюзного Научно-Исследовательского И Проектноконструкторского Института Комплексной Автоматизации Нефтяной И Газовой Промышленности filed Critical Октябрьский Филиал Всесоюзного Научно-Исследовательского И Проектноконструкторского Института Комплексной Автоматизации Нефтяной И Газовой Промышленности
Priority to SU762388757A priority Critical patent/SU594585A1/ru
Application granted granted Critical
Publication of SU594585A1 publication Critical patent/SU594585A1/ru

Links

Landscapes

  • Measuring Frequencies, Analyzing Spectra (AREA)

Description

(54) УПРАВЛЯЕМЫЙ ДЕЛИТЕЛЬ ЧАСТОТЫ
Изобретение относитс  к цифровой технике и предназначено дл  использовани  в аппаратуре дл  обработки цифровой информации, может найти применение в измерительной цифровой аппаратуре и аппаратуре телеуправлени  и автоматики. Известен управл емый делитель частоты, из авт. св. Хо 456366,выходна  частота которого пропорциональна входной частоте и обратно пропорциональна числу, представленному двончно-дес тичны .м кодом на параллельных входах управлени  коэффициентом пересчета, содержащие счетчик на триггерах, нулевые выходы которых соединены с одним из входов элемента совпадени , другие входы которых подключены к шинам кода управлени , а выходы соединены со входами элемента ИЛИ, выход которого через инвертор соединен с шиной установки двоичного счетчика в единичное состо ние, а входна  шина счетчика соединена с другим 1зходом элемента ИЛИ 1. Недостатком такого делител   вл етс  необходимость установки кода управлени  на единицу меньшим требуемого коэффициента делени  и функциональна  ненадежность делите;1 , заключающа с  в то.м, что во врем  ирихола импульса на входную шину, перевод ше . го счетчика в нуль, последний находитс  в заолокированном состо нш; по входам установки в единицу. Цель изобретени  повышение надежности работы. Д.|  дости/кспи  этого в иравл ему й делитель частоты, содержащий двоичный счетчик элементы совпадени  и элемент ИЛ11, введены триггер и дополнительный эле.мент совпадени , первый вход которого подключен к входной шине, второй вход - к пр мому выходу триггера, а выход - к счетному входу триггера, инверсный выход которого соедине с информационными входами триггеров двопчного счетчика, а установочный входс выходом элемента ИЛИ. На чертеже дана структчрна  электрическа  схема управл емого делител  частоты. Устройство состоит из двоичного счетчика 1, элементов совпадени  2, эле.мента ИЛИ 3 входных шин 4 кода управлени , входной шины 5 и допо,1нительного элемента 6 совнадени  и триггера 7. Работает устройство с,1едующим образом. Двоичный счетчик 1 считает выходные импульсы до того момента, пока в нем не установитс  код, совпадающиГ) с кодом управ.чени . До этого на одном из выходов э.че.ментов совпадени  2 присутствует уровень единицы. Ири
установлении в двоичном счетчике I кода, совпадающего с управл ющим на выходах Escex элементов совпадени  2, по вл ютс  уровни пул  и, следовательно, на выходе элемента ИЛИ 3 так же будет уровень нул , кото: рый установит триггер 7 в состо нии единицы. На инверсном выходе триггера 7 окажетс  уровень нул , который устанавливает двоичный счетчик 1 в нулевое состо ние, а на обоих входах и выходе дополнительного элемента 6 совпадени  будет уровень единицы. По окончании входного импульса он задним фронтом перекидывает по счетному входу триггер 7 в состо ние нуль. Такил; образом. Двоичный счетчик 1 готов сосчитать следуюпшй импульс. Так как на единичном входе триггера 7 уровень нул , то входные импульсы не проход т через дополнительный элемент 6 совпадени  на вход триггера 7 до его установлени  в единичное состо ние.

Claims (1)

  1. Формула изобретени 
    Управл емый делитель частоты по авт. св. ,N1 456366, отличающийс  тем, что, с целью повышени  надежности работы устройства, в него введены триггер и дополнительный элемент совпадени , первый вход которого подключен к входной шине, второй вход - к пр мому выходу триггера, а выход - к счетно.му входу триггера, инверсный выход которого сое-, динен с информационными входами триггеров двоичного счетчика, а установочный вход - с выходом элемента ИЛИ.
    Источники информации, прин тые во внимание при экспертизе:
    I. Авторское свидетельство СССР № 456366, кл. Н 03 К 21/36, 1972.
SU762388757A 1976-07-22 1976-07-22 Управл емый делитель частоты SU594585A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU762388757A SU594585A1 (ru) 1976-07-22 1976-07-22 Управл емый делитель частоты

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU762388757A SU594585A1 (ru) 1976-07-22 1976-07-22 Управл емый делитель частоты

Publications (1)

Publication Number Publication Date
SU594585A1 true SU594585A1 (ru) 1978-02-25

Family

ID=20671403

Family Applications (1)

Application Number Title Priority Date Filing Date
SU762388757A SU594585A1 (ru) 1976-07-22 1976-07-22 Управл емый делитель частоты

Country Status (1)

Country Link
SU (1) SU594585A1 (ru)

Similar Documents

Publication Publication Date Title
SU594585A1 (ru) Управл емый делитель частоты
SU851754A1 (ru) Формирователь импульсов
SU857982A1 (ru) Устройство дл извлечени квадратного корн
US3308286A (en) Statistical decision circuit
SU588543A1 (ru) Устройство дл сложени двоичных чисел
SU834830A1 (ru) Генератор пр моугольных импульсов
SU667966A1 (ru) Устройство дл сравнени чисел
SU790246A2 (ru) Селектор импульсов по длительности
SU675421A1 (ru) Цифровой квадратор
SU590735A1 (ru) Устройство дл умножени
SU928345A2 (ru) Дискретный умножитель частоты следовани импульсов
SU786009A2 (ru) Управл емый делитель частоты
SU679985A1 (ru) Устройство дл исправлени арифметических ошибок
SU731599A2 (ru) Делитель частоты повторени импульсов на шесть
SU1555839A1 (ru) Умножитель частоты следовани импульсов
SU788386A2 (ru) Управл емый делитель частоты
SU748883A1 (ru) Делитель частоты следовани импульсов с переменным коэффициентом делени
SU377778A1 (ru) УСТРОЙСТВО дл КОНТРОЛЯ БЛОКА УПРАВЛЕНИЯ
SU869055A1 (ru) Делитель частоты
SU991362A2 (ru) Измеритель временных интервалов
SU686029A1 (ru) Устройство дл определени разности двух чисел
SU530463A1 (ru) Преобразователь частоты с переменным коэффициентом преобразовани
SU444317A1 (ru) Селектор минимальной длительности
SU807487A1 (ru) Селектор сигналов по длительности
SU602807A1 (ru) Система дл управлени синосуидальной вибрацией