SU590860A1 - Устройство синхронизации псевдошумовых сигналов - Google Patents
Устройство синхронизации псевдошумовых сигналовInfo
- Publication number
- SU590860A1 SU590860A1 SU762366009A SU2366009A SU590860A1 SU 590860 A1 SU590860 A1 SU 590860A1 SU 762366009 A SU762366009 A SU 762366009A SU 2366009 A SU2366009 A SU 2366009A SU 590860 A1 SU590860 A1 SU 590860A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- switch
- unit
- counter
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
- Pulse Circuits (AREA)
Description
1
Изобретение относитс к радиотехнике и может использоватьс в приемных устройствах систем радиосв зи.
Известно устройство стихронизации псевдошумовых сигналов, содержащее последовательно соединенные реплающий блок и блок запрета, второй вход которого соединен с генератором временных интервалов, последовательно соединенные блок задержки, блок выделени тактовой частоты, регистр сдвига, сумматор, переключатель, выход которого соединен с решающим блоком и вторым входом регистра сдвига, причем выход блока запрета соединен с соответствующими входами переключател непосредственно и через счетчик загрузки, второй вход которого соединен с блоком выделени тактовой частоты, а другой выход блока задержки подключен к другому входу переключател 1.
Однако известное устройство характеризуетс недостаточной точностью синхроннзании и большой потребл емой мощностью.
Цель изобретени -повыщение точности синхронизации и уменьщение потребл емой мощности.
Дл этого в устройство синхронизации Псевдошумовых сигналю-в, содержащее последовательно соединенные рещающий блок н блок запрета, второй вход которого соединен с генератором временных интервалов, последова2
тельно соединенные блок задержки, блок выделени тактовой частоты, регистр сдвига, сумматор, переключатель, выход которого соединен с рещающим блоком и вторым входом регистра сдвига, причем выход блока запрета соединен с соответствующими входами переключател непосредственно и через счетчик загрузки, второй вход которого соединен с блоком выделени тактовой частоты, а другой
выход блока задержки подключен к другому входу переключател , введ.ены последовательно соединенные элемент совпадени , элемент НЕ, элемент И и исполнительный счетчик, второй вход которого соединен с выходом
блока выделени тактовой частоты, а выход- с дополнительным входом переключател , причем выход сумматора соединен с входом элемента совпадени , выход которого соединен с третьим входом исполнительного счетчика , а дополнительный выход переключател подключен к второму входу элемента И, при этом другой выход блока задержки соединен с вторым входом элемента совпадени . На чертеже изображена структурна электрическа схема предлагаемого устройства.
Устройство синхронизации псевдошумовых сигналов содержит последовательно соединенные решающий блок 1 и блок 2 запрета, второй вход которого соединен с генератором
3 временных интервалов, последовательно
соединенные блок 4 задержки,, блок 5 выделени тактовой частоты, регистр 6 сдвига, сумматор 7, переключатель 8, выход которого соединен с решающим блоком 1 и вторым входом регистра 6 сдвига, причем выход блока 2 запрета соединен с соответствующими входами переключател 8 непосредственно и через счетчик 9 загрузки, второй вход которого соединен с блоком 5 выделени тактовой частоты, а другой выход блока 4 задержки подключен к другому входу переключател 8, последовательно соединенные элемент 10 совпадени , элемент НЕ И, элемент И 12 и исполнительный счетчик 13, второй вход которого соединен с выходом блока 5 выделени тактовой частоты, а выход - с дополнительным входом переключател 8, причем выход сумматора 7 соединен с входом элемента 10 совпадени , выход которого соединен с третьим входом исполнительного счетчика 13, а дополнительный выход переключател 8 подключен к второму входу элемента И 12, при этом другой выход блока 4 задержки соединен с вторым входом элемента 10 совпадени .
Устройство работает следующим образом.
В начальный момент времени на выходе решающего блока 1 будет низкий уровень напр жени , поэтому первый импульс генератора 3 временных интервалов проходит через блок 2 запрета и устанавливает триггер 14 и управл ющий триггер 15 в нулевое состо ние и производит сброс счетчика 9 загрузки и исполнительного счетчика 13. Так как триггер 15 находитс в состо нии «О, входной сигнал через блок 4 задержки, вентиль 16 и элемент ИЛИ 17 поступает на вход регистра 6 сдвига . Тактовыми импульсами с блока 5 выделени тактовой частоты прин тые символы псевдошумового сигнала продвигаютс в регистр 6 сдвига. Емкость счетчика 9 загрузки выбрана равной числу разр дов регистра 6 сдвига, поэтому когда первый записанный символ в регистре 6 сдвига достигает последнего разр да, на выходе счетчика 9 загрузки по вл етс сигнал переполнени . Этот сигнал перебрасывает триггер 14 в состо ние «1. Сигнал «1 с триггера 14 поступает на вход элемента И 12 и исполнительный счетчик 13 будет открыт дл счета тактовых импульсов, если совпадают символы псевдошумового сигнала на выходе сумматора 7 и на выходе блока 4 задержки. Если же символы не совпадают , то с помощью элемента НЕ 11 и элемента И 12 будет сформирован импульс сброса исполнительного счетчика 13 в нулевое состо ние . Этот импульс формируетс следующим образом.
На выходе элемента 10 совпадени образуетс сигнал «О, если символы Псевдощзмового сигнала на обоих входах элемента 10 совпадени - имеют одинаковый уровень. При несовпадении импульсов на выходе элемента 10 совпадени формируетс сигнал «1, а па выходе элемента НЕ 11 будет сигнал «О, который через элемент И 12 производпт сброс исполнительного счетчика 13, число разр дов которого определ етс исход из требовани выполнени К реккурентных уравнений и равпо logs (+1)- Если дл прин тых символов сигнала выполн етс К реккурентных уравнений, то исполнительный счетчик 13 подсчитает К импульсов тактовой частоты и на его выходе по вл етс сигнал «1, который
поступает на вход элемента И 18 переключател 8 и формирует на его выходе сигнал «1, который перебрасывает управл ющий триггер 15 в состо ние «1. После этого закрываетс вентиль 16 и О1;крываетс вентиль
19. Далее на вход регистра 6 сдвига поступают символы с выхода сумматора 7, т. е. замыкаетс петл обратиой св зи регистра 6 сдвига и начинает формироватьс опорный сигнал, который сравниваетс с иринимаемьш
сигналом в решающем блоке 1. Если фазы формируемого и принимаемого псевдошумового сигнала совпадают, на выходе решающего блока 1 по витс сигнал, который запретит прохождение импульсов генератора 3 временпых интервалов и устройство будет находитьс в режиме автономной работы. Если же фазы сигналов не совпадают, па выходе решающего блока 1 сигнала пет и второй импульс с генератора 3 временных интервалов через
блок 2 запрета переключает устройство в режим записи принимаемых сигналов в регистр 6 сдвига, и вышеописанный процесс повтор етс . Предлагаемое устройство по сравнению с
известным имеет более точную сппхронизацию и меньшую потребл емую мощность.
Claims (1)
- Формула изобретениУстройство синхропизацип псевдошумовыхсигналов, содержащее последовательно соединенные решающий блок и блок запрета, второй вход которого соединен с генератором временных интервалов, последовательно соединенные блок задержки, блок выделенитактовой частоты, регистр сдвига, сумматор, переключатель, выход которого соединен с решающим блоко.м и вторым входом регистра сдвига, причем выход блока запрета соедииеп с соответствующими входами переключателнепосредственно и через счетчик загрузки, второй вход которого соединен с блоком выделени тактовой частоты, а другой выход блока задержки подключен к другому входу иереключател , отличающеес тем, что,с целью повышени точности синхронизации и уменьшени потребл емой мощности, введены последовательно сосдипенные элемент совпадени , элемент НЕ, элемент И и исполнительный счетчик, второй вход которого соединен с выходом блока выделени тактовой частоты, а выход - с дополнительным входом переключател , причем выход сумматора соединен с входом элемента совпадени , выход которого соед И1011 с третьим входомисполнительного счетчика, а дополнительный выход переключател подключен к второму входу элемента И, при этом другой выход блока задержки соединен с вторым входом элемента совпадени . Источники информации, прин тые во внимание при экспертизе 1. Авторское свидетельство СССР №374594, М. Кл.2 G 06F 5/06, 1970.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU762366009A SU590860A1 (ru) | 1976-06-01 | 1976-06-01 | Устройство синхронизации псевдошумовых сигналов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU762366009A SU590860A1 (ru) | 1976-06-01 | 1976-06-01 | Устройство синхронизации псевдошумовых сигналов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU590860A1 true SU590860A1 (ru) | 1978-01-30 |
Family
ID=20663368
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU762366009A SU590860A1 (ru) | 1976-06-01 | 1976-06-01 | Устройство синхронизации псевдошумовых сигналов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU590860A1 (ru) |
-
1976
- 1976-06-01 SU SU762366009A patent/SU590860A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
GB1053189A (ru) | ||
SU590860A1 (ru) | Устройство синхронизации псевдошумовых сигналов | |
SU907817A1 (ru) | Устройство оценки сигнала | |
SU374594A1 (ru) | ВСЕСОЮЗНАЯ 1"ЛШТНО.Ш(кгт-ЯА / | |
SU544161A1 (ru) | Устройство фазировани аппаратуры передачи информации циклическим кодом | |
SU871322A1 (ru) | Устройство дл синхронизации импульсов | |
SU1140234A2 (ru) | Генератор последовательности импульсов | |
SU554628A1 (ru) | Устройство синхронизации м-последовательности | |
SU463234A1 (ru) | Устройство делени времени циклов на дробное число интервалов | |
SU1254396A1 (ru) | Цифровой дискриминатор фазоманипулированного сигнала | |
SU1352662A1 (ru) | Устройство поиска по задержке комбинированных псевдослучайных последовательностей | |
SU483798A1 (ru) | Устройство синхронизации псевдошумовых сигналов | |
SU970714A1 (ru) | Цифровой дискриминатор псевдослучайной импульсной последовательности | |
SU801289A1 (ru) | Устройство фазировани по цик-лАМ | |
SU634287A1 (ru) | Многоканальный цифровой коррел тор | |
SU696442A1 (ru) | Устройство дл определени локальных экстремумов | |
SU571917A1 (ru) | Способ выделени ошибок из испытательного псевдослучайного сигнала в виде м-последовательности и устройство дл его осуществлени | |
SU684758A1 (ru) | Устройство синхронизации по циклам | |
SU1356251A1 (ru) | Устройство выделени циклового синхросигнала | |
SU873421A1 (ru) | Многоканальное устройство приема шумоподобных сигналов | |
SU437061A1 (ru) | Генератор цепеей маркова | |
SU1695389A1 (ru) | Устройство дл сдвига импульсов | |
SU1085005A2 (ru) | Устройство дл цикловой синхронизации | |
SU1177920A1 (ru) | Устройство дл измерени коэффициента ошибок в цифровых системах передачи | |
SU636809A1 (ru) | Многоканальное устройство дл передачи информации с временным уплотнением |