[go: up one dir, main page]

SU580558A1 - Analogue multiplier - Google Patents

Analogue multiplier

Info

Publication number
SU580558A1
SU580558A1 SU7602321638A SU2321638A SU580558A1 SU 580558 A1 SU580558 A1 SU 580558A1 SU 7602321638 A SU7602321638 A SU 7602321638A SU 2321638 A SU2321638 A SU 2321638A SU 580558 A1 SU580558 A1 SU 580558A1
Authority
SU
USSR - Soviet Union
Prior art keywords
transistors
cascades
matching
balanced
analogue multiplier
Prior art date
Application number
SU7602321638A
Other languages
Russian (ru)
Inventor
Владимир Павлович Большаков
Александр Николаевич Орлов
Алексей Иванович Солодовников
Original Assignee
Ленинградский Ордена Ленина Электротехнический Институт Им. В.И.Ульянова (Ленина)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ленинградский Ордена Ленина Электротехнический Институт Им. В.И.Ульянова (Ленина) filed Critical Ленинградский Ордена Ленина Электротехнический Институт Им. В.И.Ульянова (Ленина)
Priority to SU7602321638A priority Critical patent/SU580558A1/en
Application granted granted Critical
Publication of SU580558A1 publication Critical patent/SU580558A1/en

Links

Landscapes

  • Amplitude Modulation (AREA)
  • Amplifiers (AREA)

Description

первого дифференциального усилител  3, базы транзисторов балансных каскадов подключены к выходам второго дифференциального усилител  4, соединенным через нагрузочные транзисторы 5 и 6 в диодном включении с ограничивающим резистором 7, подключенным к первому источнику питани  8. Входы дифференциальных усилителей соединены с источниками перемножаемых сигналов.The first differential amplifier 3, the bases of the transistors of the balanced cascades are connected to the outputs of the second differential amplifier 4, connected via load transistors 5 and 6 in the diode with a limiting resistor 7 connected to the first power supply 8. The inputs of the differential amplifiers are connected to the sources of multiplied signals.

К соединенным перекрестно коллекторам транзисторов 1 и 2 балансных каскадов подключены эмиттеры входных транзисторов 9, 10 согласующих каскадов. Коллекторы входных транзисторов согласующих каскадов соединены с базами и через нагрузочные резисторы 11, 12 с коллекторами выходных транзисторов 13, 14 согласующих каскадов и первым источником питани , а базы входных транзисторов согласующих каскадов подключены к выходам делителей 15, 16 напр жени , включенных между вторым источником питани  17 и эмиттерами выходных транзисторов согласующих каскадов.To the connected cross collectors of transistors 1 and 2 of the balanced cascades are connected emitters of the input transistors 9, 10 matching cascades. The collectors of the input transistors of the matching cascades are connected to the bases and through the load resistors 11, 12 with the collectors of the output transistors 13, 14 of the matching cascades and the first power source, and the bases of the input transistors of the matching cascades connected between the second power source 17 and the emitters of the output transistors of the matching stages.

Устройство работает следующим образом. Входные сигналы поступают на входы дифференциальных усилителей 3, 4, на выходах балансных каскадов по вл етс  разность токов , пропорциональна  произведению входных напр жений. Этот сигнал поступает через транзисторы 9, 10 на нагрузочные резисторы И, 12 и базы транзисторов 13, 14, эмиттеры которых  вл ютс  выходом устройства.The device works as follows. The input signals are fed to the inputs of differential amplifiers 3, 4, at the outputs of the balanced stages a current difference appears that is proportional to the product of the input voltages. This signal is fed through transistors 9, 10 to the load resistors And, 12 and the bases of transistors 13, 14, the emitters of which are the output of the device.

Включение согласующих каскадов на транзисторах 9, 10, 13, 14 и делителей 15, 16 обеспечивает синфазное изменение напр жений на база-коллекторных переходах транзисторов 9, 10. Таким образом уменьщаетс  изменение падений напр жений на коллекторных переходах транзисторов балансных каскадов и транзисторов 9, 10, а, следовательно, и изменение их коллекторных емкостей. В результате выходной сигнал больщей амплитуды может быть воспроизведен в расщиренной полосе частот, при этом уменьщаетс  его нелинейное искажение.Switching on matching cascades on transistors 9, 10, 13, 14 and dividers 15, 16 provides a common-mode voltage variation on the base-collector junctions of transistors 9, 10. Thus, the variation in voltage drops on the collector junctions of transistors of balanced cascades and transistors 9, 10 is reduced. and, consequently, a change in their collector tanks. As a result, a larger amplitude output signal can be reproduced in the expanded frequency band, while its non-linear distortion is reduced.

Дополнительный эффект от введени  согласующих каскадов и делителей заключаетс  в том, что в устройстве могут использоватьс An additional effect of the introduction of matching cascades and dividers is that the device can use

транзисторы балансных каскадов и транзисторы 9, 10 с меньшими предельными допустимыми напр жени ми между коллектором и эмиттером, которые могут обладать меньшими коллекторными емкост ми, что, в свою очередь , позвол ет еще более расширить рабочую полосу частот.balanced cascade transistors and transistors 9, 10 with lower marginal voltages between the collector and the emitter, which may have lower collector capacitances, which, in turn, will further extend the operating frequency band.

Claims (2)

1. Журнал «Электроника, № 6, 1971, с. 189-194.1. Journal of Electronics, No. 6, 1971, p. 189-194. 2. Патент США № 3689752, кл. 235-191, опублик. 1972.2. US patent No. 3689752, cl. 235-191, published. 1972. 7575 о 77about 77
SU7602321638A 1976-02-06 1976-02-06 Analogue multiplier SU580558A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU7602321638A SU580558A1 (en) 1976-02-06 1976-02-06 Analogue multiplier

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU7602321638A SU580558A1 (en) 1976-02-06 1976-02-06 Analogue multiplier

Publications (1)

Publication Number Publication Date
SU580558A1 true SU580558A1 (en) 1977-11-15

Family

ID=20648010

Family Applications (1)

Application Number Title Priority Date Filing Date
SU7602321638A SU580558A1 (en) 1976-02-06 1976-02-06 Analogue multiplier

Country Status (1)

Country Link
SU (1) SU580558A1 (en)

Similar Documents

Publication Publication Date Title
US3077566A (en) Transistor operational amplifier
US4586000A (en) Transformerless current balanced amplifier
GB1440093A (en) Fourquadrant multiplier
GB1335012A (en) Integrated differential amplifier
US3921091A (en) Amplifier circuit
GB1322516A (en) Signal translating stage
GB1473999A (en) Amplifiers
ES8107419A1 (en) Controllable multiplier circuit with expanded gain control range
EP0114731A1 (en) Differential amplifier with high common-mode rejection
US3304513A (en) Differential direct-current amplifier
JPS637046B2 (en)
SU580558A1 (en) Analogue multiplier
GB1513024A (en) Amplifier circuit arrangement
EP0090543A1 (en) Differential amplifier with improved linear amplification
EP0051362B1 (en) Electronic gain control circuit
GB1350352A (en) Differential amplifiers
JPS5547714A (en) Variable gain amplifying circuit
DE3883000D1 (en) INTEGRATED CIRCUIT ARRANGEMENT FOR DELAYING PULSE-SIGNAL SIGNALS.
GB1500407A (en) Transistor amplifiers
GB816660A (en) Improvements in or relating to transistor-modulators
SU788342A1 (en) Push-pull power amplifier
GB753079A (en) Improvements in transistor amplifiers
JPS55115706A (en) Push pull amplifier
SU843164A1 (en) Low frequency amplifier
SU1084960A1 (en) Operational amplifier