SU571754A1 - Digital device for measuring acceleration - Google Patents
Digital device for measuring accelerationInfo
- Publication number
- SU571754A1 SU571754A1 SU7502180427A SU2180427A SU571754A1 SU 571754 A1 SU571754 A1 SU 571754A1 SU 7502180427 A SU7502180427 A SU 7502180427A SU 2180427 A SU2180427 A SU 2180427A SU 571754 A1 SU571754 A1 SU 571754A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- counters
- inputs
- state
- reversible
- digital device
- Prior art date
Links
Landscapes
- Testing Or Calibration Of Command Recording Devices (AREA)
- Measuring Frequencies, Analyzing Spectra (AREA)
Description
1one
Изобретение относитс к области приборостроени и может быть использовано дл измерени ускорени объектов, величина скорости которых представлена в виде частотноимпульсного сигнала.The invention relates to the field of instrumentation and can be used to measure the acceleration of objects whose velocity value is represented as a frequency pulse signal.
Известны устройства дл измерени ускорени 1 . Однако они не обеспечивают ре- Гистрацию измеренных значений угловой скорости в цифровой ({юрме.Devices for measuring acceleration 1 are known. However, they do not provide for the registration of measured angular velocity values in the digital ({yurme.
Известно цифровое устройство дл измерени ускорени , содержащее датчик скорости, соединенный через формирователь и вентили с двум счетчиками, генератор опорной частоты и блок управлени , подключенный к одному вентилю непосредственно, а ко второмучерез инвертор 2 j . Однако выходной сигнал его представл ет собой параллельный двоичный код, дл дес тичной дешифрации кото- рого необходим статический преобразователь кода. Это усложн ет систему регистрации 2 при увеличении числа знаков кодируемого слова.A digital device for measuring acceleration is known, which contains a speed sensor connected through a driver and two-counter gates, a reference frequency generator and a control unit connected directly to one valve, and an inverter 2 j via a second loop. However, its output signal is a parallel binary code, for decimal decoding of which a static code converter is needed. This complicates the registration system 2 by increasing the number of characters of the coded word.
Цель изобретени -, упрощение системы регистрации выходной информации устройства, в качестве которой быть .использованThe purpose of the invention is to simplify the system for recording the output information of a device, to be used.
например, электронносчетный частотомер, работающий в режиме измерени временного интервала. Это достигаетс тем, что устройство снабжено селектором, вход которого подключен к генератору опорной частоты , а выходы - к счетным входам реверсивных счетчиков, дешифраторами, соединенными с выходами счетчиков, тpиггepa н первые входы подключены к выходам дешифраторов, схемой ИСКЛЮЧАЮЩЕЕ ИДИ, входы которой подключены к выходам триггеров, и фо1 лнрювателем| импульсов сброса , вход которого соединен с выходом схемы ИСКЛЮЧАЮЩЕЕ ИЛИ , а выход - с блоком управлени и входами установки кулевого состо ни счетчиков и триггеров, причем вентйли снабжены дополнительными входами блокировки, подключенными к выходу блока управлени , с которым соединены также управл ющие входы селектора и реверсивЙых счетчиксв.for example, an electron-countable frequency meter operating in the mode of measuring the time interval. This is achieved by the fact that the device is equipped with a selector, the input of which is connected to the reference frequency generator, and the outputs to the counting inputs of reversible counters, decoders connected to the outputs of the counters, trigger and the first inputs are connected to the outputs of the decoders, the EXCLUSIVE IDI circuit, the inputs of which are connected to Trigger Outputs, and Phy1 Driver | reset pulses, the input of which is connected to the output of the EXCLUSIVE OR circuit, and the output to the control unit and the inputs for setting the cool state of the counters and triggers, and the vents are equipped with additional blocking inputs connected to the output of the control unit to which the selector control inputs and reversible counters.
На чертеже изображена блок-схема цифрового устройства дл измерени ускорени .The drawing shows a block diagram of a digital device for measuring acceleration.
Цйфрювое устройство дл измерени ускорени содержит датчик 1, формирователь 2,The cyanfrequency acceleration measurement device contains a sensor 1, a driver 2,
селектор 3t блок управлени 4, аентипи 5 и 6| иывер1х р 7| реверсивные счетчики 8 и 9, дешифраторы 10 в 11, триггеры пам ти 12 и 13, схему ИСКЛЮЧАЮЩЕЕ ИЛИ 14 н формирователь импульса сброса 15. selector 3t control unit 4, aentipi 5 and 6 | iver1x p 7 | reversible counters 8 and 9, decoders 10 to 11, memory triggers 12 and 13, circuit EXCLUSIVE OR 14 n reset pulse shaper 15.
С выхопа датчика 1 электрические им пульсы с частотой следовани / , пропоршюнальной скорости Y , через формщрователь 2. поступают на вхсоы вентилей 5 6. Блок управлени 4 вырабатывао последовательность команд, переключающих элементы схемы,From the output of sensor 1, electrical pulses with a following frequency /, proportional to the speed Y, through the driver 2. arrive at the entrances of the valves 5 6. The control unit 4 generates a sequence of commands switching circuit elements,
В момент времени to с блока управ ленн 4 на вход вентил 5 и вход разрешеНИИ сложени реверсивного счетчика 8 непосредственно , а на вход вентил 6 и вход разрешени сложени реверсивного счетчика 9 через инвертор 7 поступают равные в смежные сигналы с длительностью f , обеспечива поочередное включение каналов цифровой обработки информации. В течение длительности этих {штервалов каждый из реверсивных счетчиков просчитывает соответствующие количества импульсов частоты f. Чтобы измерить значение ускорени , ш обходимо определить разность записанных в реверсивнызс счетчиках состо ний.At the moment of time to, the control unit 4 is connected to the input of the valve 5 and the input of the resolution of the addition of the reversible counter 8 directly, and the input of the valve 6 and the input of the resolution of the addition of the reversible counter 9 through the inverter 7 are received equal to adjacent signals of duration f, providing alternate switching of the channels digital information processing. During the duration of these {shtpervalov each of the reverse counters calculates the corresponding number of pulses of frequency f. In order to measure the acceleration value, it is necessary to determine the difference between the states recorded in the reversible state and the counters.
Вычитание состо ний реверсивных счетчиков осуществл ют следующим о&разом. На объединенные входы блокировки вентилей 5 и 6, вход управлени селектором 3 и входы разрешени вычитани реверсивных счетчиков 8 и 9 с блока управлени 4 в момент времени t «2Т поступает сигнал, обеспечива состх) ние вентилей 5 и 6 закрыты, селектора 3 - открыт, реверсивных чиков 8 и 9 - вычитание. . В момент времени , состо ние реверсивных счетчиков 8 и 9 следующее:The subtraction of the states of the reversible counters is carried out as follows about & time. The combined blocking inputs of the valves 5 and 6, the control input of the selector 3 and the enable inputs for subtracting the reversible counters 8 and 9 from the control unit 4 at the moment of time t & reversible chik 8 and 9 - subtraction. . At time, the status of the reversible counters 8 and 9 is as follows:
где и NJ, - состо ни реверсивных счетчи- 45 ков 8 и 9 соо-геетстввнно.where and NJ, are the states of the reversible counters 45 and 9 and 9 are co-geted.
Через открытый селектор 3 на входы счетчиков 8 и 9 одновременно поступает сигнал опорной частоты/д , привод их в исходное -состо ние. Если допустить, что 50 Hj Мг(замедление), тогда в моментThrough the open selector 3, the inputs of counters 8 and 9 simultaneously receive the signal of the reference frequency / d, driving them to the initial state. If we assume that 50 Hj Mg (deceleration), then at the moment
времениof time
t,t,
реверсивный счетчик 9 придет в исходное состо ние и дешифратор 11 выдает импульс, 5 перевод щий трштер пам ти 13 в состо ние .the reversible counter 9 will return to its initial state and the decoder 11 will give a pulse, 5 which will transfer the memory 13 to the state.
Так как триггер пам ти 12 находитс в состо нии О, то схема ИСКЛЮЧАЮЩЕЕ ИЛИ 14 установитс в состо ние I.Since the memory trigger 12 is in the state O, the EXCLUSIVE scheme OR 14 is set to state I.
В момент In the moment
t -2T4N /) t -2T4N /)
счетчик 8 првдет в исходное состо ние, деШ1й{ )ратор 1О выдает импульс, перевод щий триггер пам ти 12 в состо ние то есть оба входа схемы 14 будут в состо нии , тем самым обеспечитс состо ние О на ее выходе.the counter 8 is reset, the descriptor {) the 1O ramp generates a pulse, which triggers the memory trigger 12 into the state, i.e., both inputs of the circuit 14 will be in the state, thereby ensuring the state O at its output.
За счет перехода схемы 14 в состо ние О формирователь импульса сброса 15 вырабатывает импульс, подготавливающий устройство к очередному циклу измерений.By switching the circuit 14 to the state O, the reset pulse shaper 15 generates a pulse preparing the device for the next measurement cycle.
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU7502180427A SU571754A1 (en) | 1975-10-10 | 1975-10-10 | Digital device for measuring acceleration |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU7502180427A SU571754A1 (en) | 1975-10-10 | 1975-10-10 | Digital device for measuring acceleration |
Publications (1)
Publication Number | Publication Date |
---|---|
SU571754A1 true SU571754A1 (en) | 1977-09-05 |
Family
ID=20634328
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU7502180427A SU571754A1 (en) | 1975-10-10 | 1975-10-10 | Digital device for measuring acceleration |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU571754A1 (en) |
-
1975
- 1975-10-10 SU SU7502180427A patent/SU571754A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU571754A1 (en) | Digital device for measuring acceleration | |
SU789856A1 (en) | Time interval difference meter | |
SU446836A1 (en) | Counter display device | |
SU706706A1 (en) | Device for digital registering for dial balance | |
SU752447A1 (en) | Device for monitoring shaft angular position- to-code converters | |
SU436293A1 (en) | DEVICE FOR MEASURING FREQUENCY | |
SU1008626A1 (en) | Device for measuring average temperature | |
SU1061054A1 (en) | Device for measuring limit automatic selection | |
SU1377908A2 (en) | Device for measuring digital maximum and minimum period of signal recurrance | |
SU554626A2 (en) | Device for decoding cyclic codes | |
SU729528A1 (en) | Digital phase meter | |
SU1091072A2 (en) | Device for measuring angular speed | |
SU1559297A1 (en) | Device for automatic normalization of binary code | |
SU1709509A1 (en) | Device for detection of loss of pulse | |
SU477445A1 (en) | Device for controlling the angle-code converter | |
SU1190417A1 (en) | Device for measuring maximum and minimum periods of signal repetition | |
SU801027A1 (en) | Digital phase discriminator | |
SU534859A1 (en) | Pulse selector for engine speed recorder | |
SU633030A1 (en) | Parametric failure registering device | |
SU438013A1 (en) | Device for converting information | |
SU958857A1 (en) | Device for registering values of parameters under check | |
SU922876A1 (en) | Storage unit monitoring device | |
SU830247A1 (en) | Digital meter of shaft acceleration | |
SU867751A1 (en) | Device for reading information off moving objects | |
SU1109781A1 (en) | Device for transmitting messages in adaptive telemetric systems |