SU569000A1 - Импульсный частотно-фазовой дискриминатор - Google Patents
Импульсный частотно-фазовой дискриминаторInfo
- Publication number
- SU569000A1 SU569000A1 SU7402073693A SU2073693A SU569000A1 SU 569000 A1 SU569000 A1 SU 569000A1 SU 7402073693 A SU7402073693 A SU 7402073693A SU 2073693 A SU2073693 A SU 2073693A SU 569000 A1 SU569000 A1 SU 569000A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- inputs
- pulse
- input
- discriminator
- elements
- Prior art date
Links
Landscapes
- Measuring Phase Differences (AREA)
Description
1
Изобретение относитс к импульсной технике .
Известеи частотно-фазовый дискриминатор, содержащий входные логические элементы И, на входы которых поданы дискриминируемые сигналы, триггеры, входы которых через дополнительные логические элементы соединены с выходами входных элементов И, а выходы через соответствующие логические элементы И, ИЛИ, НЕ - с входами входных элементов И 1.
Данный дискриминатор сложен.
Наиболее близким по технической сущности к за вленному вл етс дискриминатор, содержащий два входных логических элемента И, один из входов каждого из которых подключен к источнику входных сигналов, а выход - к входу логического элемента ИЛИ, выходной триггер со счетным входом, который соединен с выходом второго логического элемента ИЛИ. Входы последнего соединены с выходами двух донолнительных логических элементов И, первые входы которых подключены к выходам соответствующих входных логических элементов И, а вторые входы - к выходам второго триггера, входом соединенного с выходом первого из упом нутых логических элементов ИЛИ 2.
Данный дискриминатор недостаточно надежен в работе при изменении параметров входных импульсов.
Целью изобретени вл етс повыщение надежности работы дискриминатора при изменении параметров входных импульсов. Это достигаетс в предлагаемом дискриминаторе тем, что в него введены два дополнительных логических элемента ИЛИ, входы которых подключены к выходам указанных триггеров, а выходы соединены с другими входами входных логических элементов И.
Структурна электрическа схема дискриминатора приведена на чертеже.
Дискриминатор содержит логические элементы И 1-4, логические элементы ИЛИ 5-8, триггеры 9, 10. На входы 11 и 12 поданы дискриминируемые сигналы FI и р2, выходной сигнал снимаетс с выхода 13. Источники питани и сигналов на чертел е не показаны .
Принцип работы дискриминатора заключаетс в следующем.
На входы 11 и 12 элементов И 1 и 2 поступают импульсы с частотами соответственно FI и FZ. По вторым входам элементы 1, 2 управл ютс сигналами с выходов триггеров 9 и 10. Входные импульсы через логические элементы 1-6 поступают на счетные входы триггеров .
Триггеры переключаютс при переходе сигналов на счетных входах от О до «1. Таким образом, триггеры могут переключатьс только после окончани импульса, поступающего
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU7402073693A SU569000A1 (ru) | 1974-10-04 | 1974-10-04 | Импульсный частотно-фазовой дискриминатор |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU7402073693A SU569000A1 (ru) | 1974-10-04 | 1974-10-04 | Импульсный частотно-фазовой дискриминатор |
Publications (1)
Publication Number | Publication Date |
---|---|
SU569000A1 true SU569000A1 (ru) | 1977-08-15 |
Family
ID=20600279
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU7402073693A SU569000A1 (ru) | 1974-10-04 | 1974-10-04 | Импульсный частотно-фазовой дискриминатор |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU569000A1 (ru) |
-
1974
- 1974-10-04 SU SU7402073693A patent/SU569000A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU569000A1 (ru) | Импульсный частотно-фазовой дискриминатор | |
JPS5753169A (en) | Bit discriminating circuit | |
SU686139A1 (ru) | Цифровой частотный детектор | |
SU1170608A1 (ru) | Делитель частоты следовани импульсов с переменным коэффициентом делени | |
SU1121782A1 (ru) | Делитель частоты следовани импульсов | |
SU1406785A1 (ru) | Синхронный делитель частоты | |
SU630740A1 (ru) | Селектор импульсов по длительности | |
SU1040591A1 (ru) | Частотно-фазовый детектор | |
SU559386A1 (ru) | Устройство дл синхронизации импульсов | |
SU1106022A1 (ru) | Логический узел | |
SU815888A1 (ru) | Способ выделени импульсногоСигНАлА | |
SU624350A1 (ru) | Фазовый дискриминатор | |
SU575784A1 (ru) | Детектор частотно-модулированных сигналов | |
SU563722A1 (ru) | Устройство дл разделени входных импульсов реверсивного счетчика | |
SU604177A1 (ru) | Частотный манипул тор | |
SU1522398A1 (ru) | Делитель частоты на 11 | |
SU783972A1 (ru) | Детектор относительной разности частот | |
SU697941A1 (ru) | Цифровой частотный дискриминатор | |
SU575767A1 (ru) | Формирователь импульсов | |
SU790260A1 (ru) | Временный дискриминатор | |
SU671034A1 (ru) | Делитель частоты импульсов на семь | |
SU801297A1 (ru) | Цифровой частотный детектор | |
SU633152A1 (ru) | Синхронизирующее устройство | |
SU849479A1 (ru) | Формирователь колоколообразныхиМпульСОВ | |
SU546094A1 (ru) | Формирователь импульсов |