SU565309A1 - Accumulating register - Google Patents
Accumulating registerInfo
- Publication number
- SU565309A1 SU565309A1 SU7301952901A SU1952901A SU565309A1 SU 565309 A1 SU565309 A1 SU 565309A1 SU 7301952901 A SU7301952901 A SU 7301952901A SU 1952901 A SU1952901 A SU 1952901A SU 565309 A1 SU565309 A1 SU 565309A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- digital
- reversible counter
- control unit
- register
- accumulating register
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
- Measuring Phase Differences (AREA)
Description
1one
Изо|бретеп-ие относитс к вычиюл ительной тежшке и может быть использо;вано при построении дискретных устройств перерЛ1ботки информации, в частности цифровых дифференциальных а ализаторов.This is related to the computational test code and can be used in the construction of discrete devices for processing information, in particular, digital differential analyzers.
Известен иа1капливаюш,ий регистр дл цифрового дифференциального анализатора параллельного типа, содержащий реве рсивЗ1ый счетчик и блок управлани 1. Дл построени та/кого (М огозар дного счетчика требуютс большие затраты на о-борудошаиие, что в :КОнечно1М счете снижает надежность работы как самого накапливающего ре(гистра, так и всего цифрового дифференциалиного а}1ализатора. Наиболее близким к изобретению вл етс накапливающий регистр, содержащий реверсивный счетчвк, св занный с блокОМ управлени , элементы И и НЕ 2. Это устройство характеризуетс иизкой надежностью из-за применани при работе с дес тнчлЫМи «одами блоков прео-бразовани кодов.A well known register for a parallel-type digital differential analyzer that contains a roar counter and a control unit 1. For building one / whom (a second counter requires a large cost for working, which is: reliability of work as the accumulator re (the gist, as well as the entire digital differential of the analyzer a}. The closest to the invention is an accumulator register containing a reversible counter associated with the control unit, elements AND and NOT 2. These devices It is characterized by low reliability due to the use of codes for conversion of codes when working with decals.
Целью изобретени вл етс иовышение надежности цифровых дифференциальных анализаторов. В нредложевном регистре это достигаетс там, что он содержит последовательно соединенные дополнительпый реверсивный счегчик и цифро-аналоговый преобразователь , вход которого соединен с первым выходом блока управлени , второй выход которого соедипен с дополиительным реверсивным счетчиком и элементам И, а через элемент НЕ - с цифроаналоговым преобразователем , первый выход которого св зан с блоком управлени , а вторые выходы - с дополпительным реверсивным счетчикоат, выход которого соединен через элемент «И с цифроапалаг0 (вым преобразователем и блоком управлени .The aim of the invention is to increase the reliability of digital differential analyzers. In the forward register, this is achieved there that it contains in series an additional reversible counter and a digital-to-analog converter, the input of which is connected to the first output of the control unit, the second output of which is connected to an additional reversible counter and the elements And, and through the element NOT to a digital-analog converter , the first output of which is connected to the control unit, and the second outputs is connected with an additional reversible counter, the output of which is connected through the element "And from digital to digital" azovatelem and control unit.
На чертеже показана блок-схема предложанного регистра.The drawing shows a block diagram of the proposed register.
OiH содержит реверсивный счетчик 1, дополнителыпый реверсивный счетчик 2, цифроаналого вый преобразователь 3, блок управлени 4, элемент НЕ 5, элемент И 6, входы 7The OiH contains a reversible counter 1, an additional reversible counter 2, a digital-to-digital converter 3, a control unit 4, an element NOT 5, an element 6, and inputs 7
и 8, по которым поступают входные сигналы в чиСложмиульсноиМ коде; 9 - выход.and 8, which receive the input signals in the Null-M code; 9 - exit.
Реверсивный счетчик 1 предназначен дл счета приращений, нредставланатых в числоимпульсно1м коде. Дополнительный реверсивный счетчик 2 построен на основе фазоимпульаного МНогоустойчивого элемента и предназ-начан дл хранени информации, представленной в фазовмпульсном коде, и поразр дного суММирован этой информации с информацией о приращени х в числоим пульсном коде, поступающей с выходов преобразовател 3. Цифроаналоговый преобразователь 3 служит дл преобразовани информации из двоичного кода в числонмпульсный. БлокReversible counter 1 is intended for counting increments represented in a number-pulse 1m code. An additional reversible counter 2 is built on the basis of a phase-impulse Mnogostabley element and is designed to store the information presented in the phase-pulse code, and bitwise, this information with information about the increments in the number of the pulse code received from the outputs of the converter 3. The digital-analog converter 3 serves to information conversion from binary code to digital pulse. Block
уатравлепи 4 предпазначеи дл выработкиATRAVLEPI 4
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU7301952901A SU565309A1 (en) | 1973-08-06 | 1973-08-06 | Accumulating register |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU7301952901A SU565309A1 (en) | 1973-08-06 | 1973-08-06 | Accumulating register |
Publications (1)
Publication Number | Publication Date |
---|---|
SU565309A1 true SU565309A1 (en) | 1977-07-15 |
Family
ID=20562641
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU7301952901A SU565309A1 (en) | 1973-08-06 | 1973-08-06 | Accumulating register |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU565309A1 (en) |
-
1973
- 1973-08-06 SU SU7301952901A patent/SU565309A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU662930A1 (en) | Device for reducing fibonacci p-codes to minimum form | |
SU565309A1 (en) | Accumulating register | |
SU1379939A1 (en) | Digital signal demodulator with phase-pulse modulation | |
SU456290A1 (en) | Transducer move code | |
SU368598A1 (en) | CONVERTER BINARY DECIMAL CODE "12222" TO UNITARY CODE | |
SU521565A1 (en) | Device for converting binary to decimal | |
SU1094043A1 (en) | Sine-cosine signal-to-code converter | |
SU1089573A1 (en) | Device for executing direct and inverse conversion of numbers from residual glass system code to binary code | |
SU1023342A1 (en) | Pulse-frequency function generator | |
SU781806A1 (en) | Binary-to-binary-decimal code converter | |
SU1120319A1 (en) | Device for taking logarithms | |
SU437069A1 (en) | Binary to binary converter | |
SU1206960A1 (en) | Binary code-to-binary-coded decimal code converter | |
SU705441A1 (en) | Graphic information output device | |
SU364938A1 (en) | FUNCTIONAL TRANSFORMER | |
SU1001114A1 (en) | Computing device | |
SU652567A1 (en) | Correlator | |
SU1368994A1 (en) | Binary-to-binary-decimal code converter | |
SU466507A1 (en) | Device for converting regular binary fraction to binary fraction | |
SU1438005A1 (en) | Binary code to position-sign code converter | |
SU728133A1 (en) | Device for functional converting of ordered number files | |
SU364089A1 (en) | UNION h; ~~:; - ;: • -; '- • h / yy ^ -' ^^ tm / ^ s. ; : L: ;; - y '^; - ^ l; ^:' ^ "C ^ .h ^^ hi | |
SU549803A2 (en) | The converter of the binary decimal code "12222" in the unitary code | |
SU752431A1 (en) | Shaft angular position- to-code converter | |
SU1275425A1 (en) | Device for converting binary code to binary-coded decimal code |