SU528692A1 - Устройство дл формировани четвертичных последовательностей - Google Patents
Устройство дл формировани четвертичных последовательностейInfo
- Publication number
- SU528692A1 SU528692A1 SU2067205A SU2067205A SU528692A1 SU 528692 A1 SU528692 A1 SU 528692A1 SU 2067205 A SU2067205 A SU 2067205A SU 2067205 A SU2067205 A SU 2067205A SU 528692 A1 SU528692 A1 SU 528692A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- inputs
- output
- quaternary
- sequences
- Prior art date
Links
Landscapes
- Input From Keyboards Or The Like (AREA)
Description
1
Изобретение относитс к радиотехнике и может быть использовано в устройствах радиолокации .
Известно устройство дл формировани четверичных последовательностей, содержащее двоичный счетчик, дешифратор, коммутатор и анализатор 1. Это устройство имеет сложную конструкцию.
Наиболее близким техническим решением к данному изобретению вл етс устройство дл формировани четверичных последовательностей , содержащее регистр сдвига, выходы которого подключены через переключатель ко входам многовходового элемента ИЛИ 2.
Недостатком этого устройства вл етс сравнительно небольша возможность получени комбинаций выходных последовательностей импульсов.
Цель изобретени - увеличение комбинаций выходных последовательностей импульсов .
Дл этого в устройство дополнительно введены два соединенные последовательно делител частоты, раздел ющие ключи, преобразующие ключи, переключатель, инвертор, элемент ИЛИ, причем выходы первого делител частоты подключены к первым входам раздел ющих ключей, вторые входы которых соединены с выходами многовходового элемента ИЛИ, выход одного из раздел ющих ключей
подключен к первым входам преобразующих ключей, вторые входы которых соединены через второй делитель частоты со входом регистра сдвига и с первым выходом первого делител частоты, при этом выходы преобразую1ДИХ ключей подключены через дополнительный переключатель к перво.му и второму входам дополнительного элемента ИЛИ непосредствсппо ,а к третьему входу через ипвертор .
Иа чертеже показана структурна электрическа схема предлагаемого устройства.
Устройство дл формировани четверичных последовательностей содержит регистр сдвига 1, выходы которого подключены через переключатель 2 ко входам многовходового элемента ИЛИ 3.
Выходы делител частоты 4 подключены к первым входам раздел ющих ключей 5, 6, вторые входы которых соединены с выходами многовходового элемента ИЛИ 3. Выход раздел ющего ключа 6 подключен к первым входам преобразующих ключей 7, 8, вторые входы которых соединены через делитель частоты 9 со входом регистра сдвига 1 и с первым выходом делител частоты 4. Выходы преобразующих ключей 7, 8 подключены через переключатель 10 к первому и второму входам элемента ИЛИ 11 непосредственно, а к третьему входу через инвертор 12.
Импульсы тактовой частоты подаютс на вход 13, запускаюпдие импульсы-на вход 14, а с выходов 15, 16 снимаютс выходные последовательности .
Устройство дл формировани четверичных последовательностей работает следующим образом .
В исходном состо нии все триггеры регистра сдвига 1 установлены в нулевое состо ние. После прихода запускающего импульса на вход 14 на выходе многовходового элемента ИЛИ 3 образуютс элементы последовательности D-кода, структура которых определ етс положени ми переключател 2. Раздел юп;ие ключи 5 и 6 позвол ют получить две одинаковые последовательности, элементы которых задержаны друг относительно друга на врем , равное периоду тактовых импульсов, подаваемых на вход 13. При этом на выходе раздел юндего ключа 5 образуетс одна из последовательностей формируемой четверичной последовательности - Е/ верхн., котора снимаетс с выхода 15.
Последовательность с выхода раздел ющего ключа 6 через преобразующие ключи 7, 8 и переключатель 10 поступает на вход элемента ИЛИ 11 либо неносредственно на первый и второй входы, либо через инвертор 12 на третий вход. Иа выходе элемента ИЛИ 11, в зависимости от положени переключател
10формируетс либо код, смежный по отношению к исходному D-коду, либо его негатив .
Таким образом, на выходе элемента ИЛИ
11образуетс втора последовательность формируемой четверичной последовательности
ЕГ иижн., снимаема с выхода 16.
Предлагаемое устройство позвол ет формировать четверичные последовательности в вит-12
де ДВУХ последовательностей hi верхн. и
-о 12
hi нижн.. символы которых задержаны друг
относительно друга на длительность элементарного символа, причем число комбинаций последовательностей и их длина возрастает вдвое по сравнению с исходным видом.
Claims (2)
1.Авт. св. Л 358771, кл. Н ОЗК 3/64, 28.01.71 г. (аналог).
2.«Электросв зь К 12, 1971 г., стр. 18 (прототип).
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU2067205A SU528692A1 (ru) | 1974-09-10 | 1974-09-10 | Устройство дл формировани четвертичных последовательностей |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU2067205A SU528692A1 (ru) | 1974-09-10 | 1974-09-10 | Устройство дл формировани четвертичных последовательностей |
Publications (1)
Publication Number | Publication Date |
---|---|
SU528692A1 true SU528692A1 (ru) | 1976-09-15 |
Family
ID=20598308
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU2067205A SU528692A1 (ru) | 1974-09-10 | 1974-09-10 | Устройство дл формировани четвертичных последовательностей |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU528692A1 (ru) |
-
1974
- 1974-09-10 SU SU2067205A patent/SU528692A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU528692A1 (ru) | Устройство дл формировани четвертичных последовательностей | |
SU843194A1 (ru) | Формирователь двоичных и четвертич-НыХ пОСлЕдОВАТЕльНОСТЕй | |
SU636795A1 (ru) | Способ преобразовани фазоимпульсного кода в напр жение | |
SU391555A1 (ru) | Генератор натуральных чисел | |
SU534023A1 (ru) | Генератор сетки частот | |
SU836795A1 (ru) | Генератор функций уолша | |
SU1570019A1 (ru) | Устройство дл формировани сложных сигналов | |
SU447833A1 (ru) | Устройство формировани измен емого измерительного интервала дл цифровых частотомеров | |
SU984057A1 (ru) | Делитель частоты импульсов | |
SU389532A1 (ru) | ||
SU421101A1 (ru) | Двукратный фазоразностный манипулятор | |
SU388256A1 (ru) | Датчик случайной последовательности временных | |
SU387386A1 (ru) | Функциональный преобразователь | |
SU930310A1 (ru) | Генератор кодовых последовательностей с перестраиваемой структурой | |
SU497718A1 (ru) | Устройство формировани псевдослучайных сигналов сложной структуры | |
SU477515A1 (ru) | Устройство дл формировани сигналов многопозиционной частотной манипул ции | |
SU466500A1 (ru) | Генератор случайных чисел | |
SU365029A1 (ru) | Цифровой измеритель временных интервалов | |
SU577671A1 (ru) | Преобразователь напр жени в код | |
SU714383A1 (ru) | Устройство дл формировани импульсов заданной длительности | |
SU646434A1 (ru) | Устройство дл дискретного сдвига фаз импульсов | |
SU754405A1 (ru) | Преобразователь десятичного кода в двоичный код1 | |
SU964615A1 (ru) | Генератор функций Уолша | |
SU506944A1 (ru) | Электронный коммутатор | |
SU540397A1 (ru) | Электронный автоматический датчик кода морзе |