SU528613A1 - Аналоговое запоминающее устройство - Google Patents
Аналоговое запоминающее устройствоInfo
- Publication number
- SU528613A1 SU528613A1 SU2040390A SU2040390A SU528613A1 SU 528613 A1 SU528613 A1 SU 528613A1 SU 2040390 A SU2040390 A SU 2040390A SU 2040390 A SU2040390 A SU 2040390A SU 528613 A1 SU528613 A1 SU 528613A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- voltage
- storage device
- adder
- Prior art date
Links
Landscapes
- Amplifiers (AREA)
Description
1
Изобретение относитс к аналоговой технике и может быть использовано дл запоминани электрических напр жений.
Известно аналоговое запоминающее устройство , содержащее операционный усилитель, ключ, буферный повторитель напр жени , ко входу которого подключен запоминающий конденсатор , а выход через резистор соединен со входом операционного усилител 1.
Наиболее близким по технической сущности к данному изобретению вл етс аналоговое запоминающее устройство, содержащее буферный повторитель напр жени , вход которого соединен с одной из обкладок конденсатора компенсации ощибки и с одним из входов первого ключа, запоминающий конденсатор, одна из обкладок которого подключена к щине нулевого потенциала, а друга соединена с другим входом первого ключа, второй и третий ключи 2.
Недостатком известных устройств вл етс невысока точность работы.
Цель изобретени - повыщение точности устройства.
Это достигаетс тем, что в аналоговое запоминающее устройство введены сумматор, операционный усилитель и дополнительный буферный повторитель напр жени , вход которого соединен с другой обкладкой запоминающего конденсатора, а выход дополнительного буферного повторител напр жени соединен с выходом устройства и через второй ключ - с инвертирующим входом операционного усилител , неинвертирующий вход которого соединен с выходом сумматора, один из входов которого соединен через третий ключ со входом устройства, второй вход сумматора соединен с выходом буферного повторител напр жени , а выход первого ключа соединен с выходом операционного усилител .
На чертеже представлена функциональна схема предлагаемого устройства.
Устройство содержит сумматор 1, выход которого соединен с неинвертирующим входом операционного усилител 2. Инвертирующий вход операционного усилител 2 через 3 подк„тючен к выходу дополните.тьного буферного повторител нанр л ени 4. Выход операционного усилител 2 подключен к выходу ключа 5, входы которого соединены со входами буферных повторителей наир жени 4 и 6. Запоминающий конденсатор 7 подключен ко входу дополнительного буферного повторител напр жени 4. Конденсатор компенсации ошибки 8 подключен ко входу буферного повторител напр жени 6, выход которого соединен с одним из входов сумматора 1, второй вход которого соединен через ключ 9 со входом устройства.
Устройство работает следующим образом.
В режиме коррекции ключи 3, 5 и 9 устанавливаютс в положение ас; при этом на один вход сумматора 1 и на инвертирующий вход операционного усилител 2 подаетс нулевой нотенциал, а контакты ас ключа 5 замыкают цень отрицательной обратной св зи, образованной буферным повторителем напр жени 6 и сумматором 1. Необходимую инверсию сигнала обеспечивает сумматор 1. На выходе буферного повторител напр жени 6 устанавливаетс напр жение, равное и противоположное по знаку сумме ощибок сумматора 1 и операционного усилител 2. Таким образом , на выходе буферного повторител напр жени 6 выдел етс напр жение смещени нул всего запоминающего устройства.
В рабочем режиме ключи 3, 5 и 9 устанавливаютс Б положение аЬ. При этом вход буферного повторител напр лсени 6 изолирован и на его выходе при помощи конденсатора компенсации ощибки 8 сохран етс напр жение ошибки всего запоминающего устройства с противоположным знаком. Сумматор 1, онерационный усилитель 2 и дополнительный буферный повторитель напр жени 4, включенный через ключ 3 в цепь отрицательной обратной св зи операционного усилител 2, образуют повторитель напр жени , точно повтор ющий на выходе донолнительного буферного повторител напр жени 4 все изменени входного напр жени .
При переходе контактов ключей 3, 5 и 9 в положение ас входное напр жение запоминаетс на выходе , дополнительного буферного повторител напр жени 4 при помощи запоминающего конденсатора 7, а устройство переходит в режим коррекции.
Устройство обеснечивает повыщение точности за счет введени глубокой отрицательной обратной св зи и коррекции устройства перед циклом запоминани .
Claims (2)
1. Патент США № 3363113, кл. Н ОЗК, 09.01.68.
2. Авт. св. № 187837, кл. G НС 27/00, 01.10.65.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU2040390A SU528613A1 (ru) | 1974-07-02 | 1974-07-02 | Аналоговое запоминающее устройство |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU2040390A SU528613A1 (ru) | 1974-07-02 | 1974-07-02 | Аналоговое запоминающее устройство |
Publications (1)
Publication Number | Publication Date |
---|---|
SU528613A1 true SU528613A1 (ru) | 1976-09-15 |
Family
ID=20589805
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU2040390A SU528613A1 (ru) | 1974-07-02 | 1974-07-02 | Аналоговое запоминающее устройство |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU528613A1 (ru) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
RU173170U1 (ru) * | 2017-06-01 | 2017-08-15 | федеральное государственное бюджетное образовательное учреждение высшего образования "Ставропольский государственный аграрный университет" | Аналоговое запоминающее устройство |
RU174046U1 (ru) * | 2017-06-01 | 2017-09-27 | федеральное государственное бюджетное образовательное учреждение высшего образования "Ставропольский государственный аграрный университет" | Аналоговое запоминающее устройство |
-
1974
- 1974-07-02 SU SU2040390A patent/SU528613A1/ru active
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
RU173170U1 (ru) * | 2017-06-01 | 2017-08-15 | федеральное государственное бюджетное образовательное учреждение высшего образования "Ставропольский государственный аграрный университет" | Аналоговое запоминающее устройство |
RU174046U1 (ru) * | 2017-06-01 | 2017-09-27 | федеральное государственное бюджетное образовательное учреждение высшего образования "Ставропольский государственный аграрный университет" | Аналоговое запоминающее устройство |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CA3156061A1 (en) | Leakage compensation dynamic register, data operation unit, chip, hash board, and computing apparatus | |
SU528613A1 (ru) | Аналоговое запоминающее устройство | |
GB1144371A (en) | Means for compensating errors in input reference levels | |
SU739549A1 (ru) | Операционный усилитель с компенсацией дрейфа нулевого уровн | |
SU809570A1 (ru) | Коммутирующее устройство | |
SU587508A1 (ru) | Аналоговое запоминающее устройство | |
SU480025A1 (ru) | Преобразователь отношени двух напр жений во временной интервал | |
SU896634A1 (ru) | Аналоговый интегратор | |
SU1437798A1 (ru) | Магазин сопротивлени | |
SU938319A1 (ru) | Аналоговое запоминающее устройство | |
SU362352A1 (ru) | УСТРОЙСТВО дл ЗАПОМИНАНИЯ НЕПРЕРЫВНЫХ НАПРЯЖЕНИЙ | |
SU614392A1 (ru) | Измерительный усилитель посто нного тока | |
SU421943A1 (ru) | ||
SU551665A1 (ru) | Устройство дл решени систем алгебраических уравнений | |
US3139524A (en) | Multiplier using variable impedance in secondary of transformer | |
SU803602A1 (ru) | Устройство дл измерени перемещений | |
SU547699A1 (ru) | Операционное устройство дл преобразовани параметров электрических цепей в напр жение | |
SU564708A1 (ru) | Змерительный усилитель" | |
SU383063A1 (ru) | Интегратор | |
SU875397A1 (ru) | Делитель напр жени | |
RU2222048C2 (ru) | Функциональный генератор | |
SU546898A1 (ru) | Интегратор огибающей переменного тока | |
SU1624352A1 (ru) | Устройство дл измерени сопротивлений | |
SU720513A1 (ru) | Аналоговое запоминающее устройство | |
SU849244A1 (ru) | Аналоговый решающий узел |