SU517152A1 - Periodic Pulse Frequency Multiplier - Google Patents
Periodic Pulse Frequency MultiplierInfo
- Publication number
- SU517152A1 SU517152A1 SU2093589A SU2093589A SU517152A1 SU 517152 A1 SU517152 A1 SU 517152A1 SU 2093589 A SU2093589 A SU 2093589A SU 2093589 A SU2093589 A SU 2093589A SU 517152 A1 SU517152 A1 SU 517152A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- reference frequency
- pulse
- difference
- frequency
- adder
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
Description
Изобретение отнсситс к автоматике и вычислительной технике, может быть использовано S цифровых Синтезаторах частот, измерител х частоты, формировател х импульсной последовательности и других устройствах дл умноженигг частоты периодических импульс ОБ ,The invention relates to automation and computing, S digital frequency synthesizers, frequency meters, pulse sequence makers and other devices can be used to multiply the frequency of a periodic pulse OT,
Изьестен умножитель частоты периодических импульсов, содержащий счетчик импульсов , счетный вход которого подключен - выходу управл емого генератора, а запрещающий вход - к клемме источника опорной частоты.A periodic pulse frequency multiplier is installed, containing a pulse counter, the counting input of which is connected — the output of the controlled oscillator, and the inhibiting input — to the terminal of the reference frequency source.
Le,r;b изобретени - повышение надежност устройства.Le, r; b invention - increase the reliability of the device.
В предлагаемый умножитель частоты ввецень: сумматор, вычислитель разности кодов и дифференцирующа цепочка, причем одни входы вычислител разности кодов подключены к щине разр дов кода коэффициента умножени , другие входы - к разр дным выходам счетчика имп льсов, аход установки нул которого через дифференцирующую цепочку подключен к клемме источника опорной частоты, вхоц считывани вычислител In the proposed frequency multiplier, the input is the adder, the code difference calculator, and a differentiating chain, with one input of the code difference calculator connected to the bit of the code of the multiplication factor, other inputs to the bit outputs of the impulse counter, the setting of which has zero through the differentiating chain connected to reference frequency terminal, readout calculator
разкос1и кодов к клемме источника опорной часготь, а выходы через сумматор к цифровым входам упр.аа кемсго генератора .codes are located to the source terminal of the reference part, and the outputs through the adder to the digital inputs of the control of the alternator.
.На чертеже представлена структ -рна The drawing shows the structure
схема устройства.device schema.
Умножитель частоты периодических имщ .чьсов содержит управл емый генератор 1 с Y -разр дным цифрозым входом, счетчик импульсов 2, вычислитель разности кодов 3, дифференцирующую цепочку 4, сумматор 5, шины разр дов кода коэффициента умножений 6.Frequency multiplier frequency multiplier contains a controlled oscillator 1 with a Y-digit digital input, a pulse counter 2, a calculator of a difference of codes 3, a differentiating chain 4, an adder 5, and a code bit of the multiplication factor 6.
Работает умножитель следующим образом . Счетчик импульсов 2 сбрасываетс в нулевое состо ние задним фронтом ка)шого им1Гульса опорной частоты через дифференцирующую цепочку 4, после чего сразу же возобновл етс счет выходных импульсов генератора 1. Поэтому к моменту поступлени следуююет-о импульса опорной частоты в счетчике и и ульсов оказьшаетс The multiplier works as follows. The pulse counter 2 is reset to the zero state by the falling edge of the reference frequency pulse through the differentiating chain 4, after which the counting of the output pulses of the generator 1 is immediately resumed. Therefore, by the time of arrival, the next reference pulse in the counter and the pulses appear
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU2093589A SU517152A1 (en) | 1975-01-06 | 1975-01-06 | Periodic Pulse Frequency Multiplier |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU2093589A SU517152A1 (en) | 1975-01-06 | 1975-01-06 | Periodic Pulse Frequency Multiplier |
Publications (1)
Publication Number | Publication Date |
---|---|
SU517152A1 true SU517152A1 (en) | 1976-06-05 |
Family
ID=20606519
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU2093589A SU517152A1 (en) | 1975-01-06 | 1975-01-06 | Periodic Pulse Frequency Multiplier |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU517152A1 (en) |
-
1975
- 1975-01-06 SU SU2093589A patent/SU517152A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4031476A (en) | Non-integer frequency divider having controllable error | |
US3548328A (en) | Digital fm discriminator | |
US4115867A (en) | Special-purpose digital computer for computing statistical characteristics of random processes | |
SU517152A1 (en) | Periodic Pulse Frequency Multiplier | |
JPS5376654A (en) | Asynchronism-type numerical control counter | |
SU815876A1 (en) | Digital generator of sinusoidal signals | |
SU1532921A1 (en) | Division device | |
SU468238A1 (en) | Dividing device | |
SU1314435A1 (en) | Digital frequency multiplier | |
SU842810A1 (en) | Binary frequency divider | |
SU913373A1 (en) | Multipier of repetition frequency of periodic pulses | |
SU434413A1 (en) | DEVICE FOR DIVIDING NUMBERS | |
SU928353A1 (en) | Digital frequency multiplier | |
SU1013952A1 (en) | Pulse train frequency digital multiplier | |
SU771672A1 (en) | Device for computing logarithmic functions | |
SU868757A1 (en) | Dividing-multiplying device | |
SU417902A1 (en) | ||
SU970354A1 (en) | Converter of binarycode to angular valve binary coded decimals | |
RU1798901C (en) | Single-pulse frequency multiplier | |
SU1213524A1 (en) | Pseudorandom sequence generator | |
SU940310A1 (en) | Counter frequency divider | |
SU1120318A1 (en) | Device for calculating values of exponential dependences | |
SU794636A1 (en) | Device for rounding off partial products during multiplication | |
SU1043675A1 (en) | Frequency-pulse signal initial difference determination device | |
SU1128252A1 (en) | Device for computing values of trigonometric functions |