[go: up one dir, main page]

SU516171A1 - Устройство дл управлени инвертором - Google Patents

Устройство дл управлени инвертором

Info

Publication number
SU516171A1
SU516171A1 SU1780051A SU1780051A SU516171A1 SU 516171 A1 SU516171 A1 SU 516171A1 SU 1780051 A SU1780051 A SU 1780051A SU 1780051 A SU1780051 A SU 1780051A SU 516171 A1 SU516171 A1 SU 516171A1
Authority
SU
USSR - Soviet Union
Prior art keywords
thyristor
pulse
transistor
controlling
thyristors
Prior art date
Application number
SU1780051A
Other languages
English (en)
Inventor
Владислав Васильевич Талов
Владимир Григорьевич Яцук
Original Assignee
Предприятие П/Я Г-4444
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4444 filed Critical Предприятие П/Я Г-4444
Priority to SU1780051A priority Critical patent/SU516171A1/ru
Application granted granted Critical
Publication of SU516171A1 publication Critical patent/SU516171A1/ru

Links

Landscapes

  • Inverter Devices (AREA)

Description

1
Изобретение относитс  к области преобразовательной техники и может быть использовало дл  управленн  тиристорами инвертора в схемах статических преобразователей частоты с обш,ей, групповой и индивидуальной коммутацией , с устройством подразр да коммутируюш ,его конденсатора, с интервалом проводимости основных тиристоров 120 илл 180 эл. град.
Известные устройства дл  управлени  инверторами , состо идие из формирователей управл ющих импульсов и задающего генератора, не обеспечивают надежной работы преобразовател  при последовательном соединении нескольких тиристоров, управл емых широкими импульсами.
Описываемое устройство не имеет указанных недостатков благодар  тому, что выводы средних точек первичных обмоток выходных трансформаторов формирователей импульсов дл  управленн  основными тиристора.мн через тиристор и транзистор подключены к положительной шине источника пнтапи , причем управл ющий электрод и катод тиристора соединены с обмоткой трансформатора формировател  импульсов дл  управлени  подзар дными тиристорами, а базова  цепь транзистора подсоединена к обмотке аналогичного трансформатора другого канала, импульсы которого сдвинуты на 120 эл. град.
Схема устройства дл  управлени  инвертором показана на чертеже, где 1, 2, 3 - тиристоры регистра сдвига; 4 - формирующий конденсатор импульсов управлени  вспомогательными тиристорами; 5 - формирующий конденсатор .импульсов управлени  тиристорами подзар да коммутирующего конденсатора; 6, 7, 8 - имнульсы трансформаторы; 9 - формирующий конденсатор; 10 - импульсный
трансформатор; 11-задающ п 1 генератор ; выходным трансфорМатором 12; 13 - блокинг генератор формировани  времени задержки с выходным трансформатором 14; 15, 16, 17 - тиристоры формировани  широких импульсов; 18, 19, 20 - транзисторы формировани  широких импульсов; 21, 22, 23 - выходные трансформаторы дл  управлени  основными тиристорами; 24 - стабилитрон; 25, 26, 27 - резисторы выбора рабочего режима транзистора 28; 29 - генератор высокой частоты; 30 - транзистор, соединенный с обмоткой 31; вывод 32 - соединенный с выводом 33; вывод 34, соединенный с выводом 35; вывод 36, соединенный с выводом
37; вывод 38, соединенный с выводом 39; 40, 41 - транзисторы.
Двухтактный регистр сдвига выполнен на
тиристорах 1, 2, 3, дл  управлени  которыми
используютс  выходные ИМПУЛЬСЫ задающего
генератора, сдвинутые на 180 эл. град, относительно друг друга.
Выходные импульсы задающего генератора 1 i ИСпользуютс  дл  запуска блокииг-генератора 13, формирующего врем  задержки Тз с частотой вдвое выше частоты задающего генератора 11, и поэтому выходные импульсы блокинг-генератора 13 следуют синхронно с импульсами управлени  тиристорами i, 2, 3.
В момент времени 0 конденсаторы 4, 5 зар жены до напр жени  источника питаии  соответственно через резисторы.
При включении тиристора 1 конденсатор 4 разр жаетс  через тиристор 1 и диод на первичную обмотку импульсного трансформатора о, на выходных обмотках которого получаем импульсы дл  управлени  четырьм  вспомогательными тиристорами. Одновременно с включением тиристора 1 в базовую пепь транзистора 26 подаетс  имлульс с обмотки блокинггенератора 13, закрываетс  транзистор 2ь на врем , равное длительности выходного импульса олокинг-генератора 13.
Через врем  задержки, равное длительности выходного имиульса блокинг-генератора 13, конденсатор 5 через тиристор 1, транзистор ,23 и диод начнет разр жатьс  на первичную обмотку импульсного трансформатора /, на выходных обмотках которого получим импульсы, сдвинутые на врем  задержки относительно импульсов трансформатора 5.
Дополнительные импульсы служат соответственно дл  включени  тиристора 15 и запирани  траизистора 19 илн 20 (в зависимости от интервала проводимости основных тиристоров ).
IlipH поступлении с обмотки трансформатора 7 импульса на тиристор 15 он включаетс , и напр жение высокочастотного генератора через ключевые транзисторы 40, 41, транзистор 18 и тириетор 15 поступает на полуобмотки трансформатора 21, выходные импульсы которого служат дл  управлени  основными тпрпсторами инвертора.
Аналогичным ооразом работают формирователи и.мпульсов при включении тирисЮров 2, 3.
При включении тиристора 3 с выхода трансформатора 10 поступает импульс на базу транзистора 30 и отпирает его. При этом тиристор 1 выключаетс , и резистор сдвига возвращаетс  в начальное состо ние. Конденсаторы 4, 5, 9 формирователей импульсов зар жаютс  до напр жени  источника питани .
Рассмотрим процесс формировани  щироких импульсов дл  управлени  основными тиристорамп инвертора на примере 5-го и 6-го каналов. При включении одного из тиристоров регистра сдвига с формировател  импульсов , аналогичного описанному выше дл  1-го канала, с задержкой поступает импульс, включающий тиристор 16, в результате чего
через транзисторы 40, 41, транзистор 19 и тиристор 16 напр жение высокочастотного генератора 19 поступает на первичные полуобмотки трансформатора 22, с выхода которого широкий импульс поступает на основной тиристор канала.
При интервале проводимости основных тиристоров 180 эл. град, базова  цепь транзистора 19 св зана с обмоткой трансфор.матора 7 1-го канала. Тогда при наличии импульса
на выходе трансформатора 7 транзистор 19 запираетс  на вре.м , достаточное дл  выключени  тиристора 16, в результате чего прекращаетс  подача широкого импульса на силовой тиристор канала.
Длительность паирокого импульса в это.м случае составл ет 120 эл. град.+тз, где тз - врем  задержки.
При интервале проводимости основных тиристоров 120 эл. град, базова  цепь транзистора 19 св зываетс  с обмоткой трансформатора 8, а обмотка трансформатора 7 1-го канала св зываетс  с базовой цепью транзистора 20. В этом случае длительность широких импульсов равна 60 эл. град-|-тзАналогичным образом работают формирователи широких импульсов остальных каналов .

Claims (1)

  1. Формула изобретени 
    Устройство дл  управлени  инвертором, содержащее тиристорную пересчетную схему, блокинг-генератор, формирователи импульсов
    с выходными трансформаторами дл  управлени  вспомогательными, подзар днымн и основными тиристорами с использованием высокочастотной .модул ции, отличающеес  те.м, что, с целью повышени  помехозащищенности и надежности, выводы средних точек первичных обмоток выходных трансформаторов формирователей импульсов дл  управлени  основными тиристорами через дополнительные тиристоры и транзисторы подключены к положительной шине источника питани , причем управл ющий электрод и катод дополнительного тиристора соединены с обмоткой трансфор.матора формировател  импульсов дл  упра-влени  подразр дным тнристором , а базова  цепь транзистора подсоединена к обмотке аналогичного трансформатора другого канала, импульсы которого сдвинуты на 120 эл. град.
    I . J
SU1780051A 1972-05-03 1972-05-03 Устройство дл управлени инвертором SU516171A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1780051A SU516171A1 (ru) 1972-05-03 1972-05-03 Устройство дл управлени инвертором

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1780051A SU516171A1 (ru) 1972-05-03 1972-05-03 Устройство дл управлени инвертором

Publications (1)

Publication Number Publication Date
SU516171A1 true SU516171A1 (ru) 1976-05-30

Family

ID=20512832

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1780051A SU516171A1 (ru) 1972-05-03 1972-05-03 Устройство дл управлени инвертором

Country Status (1)

Country Link
SU (1) SU516171A1 (ru)

Similar Documents

Publication Publication Date Title
SU516171A1 (ru) Устройство дл управлени инвертором
US3155921A (en) Square wave pulse generator having good frequency stability
US3407348A (en) Logic and control circuit
US3328668A (en) Electric current inverters
US3328725A (en) Oscillating circuit inverter producing a low distortion output
SU441670A1 (ru) Кольцевой реверсивный счетчик
SU712913A1 (ru) Транзисторный инвертор
US3229121A (en) Blocking oscillator employing two switch means for setting and automatically resetting magnetic core transformer
US3458833A (en) Frequency control network for a current feedback oscillator
SU411591A1 (ru)
US3406329A (en) Parallel inverter with rapid response time to changes in pulse durations
SU392598A1 (ru) Формирователь одиночного импульса за период переменного напряжения
SU378796A1 (ru) Устройство для управления силовым электроприводом
US3789290A (en) Variable speed motor and drive circuit
SU938372A1 (ru) Управл емый генератор импульсов
SU758470A1 (ru) Устройство дл управлени т-фазным тиристорным инвертором
US3432682A (en) Triggered volt-second generator
SU425281A1 (ru) Устройство для фазового управления тиристором
US3517299A (en) Pulse shaping circuit
SU1130980A1 (ru) Формирователь импульсов
US3313999A (en) Firing signal gating circuit for power inverters
SU521646A1 (ru) Однофазный инвертор
SU649131A1 (ru) Многофазный мультивибратор
SU434572A1 (ru) т-ФАЗНЫЙ ГЕНЕРАТОР РЕГУЛИРУЕМОЙ ЧАСТОТЫ
SU406296A1 (ru) Генератор импульсов