[go: up one dir, main page]

SU507924A1 - Устройство компенсации временной нестабильности тиристорно-магнитного модул тора - Google Patents

Устройство компенсации временной нестабильности тиристорно-магнитного модул тора

Info

Publication number
SU507924A1
SU507924A1 SU2090516A SU2090516A SU507924A1 SU 507924 A1 SU507924 A1 SU 507924A1 SU 2090516 A SU2090516 A SU 2090516A SU 2090516 A SU2090516 A SU 2090516A SU 507924 A1 SU507924 A1 SU 507924A1
Authority
SU
USSR - Soviet Union
Prior art keywords
thyristor
magnetic modulator
output
adjustable delay
modulator
Prior art date
Application number
SU2090516A
Other languages
English (en)
Inventor
Марат Яковлевич Букшпун
Владимир Иванович Семыкин
Александр Федорович Постолов
Original Assignee
Предприятие П/Я М-5493
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я М-5493 filed Critical Предприятие П/Я М-5493
Priority to SU2090516A priority Critical patent/SU507924A1/ru
Application granted granted Critical
Publication of SU507924A1 publication Critical patent/SU507924A1/ru

Links

Landscapes

  • Control Of Electrical Variables (AREA)
  • Power Conversion In General (AREA)

Description

(54) УСТРОЙСТВО КОМПЕНСАЦИИ ВРЕМЕННОЙ
НЕСТАБИЛЬНОСТИ ТНРИСТОРНО-МАГНИТНОГО
, МОДУЛЯТОРА
Э
6 и пор дкового номера дискретного 1.xода регулируемой задержки 1 , с коюрым соединен данньтн выход дискриминатора 6, носто нна дл  всех выходов дискриминатора и равна (N 1). Вход регулируемой задержки 1 соединен с синхронизирующим устройством 13, а выход тиристорно-магнитного модул тора 5 - с нагрузкой 14.
Устройство работает следующим образом .
Рассмотрим работу устройства приК 3. Если в момент включени  устройства дестаЬилизируюшие факторы, вли юшие на изменение временной задержки в тириоторномагнитном модул торе 5 отсутствуют, то импульс с синхронизирующего устройства 13 проходит по цепи : синхронизирующее устройство 13 - выход 3 в регулируемой задержке 1 - вход запуска тириСторномагнитного модул тора 5. Выработанный во временном дискриминаторе сигнал выдел етс  только с выхода 8 и по цепи выход 8 - дискретный вход 11 управл ет регулируемой задержкой 1 так, что прохождение синхроимпульса через регулируемую задержку 1 на запуск тиристорномагнитного модул тора 5 осуществл етс  только с выхода 3 регулируемой задержки 1.
Если задержка в тирийторно-магнит ном модул торе5 уменьшилась, то во временном дискриминаторе 6 выдел етс  сигнал управлени  только с выхода 7 и по цепи выход 7 - дискретный вход 12 управл ет регулируемой задержкой 1 так, что импульс запуска на тиристорно-магниный модул тор 5 снимаетс  с выхода 4 регулируемой задержки 1. Если задержка в тнристорно-магнитном модул торе 5 увеличилась, то во временном дис-1
риминаторе G Е ыдел етс  сигнал управлени  только с выхода 9 и по цепи выход 9 - дискретный вход 10 управл ет регулируемой задержкой 1 так, что импульс запуска на тиристорно-магнитный модул тор 5 снимаетс  с выхода 2 регулируемой задержки 1.
Таким образом, изменени  временной задержки в тиристорно-магнитном модул торе 5 предопредел ют изменени  задержки в регулируемой задержке 1 так, что с увеличением задержки в тиристорно-магнитном модул торе 5, врем  прохождени  синхроимпульса через регулируемую задержку 1 уменьщаетс  и, наоборот, с уме--; ньшением ее - увеличиваетс , а временной интервал между внещним синхронизирующим импульсом синхронизирующего устрой- ства 13 и выходным импульсом тиристорно-магнитного модул тора 5, поступающим в нагрузку 14, остаетс  посто нной величиной.

Claims (1)

  1. Формула изобретени 
    Устройство компенсации временной нестбильности тиристорНо-магнитного модул тора , содержащее тиристорно-магнитный модул тор и регулируемую задержку, отличающеес  тем, что, с целью
    расщирени  пределов компенсации временной нестабильности, выходы регулируемой задержки соединены со входом тиристорно- магнитного модул тора и счетным входом временного дискриминатора, дискретные входы которого соединены с выходом тиристорно-магнитного модул тора, а выходы сое-, динены с дискретными входами регулируемой задержки, причем первый Bbixorf временного дискриминатора соединен с Jv-ым
    входом регулируемой задержки, второй выход - с ( N - 1) - ым входом и так далее.
SU2090516A 1974-12-31 1974-12-31 Устройство компенсации временной нестабильности тиристорно-магнитного модул тора SU507924A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU2090516A SU507924A1 (ru) 1974-12-31 1974-12-31 Устройство компенсации временной нестабильности тиристорно-магнитного модул тора

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU2090516A SU507924A1 (ru) 1974-12-31 1974-12-31 Устройство компенсации временной нестабильности тиристорно-магнитного модул тора

Publications (1)

Publication Number Publication Date
SU507924A1 true SU507924A1 (ru) 1976-03-25

Family

ID=20605531

Family Applications (1)

Application Number Title Priority Date Filing Date
SU2090516A SU507924A1 (ru) 1974-12-31 1974-12-31 Устройство компенсации временной нестабильности тиристорно-магнитного модул тора

Country Status (1)

Country Link
SU (1) SU507924A1 (ru)

Similar Documents

Publication Publication Date Title
GB1219538A (en) Frequency synthesizer
JPS5539490A (en) Phase synchronizing signal generator circuit
GB1329837A (en) Integrating antilog function generator
SU507924A1 (ru) Устройство компенсации временной нестабильности тиристорно-магнитного модул тора
GB1466832A (en) Signal generator
GB1276278A (en) Frequency divider
GB1533577A (en) Synchronising means
GB1245768A (en) Phase locking
IT1032972B (it) Disposizione circuitale per la sincronizzazione di un segnale d uscita con un segnale periodico pulsatorio d ingresso particolarmente per televisori
GB1229376A (ru)
GB1237136A (en) Improvements in or relating to synchronizers
ES436618A1 (es) Dispositivo taquimetrico con dos o mas estados de salida.
SU482898A1 (ru) Делитель частоты с переменным коэффициентом делени
SU798882A1 (ru) Устройство дл дифференцирова-Ни чАСТОТНО-МОдулиРОВАННОгОСигНАлА
SU436434A1 (ru) Трехфазный генератор импульсов с синхронизацией от однофазного сигнала
SU450186A2 (ru) Умножитель частоты следовани импульсов
SU1153326A1 (ru) Устройство дл умножени
JPS55117337A (en) Phase synchronous oscillator
SU421132A1 (ru) Делитель с переменным коэффициентомделения
SU483794A1 (ru) Многоустойчивый частотно-импульсный элемент
SU447823A1 (ru) Умножитель частоты импульсного сигнала
JPS57162841A (en) Digital pll circuit system
SU426317A1 (ru) Преобразователь постоянного тока в длительность импульсов
GB1482014A (en) Phase sensitive detector
JPS53133354A (en) Phase synchronizing circuit