SU493805A1 - Buffer storage device - Google Patents
Buffer storage deviceInfo
- Publication number
- SU493805A1 SU493805A1 SU2008981A SU2008981A SU493805A1 SU 493805 A1 SU493805 A1 SU 493805A1 SU 2008981 A SU2008981 A SU 2008981A SU 2008981 A SU2008981 A SU 2008981A SU 493805 A1 SU493805 A1 SU 493805A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- inputs
- bus
- input
- pulse
- Prior art date
Links
Landscapes
- Signal Processing For Digital Recording And Reproducing (AREA)
Description
ны 5 вывода. Тактовые входы регистров 1 подключены к шине 6 импульсов первого такта.There are 5 conclusions. The clock inputs of registers 1 are connected to the bus 6 pulses of the first cycle.
Выход элемента «PI 7 разрешени записи подсоединен к входам устройства 2 ввода, а выход элемента «И 8 разрешени считывани - к входам устройства 3 вывода. При этом входы элементов «И 7 и 8 соединены с выходом дополнительного элемента «И 9, входы элемента «И 9 - с соответствующими выходами разр дов счетчика 10 адреса регистра , к которым также подключена шина 11 . установки. Вход счетчика св зан с выходом элемента «ИЛИ 12, вход элемента «ИЛИ - с шиной 6 импульсов первого такта и выходом формировател 13 одиночных импульсов. Входы формировател соединены с шинами записи 14, считывани 15 и шиной 16 импульсов второго такта. Шины 14, 15 и выход формировател 13 подключены также к входам блока 17 синхронизации, выход 18 записи- к входу элемента «И 7, выход 19 считывани - к входу элемента «И 8.The output of the element "PI 7 write resolution is connected to the inputs of the input device 2, and the output of the element" AND 8 read resolution is connected to the inputs of the output device 3. In this case, the inputs of the elements “And 7 and 8 are connected to the output of the additional element“ And 9, the inputs of the element “And 9 - with the corresponding outputs of the bits of the counter 10 of the register address, to which the bus 11 is also connected. installation. The input of the counter is connected with the output of the element "OR 12", the input of the element "OR - with the bus 6 pulses of the first cycle and the output of the imager 13 single pulses. The inputs of the imaging unit are connected to the write buses 14, reads 15 and the bus 16 of the pulses of the second cycle. Tires 14, 15 and the output of the imaging unit 13 are also connected to the inputs of the synchronization unit 17, the write output 18 to the input of the element "And 7, the output 19 of the readout - to the input of the element" And 8.
Каждый регистр 1 состоит из разр дов 20- 23, а счетчик 10 - из разр дов 24 и 25.Each register 1 consists of bits 20-23, and the counter 10 - of bits 24 and 25.
При работе ЗУ в буферном режиме процессы записи и считывани информации обычно чередуютс . Дл простоты рассмотрим процессы , происход ш,ие при записи информации 1010 лишь в один регистр сдвига (разр д). Работа остальных регистров аналогична.When the memory is running in the buffer mode, the processes of writing and reading information are usually alternated. For simplicity, let us consider the processes that occur, when recording information 1010, only in one shift register (bit). The work of the other registers is similar.
Когда счетчик 10 зан л исходное положение , сигналом «О по шине 11 выходы разр дов 24, 25 счетчика устанавливаютс в состо ние «О. С приходом тактового импульса по шине 6 оба разр да 24 и 25 переход т в состо ние «1, регистрируемое элементом «И 9, на выходе которого по вл етс сигнал. Если счетчик работает только от импульсов первого такта по шине 6, то элемент «И 9 срабатывает через каждые четыре импульса, отмеча нулевое фазовое состо ние счетчика. С приходом информации «1 по шине 4 она поступает на вход устройства 2 ввода. Одновременно по шине 14 записи приходит сигнал записи, он воздействует на формирователь 13 одиночных импульсов, который вырабатывает один импульс, синхронизированный с импульсами второго такта по шине 16.When the counter 10 is in its initial position, the signal "O on bus 11, the outputs of bits 24, 25 of the counter are set to" O. With the arrival of a clock pulse on bus 6, both bits 24 and 25 go to state "1", detected by the element "AND 9, at the output of which a signal appears. If the counter operates only from the pulses of the first clock cycle on bus 6, then element “AND 9” is triggered every four pulses, marking the zero phase state of the counter. With the arrival of information “1 via bus 4, it is fed to the input of input device 2. At the same time, a write signal arrives on the write bus 14, it acts on the shaper of 13 single pulses, which produces one pulse synchronized with the pulses of the second cycle on the bus 16.
Этот импульс, пройд элемент «ИЛИ 12, поступает на вход счетчика 10, измен его фазовое состо ние, по отношению к «нулевому . Теперь оба разр да 24, 25 переход т в «единичное состо ние через три импульса первого такта (четвертый импульс - это импульс формировател ). При переходе разр дов 24, 25 в состо ние «Ь срабатывает элемент «И 9 и сигнал с его выхода поступает на входы элементов «И 7 и 8. На другие входы этих схем подаютс сигналы из блока 17 синхронизации. Сигнал записи, поступивший на вход блока 17 по шине 14, синхронизируетс сигналом формировател так, что на выходе 18 этого блока по вл етс сигнал записи лишь по окончании импульса с формировател . При совпадении сигналов на входе элемента «И 7 разрешени записи он срабатывает и на вход устройства 2 ввода проходит сигнал, разрешающий запись информации «1 в первый разр д (20) регистра 1.This pulse, passed the element "OR 12", is fed to the input of the counter 10, changing its phase state, with respect to "zero. Now both bits 24, 25 go to the “single state after three pulses of the first cycle (the fourth pulse is the driver pulse). At the transition of bits 24, 25 to the state “b”, the element “And 9” is triggered and the signal from its output goes to the inputs of the elements “And 7 and 8. Signals from the synchronization unit 17 are supplied to the other inputs of these circuits. The recording signal received at the input of block 17 via bus 14 is synchronized by the shaper signal so that at the output 18 of this block a write signal appears only at the end of the pulse from the shaper. When the signals at the input of the element "And 7 of the recording resolution coincide, it is triggered and a signal is sent to the input of the input device 2 allowing the recording of information" 1 for the first time (20) of register 1.
После заполнени регистра, ввиду того, что емкость данного накопител равна числу состо ний счетчика адресов, счетчик снова находитс в «нулевом фазовом состо нии иAfter filling the register, since the capacity of this accumulator is equal to the number of states of the address counter, the counter is again in the "zero phase state and
10 можно начать процесс считывани информации .10, you can begin the process of reading information.
С приходом каждого сигнала считывани по шине 15 срабатывает формирователь и импульс с его выхода измен ет шаг за шагомWith the arrival of each read signal on the bus 15, the driver and the pulse from its output changes step by step
15 фазовое состо ние счетчика. С каждым сигналом считывани срабатывают элемент «И 9 и блок синхронизации, причем сигнал считывани , синхронизированный сигналом формировател (по заднему фронту), по вл етс на15 phase meter status. Element "9" and a synchronization block are triggered with each read signal, and the read signal synchronized by the shaper signal (on the falling edge) appears on
20 выходе 19 блока 17.20 output 19 of the block 17.
При совпадении сигналов на элементе «И 8 на его выходе образуетс сигнал разрешени считывани , под воздействием которого открываетс устройство 3 вывода. Информаци , котора в этот момент находилась в последнем разр де (23) регистра, по вл етс на выходных шинах 5. Во врем считывани информаци выходит из накопител в том же пор дке , в каком она записывалась (буферный режим работы ЗУ). Длительность выходных сигналов равна или периоду повторени импульсов первого такта или времени между задним фронтом импульса второго такта и задним фронтом р дом сто щего импульсаWhen the signals on the element "AND 8" coincide, an output readout signal is formed at its output, under the influence of which the output device 3 is opened. The information that at that moment was in the last bit (23) of the register appears on the output bus 5. During the reading, the information comes out of the accumulator in the same order in which it was recorded (buffer memory mode). The duration of the output signals is equal to either the repetition period of the pulses of the first cycle or the time between the trailing edge of the pulse of the second cycle and the trailing edge of the standing pulse
5 первого такта. Как и во всех циклических ЗУ, в предлагаемом БЗУ минимальное врем записи и считывани информации в регистре сдвига. Длительность входных сигналов записи и считывани и информационных сигналов5 first bar. As in all cyclic memories, in the proposed BZU there is a minimum time of writing and reading information in the shift register. Duration of the input signals of recording and reading and information signals
0 должна быть равна Г+Дтсинхр., где Т - период обращени информации в регистре; Атсинхр. - задержка сигналов записи и считывани в блоке синхронизации. Блок синхронизации легко выполнить, например на двух / - /(-триггерах. На входы / и R одного из них подаютс сигналы записи, на входы / и / другого - сигналы считывани , на тактовые входы обоих триггеров - сигналы с выхода формировател , а па входы0 must be equal to Г + Дтсинхр., Where Т is the period of information circulation in the register; Atsinkhr. - delay of the write and read signals in the synchronization unit. The synchronization block is easy to perform, for example, two / - / (- triggers. The inputs / and R of one of them are given recording signals, the inputs / and / of the other are read signals, the clock inputs of both triggers are output from the driver, and pa inputs
0 К - уровни «О. При таком построении схемы синхронизации единичные сигналы записи и считывани на выходах Q триггеров по вл ютс по окончании импульса с формировател и оканчиваютс с окончанием сигналов записи0 K - levels “O. With this construction of the synchronization circuit, single write and read signals at the outputs Q of the flip-flops appear at the end of the pulse from the driver and end with the end of the write signals
5 и считывани . Формирователь представл ет собой обычную схему на двух / - /(-(или другого типа) триггерах.5 and read. The former is a conventional scheme on two / - / (- (or other type) triggers.
Наличие в БЗУ формировател одиночных импульсов, элементов «И 9 и «ИЛИ 12, позволившее реализовать фазовый признак дл записи и считывани информации в регистр сдвига, дает возможность сократить количество необходимого оборудовани дл управлени накопителем на регистрах и сделать его независимым от емкости БЗУ, сделать схемуThe presence in the BZU of a single pulse generator, the elements of "AND 9 and" OR 12, which allowed to realize the phase indication for writing and reading information into the shift register, makes it possible to reduce the amount of necessary equipment to control the register drive and make it independent
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU2008981A SU493805A1 (en) | 1974-03-27 | 1974-03-27 | Buffer storage device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU2008981A SU493805A1 (en) | 1974-03-27 | 1974-03-27 | Buffer storage device |
Publications (1)
Publication Number | Publication Date |
---|---|
SU493805A1 true SU493805A1 (en) | 1975-11-28 |
Family
ID=20579784
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU2008981A SU493805A1 (en) | 1974-03-27 | 1974-03-27 | Buffer storage device |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU493805A1 (en) |
-
1974
- 1974-03-27 SU SU2008981A patent/SU493805A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US3781824A (en) | Solid state crash recorder | |
SU493805A1 (en) | Buffer storage device | |
GB1311203A (en) | Memory device | |
SU441642A1 (en) | Delay line | |
SU696436A1 (en) | Device for time referencing from the same origin of time intervals | |
SU444240A1 (en) | Buffer storage device | |
SU743030A1 (en) | Memory | |
SU489124A1 (en) | Device for recording information | |
SU1317486A1 (en) | Device for checking memory blocks | |
SU1265856A1 (en) | Control device for domain memory | |
SU487417A1 (en) | Memory device | |
JPH0411388Y2 (en) | ||
SU378832A1 (en) | DEVICE INPUT INFORMATION | |
SU450233A1 (en) | Memory device | |
SU616654A1 (en) | Control unit for buffer storage | |
SU424196A1 (en) | DEVICE FOR READING AND CONTROL OF INFORMATION WITH PERFOCART | |
SU1049976A1 (en) | Programmable read-only memory | |
SU497637A1 (en) | One-shift shift register | |
SU643973A1 (en) | Device for control of storage element-based accumulator with non-destructive reading-out of information | |
SU832603A1 (en) | Internal storage unit testing device | |
SU1020863A1 (en) | Control device or domain storage | |
SU809345A1 (en) | Storage unit control device | |
SU1003151A1 (en) | Storage device with information check at recording | |
SU1328788A2 (en) | Multichannel meter of time intervals | |
SU1368919A1 (en) | Arrangement for converting data format in domain memory |