SU451092A1 - Voltage multiplier - Google Patents
Voltage multiplierInfo
- Publication number
- SU451092A1 SU451092A1 SU1860759A SU1860759A SU451092A1 SU 451092 A1 SU451092 A1 SU 451092A1 SU 1860759 A SU1860759 A SU 1860759A SU 1860759 A SU1860759 A SU 1860759A SU 451092 A1 SU451092 A1 SU 451092A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- resistor
- output
- voltage multiplier
- control amplifier
- resistors
- Prior art date
Links
Landscapes
- Control Of Amplification And Gain Control (AREA)
- Amplifiers (AREA)
Description
1one
Р1зобретение относитс к аналоговой вычислительной технике.The invention relates to analog computing.
Известны множительные устройства, содержащие два блока с переменным коэффициентом иередачи, каждый из которых содержит операционный усилитель с дифференциальным входом и мостовую схему, образованную двум резисторами, полевым транзистором и резисторным делителем напр жени , включенную на входе операционного усилител , а также управл ющий усилитель, включенный на выходе первого блока с переменным коэффициентом передачи.Multiplying devices are known that contain two units with a variable transmission factor, each of which contains an operational amplifier with a differential input and a bridge circuit formed by two resistors, a field-effect transistor and a resistor-type voltage divider connected at the input of the operational amplifier, as well as a control amplifier included at the output of the first block with a variable transmission coefficient.
Однако недостаточно высока точность перемножени обусловлена наличием температурных погрешностей, вызванных изменением тока затвора полевых транзисторов.However, the multiplication accuracy is not high enough due to the presence of temperature errors caused by a change in the gate current of field-effect transistors.
Цель изобретени - повышение точности перемножени .The purpose of the invention is to improve the accuracy of multiplication.
Дл этого выход управл ющего усилител соединен через резистор со средней точкой резисторного делител напр жени каждого блока с переменным коэффициентом передачи.For this, the output of the control amplifier is connected via a resistor to the midpoint of the resistor voltage divider of each unit with a variable gain.
На чертеже представлена схема устройства.The drawing shows a diagram of the device.
Устройство содержит блоки 1 и 2 с переменным коэффициентом передачи, каждый из которых содержит операционный усилитель 3 (4) с дифференциальным входом, полевые транзисторы 5 (6) и резисторы 7-12 (13-18). Кроме того, в состав устройства входит управл ющий усилитель 19, выход которого через резисторы 20 и 21 соединен со средними точка.ми резисторных делителей напр жени 7 и 8 (13 и 14) каждого блока с переменнымThe device contains blocks 1 and 2 with a variable transmission coefficient, each of which contains an operational amplifier 3 (4) with a differential input, field-effect transistors 5 (6) and resistors 7-12 (13-18). In addition, the device includes a control amplifier 19, the output of which through resistors 20 and 21 is connected to the middle point of resistor voltage dividers 7 and 8 (13 and 14) of each unit with variable
коэффициентом передачи.transfer ratio.
При таком соединении изменение напр жени выходе управл ющего усилител передаетс одновременно на вход обоих усилителей , благодар чему происходит частична With such a connection, a change in voltage at the output of the control amplifier is transmitted simultaneously to the input of both amplifiers, due to which partial
компенсаци указанной погрешности.compensation of the specified error.
Предмет изобретени Subject invention
Устройство дл умножени напр жений, содержащее два блока с переменным коэффициентом передачи, каждый из которых содержит операциопный усилитель с дифференциальным входом и мостовую схему, образованную двум резисторами, полевым транзистором и резисторным делителем напр жени , включенную на входе операционного усилител , а также управл ющий усилитель, включенный на выходе первого блока с переменным коэффициентом передачи, отличающеес тем, что, с целью повышени точности перемножени , выход управл ющего усилител соединен через резистор со средней точкой резисторного делител напр жени каждого блока с псременным коэффициентом передачи.A device for multiplying voltages, containing two variable-gain units, each containing a differential amplifier with a differential input and a bridge circuit formed by two resistors, a field-effect transistor and a resistor-type voltage divider connected to the input of the operational amplifier, as well as a control amplifier included at the output of the first block with a variable transmission coefficient, characterized in that, in order to increase the multiplication accuracy, the output of the control amplifier is connected via a mid-resistor resistor of the voltage divider of each block with a psemnereny gain.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1860759A SU451092A1 (en) | 1972-12-19 | 1972-12-19 | Voltage multiplier |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1860759A SU451092A1 (en) | 1972-12-19 | 1972-12-19 | Voltage multiplier |
Publications (1)
Publication Number | Publication Date |
---|---|
SU451092A1 true SU451092A1 (en) | 1974-11-25 |
Family
ID=20536093
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1860759A SU451092A1 (en) | 1972-12-19 | 1972-12-19 | Voltage multiplier |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU451092A1 (en) |
-
1972
- 1972-12-19 SU SU1860759A patent/SU451092A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU451092A1 (en) | Voltage multiplier | |
US3525860A (en) | Analog multiplying/dividing devices using photoconductive means | |
SU896636A1 (en) | Logarithmic amplifier | |
US3529245A (en) | Capacitor soakage compensation | |
SU708247A1 (en) | Device for computing the ratio of uni-polar signals | |
SU375753A1 (en) | LOGARIFMIC AMPLIFIER | |
SU372673A1 (en) | RESISTANCE CONVERTER TO CODE | |
SU519695A1 (en) | Analog dividing device | |
SU947872A1 (en) | Analogue dividing device | |
SU591870A1 (en) | Multiplier | |
GB1129521A (en) | Improvements in multiplicative modulator | |
SU505994A1 (en) | "Null-organ for analog-to-digital converter | |
SU366543A1 (en) | DIFFERENTIAL AMPLIFIER | |
SU746311A1 (en) | Apparatus for measuring dc voltage | |
SU514298A1 (en) | Element of the computing environment | |
SU407422A1 (en) | MULTI-CHANNEL AMPLIFIER | |
SU564708A1 (en) | Measuring amplifier | |
SU506110A1 (en) | Controlled attenuator | |
SU396694A1 (en) | DEVICE FOR MODELING QUASI-NEGATIVE RESISTANCE | |
SU407333A1 (en) | DEVICE FOR DIVIDING VOLTAGES | |
SU599283A1 (en) | Analogue storage | |
SU1119039A1 (en) | Voltage limiter | |
SU813794A1 (en) | Resistange regulator | |
SU1487071A1 (en) | Analog multiplier | |
SU894732A1 (en) | Integrating device |