[go: up one dir, main page]

SU439908A1 - Устройство дл измерени средних временных задержек сигнала - Google Patents

Устройство дл измерени средних временных задержек сигнала

Info

Publication number
SU439908A1
SU439908A1 SU1759826A SU1759826A SU439908A1 SU 439908 A1 SU439908 A1 SU 439908A1 SU 1759826 A SU1759826 A SU 1759826A SU 1759826 A SU1759826 A SU 1759826A SU 439908 A1 SU439908 A1 SU 439908A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
circuit
average signal
signal delays
measuring average
Prior art date
Application number
SU1759826A
Other languages
English (en)
Inventor
Авенир Иванович Ильенко
Людмила Вячеславовна Молчанова
Original Assignee
Новосибирский электротехнический институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Новосибирский электротехнический институт filed Critical Новосибирский электротехнический институт
Priority to SU1759826A priority Critical patent/SU439908A1/ru
Application granted granted Critical
Publication of SU439908A1 publication Critical patent/SU439908A1/ru

Links

Landscapes

  • Arrangements For Transmission Of Measured Signals (AREA)

Description

1
Изобретение относитс  к импульсной технике и может быть использовано дл  измерени  динамических иараметров логических интегральиых схем типа «И-ИЛИ-НЕ.
Известно устройство дл  измерени  задержек , содержащее кольцевой генератор н-а логических схемах с инвертированием, к JICTOMиику питани  которого подключепа через выключатель обмотка реле, нормально разомкнутые контакты которого подключены к одному из входов первой логической схемы.
С целью иовышени  точности измерений в нем первый вход каждой логическо1 г схемы подключен ко второму входу последуюнлей логической схемы, причем первый вход одной из логических схем соедииеи со вторым входом последующей логической схемы через нормально замкнутые контакты реле.
На чертеже приведеиа блок-схема предлагаемого устройства, содержащего кольцевой генератор на логических схемах /, 2, 3, 4 с инвертированием, к источнику иитаии  которого через выключатель 5 иодключена обмотка реле 6, нормально разомкнутые контакты 7 реле иодключеиы к одному из входов логпческой схемы 1.
Первый 1ВХОД схемы / соедииеи со вторым входом схемы 2, первый вход схемы 2 соединен со вторым входом схемы 3, первый вход
схемы 3 соединен со вторым входом схемы 4 через нормально замкнутый контакт 8.
Работает устройство следующим образом.
В исходном состо нии реле 6 выключено и период частоты кольцевого генератора равен удвоеииой сумме средних задержек схем /, 2, Х 4. При включении реле 6 на выходе схемы ) устанавливаетс  высокий потенциал (логическа  едииица), а остальные схемы образуют кольцевой генератор. Период частоты генератора теперь равен удвоеииой сумме задержек распространени  сигнала схем 2, 3, 4. Следовательно , средн   задержка распространени  сигнала провер емой схемы / равна полуразиости измер емых периодов.
Предмет изобретеии 
Устройство дл  измерени  средиих временных задержек сигнала, содержащее кольцевой генератор «а логических схемах с иивертироваинем , к источнику интани  которого иодключена через выключатель обмотка реле, иормальио разомкнутые контакты которого подключены к одному из входов первой логической схемы, отличающеес  тем, что, с иельЕО иовышеии  точности измерений, в нем первый вход каждой логической схемы подключеи ко второму входу последующей логической схемы , причем первый вход одной из логических схем соединен с вторым входом последуюи;ей
логической схемы через нормально зал кнутыс контакты реле.
SU1759826A 1972-03-16 1972-03-16 Устройство дл измерени средних временных задержек сигнала SU439908A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1759826A SU439908A1 (ru) 1972-03-16 1972-03-16 Устройство дл измерени средних временных задержек сигнала

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1759826A SU439908A1 (ru) 1972-03-16 1972-03-16 Устройство дл измерени средних временных задержек сигнала

Publications (1)

Publication Number Publication Date
SU439908A1 true SU439908A1 (ru) 1974-08-15

Family

ID=20506698

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1759826A SU439908A1 (ru) 1972-03-16 1972-03-16 Устройство дл измерени средних временных задержек сигнала

Country Status (1)

Country Link
SU (1) SU439908A1 (ru)

Similar Documents

Publication Publication Date Title
SU439908A1 (ru) Устройство дл измерени средних временных задержек сигнала
ES402247A1 (es) Perfeccionamientos en generadores de impulsos de fases mul-tiples sensibles a la frecuencia.
SU647625A1 (ru) Устройство дл измерени динамических параметров триггеров
SU408234A1 (ru) Цифровой фазометр
SU121597A1 (ru) Способ определени коэффициента автокоррел ции нормальных случайных процессов
SU427231A1 (ru) Отсчетно-измерительное устройстводля двухчастотных лазерныхинтерферометров
ES435128A1 (es) Dispositivo electronico biestable, comprobable durante el funcionamiento.
SU951203A1 (ru) Измеритель динамических параметров электронных устройств
SU533905A1 (ru) Цифровой, усредн ющий измеритель временных интервалов
GB1142880A (en) Improvements in electrical circuits
JPS5251976A (en) Chatter time measuring system
SU429408A1 (ru)
SU545966A1 (ru) Способ измерени времени задержки
SU474931A1 (ru) Стохастический преобразователь врем -импульсного типа
SU472326A1 (ru) Утройство дл измерени временных интервалов
SU505127A1 (ru) Измеритель времени переходного процесса установлени частоты
SU414543A1 (ru)
SU374722A1 (ru) УСТРОЙСТВО дл ФОРА1ИРОВАНИЯ ИМПУЛЬСОВ ПРИ ДИСКРЕТНОМ ИЗМЕРЕНИИ ЧАСТОТЫ
SU432431A1 (ru) Устройство для измерения динамических параметров микросхем
SU1243039A1 (ru) Запоминающее устройство с самоконтролем
SU474758A1 (ru) Узкодиапазонный аналоговый частотомер
SU447628A1 (ru) Интегрирующий цифровой вольтметр
SU417749A1 (ru)
SU386398A1 (ru) УСТРОЙСТВО дл ИЗМЕРЕНИЯ КОРРЕЛЯЦИОННОЙ
RU1812514C (ru) Устройство цифрового измерени частоты