SU429422A1 - Трехвходовый сумматор - Google Patents
Трехвходовый сумматорInfo
- Publication number
- SU429422A1 SU429422A1 SU1820817A SU1820817A SU429422A1 SU 429422 A1 SU429422 A1 SU 429422A1 SU 1820817 A SU1820817 A SU 1820817A SU 1820817 A SU1820817 A SU 1820817A SU 429422 A1 SU429422 A1 SU 429422A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- transistors
- emitter
- information
- input
- transistor
- Prior art date
Links
Landscapes
- Logic Circuits (AREA)
Description
1
Предлагаемый трехвходовый сумматор относитс к логическим устройствам и может быть использован дл построени комбинационных сумматоров ЦВМ, а также в цеп х аппаратного контрол и управлени .
Известные устройства подобного типа многокаскадны и задержка прохождени сигнала в них определ етс числом последовательно соединенных каскадов.
Дл повышени быстродействи входы предложенного сумматора соединены соответственно с попарно соединенными базами информационных транзисторов, коллекторы опорных транзисторов соединены с базами соответствующих эмиттерных повторителей, причем коллекторы опорных транзисторов первых трех переключателей тока соединены с коллекторами информационных транзисторов двух других соответствующих переключателей , а эмиттеры информационных транзисторов трех других переключателей тока подключены к эмиттерам общего трехэмиттерного опорного транзистора.
На чертеже представлена принципиальна схема сумматора.Она содержит шесть переключателей тока OTi-ПТб, каждый из которых состоит из опорного и информационного транзисторов, причем ПТ4-ПТб соединены по схеме И. Поэтому в них опорные транзисторы заменены
одним трехэмиттерным транзистором. Четыре эмиттерных повторител ЭП1--ЭП4 объединены по выходу и подключены к общему нагрузочному резистору. Коллектор первого опорного транзистора соединен с коллекторами второго и шестого информационных транзисторов и подключен к входу первого эмиттерного повторител . Коллектор второго опорного транзистора соединен с коллекторами третьего и четвертого информационных транзисторов и подключены к входу второго эмиттерного повторител . Коллектор третьего опорного транзистора соединен с коллекторами первого и п того информационных транзисторов и подключен к входу третьего эмиттерного повторител . Коллектор трехэмиттерного опорного транзистора подключен к вхопу четвертого эмиттерного повторител . Базы первого и четвертого, второго и п того, третьего и шестого информационных транзисторов соединены попарно и подключены ко входам сумматора.
Работа устройства происходит следующим образом.
В исходном состо нии, т. е. когда все слагаемые равны нулю (), открыты все опорные транзисторы и на их коллектора а следовательно, на выходе схемы уровень потенциала низкий (). Пусть х, у 0, . Тогда открыты первый и четвертый информационные транзисторы и опорный трехэмиттерный транзистор по двум эмиттерам . Следовательно на входе второго, третьего и четвертого эмиттерных повторителей уровни потенциала низкие, а на входе первого эмиттерного повторител высокий уровень.
Поскольку эмиттерные повторители соединены по схеме «ИЛИ дл высокого уровн , то на выходе схемы уровень потенциала высокий ().
Пусть теперь , , . Тогда открыты первый, второй, четвертый и шестой информационные транзисторы и мпогоэмиттерный опорный транзистор по одному эмиттеру . Поэтому иа входах всех эмиттерных повторителей, как и на выходе схемы, уровень потенциала низкий ().
При опорный многоэмиттерный транзистор заперт по всем эмиттерам. Поэтому на его коллекторе, следовательно, на выходе схемы получим высокий уровень потенциала ().
Таким образом, схема реализует переключательную функцию
5 : xyz V -xyz V -xyz V xyz
Диоды, шунтирующие коллекторные резисторы , предназначены дл ограничени потенциала на коллекторной шине снизу, когда открыты два транзистора или более, подключенных к данной шине. Этим предотвращаетс пр мое смещение коллекторного перехода, а следовательно, насыщение соответствующего транзистора.
Предлагаема схема вл етс однокаскадной и задержка сигнала в ней равна t-1.
Предмет изобретени
Трехвходовый сумматор, содержащий эмиттерные повторители и переключатели тока, состо щие из информационного и опорного
транзисторов с резистором в эмиттерной цепи, отличающийс тем, что, с целью повышени быстродействи , входы сумматора соединены соответственно с попарно соединенными базами информационных транзисторов,
коллекторы опорных транзисторов соединены с базами соответствующих эмиттерных повторителей , причем коллекторы опорных транзисторов первых трех переключателей тока соединены с коллекторами информационных
транзисторов двух других соответствующих переключателей, а эмиттеры информационных транзисторов трех других переключателей тока подключены к эмиттерам общего трехэмиттериого опорного транзистора.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1820817A SU429422A1 (ru) | 1972-08-14 | 1972-08-14 | Трехвходовый сумматор |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1820817A SU429422A1 (ru) | 1972-08-14 | 1972-08-14 | Трехвходовый сумматор |
Publications (1)
Publication Number | Publication Date |
---|---|
SU429422A1 true SU429422A1 (ru) | 1974-05-25 |
Family
ID=20524887
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1820817A SU429422A1 (ru) | 1972-08-14 | 1972-08-14 | Трехвходовый сумматор |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU429422A1 (ru) |
-
1972
- 1972-08-14 SU SU1820817A patent/SU429422A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US3783307A (en) | Analog transmission gate | |
US3129340A (en) | Logical and memory circuits utilizing tri-level signals | |
US4041326A (en) | High speed complementary output exclusive OR/NOR circuit | |
US3519810A (en) | Logic element (full adder) using transistor tree-like configuration | |
US3493785A (en) | Bistable circuits | |
US3660678A (en) | Basic ternary logic circuits | |
US3430070A (en) | Flip-flop circuit | |
US3319086A (en) | High speed pulse circuits | |
GB1279182A (en) | Improvements in or relating to parity checking circuits | |
US3339089A (en) | Electrical circuit | |
US3219845A (en) | Bistable electrical circuit utilizing nor circuits without a.c. coupling | |
US3430071A (en) | Logic circuit | |
US3532909A (en) | Transistor logic scheme with current logic levels adapted for monolithic fabrication | |
SU429422A1 (ru) | Трехвходовый сумматор | |
US3183370A (en) | Transistor logic circuits operable through feedback circuitry in nonsaturating manner | |
US3416003A (en) | Non-saturating emitter-coupled multi-level rtl-circuit logic circuit | |
US3156830A (en) | Three-level asynchronous switching circuit | |
US3248529A (en) | Full adder | |
US3917959A (en) | High speed counter latch circuit | |
US3403266A (en) | Clock-pulse steering gate arrangement for flip-flop employing isolated gate controlled charging capactitor | |
US3116425A (en) | Bistable stages having negative resistance diodes and inductors | |
US3885169A (en) | Storage-processor element including a bistable circuit and a steering circuit | |
US3099753A (en) | Three level logical circuits | |
US2979625A (en) | Semi-conductor gating circuit | |
US3250921A (en) | Bistable electric device |