SU416849A1 - - Google Patents
Info
- Publication number
- SU416849A1 SU416849A1 SU1768715A SU1768715A SU416849A1 SU 416849 A1 SU416849 A1 SU 416849A1 SU 1768715 A SU1768715 A SU 1768715A SU 1768715 A SU1768715 A SU 1768715A SU 416849 A1 SU416849 A1 SU 416849A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- circuit
- counter
- channel
- channels
- counters
- Prior art date
Links
- 238000010586 diagram Methods 0.000 description 2
- 238000009825 accumulation Methods 0.000 description 1
- 230000001419 dependent effect Effects 0.000 description 1
- 230000036039 immunity Effects 0.000 description 1
- 238000009434 installation Methods 0.000 description 1
Description
1
Изобретение относитс -к вычислительной технике и может быть использовано в многоканальных устройствах дл выдачи лоследовательносги временных меток.
Известны многоканальные устройства дл выдачи временных меток, содержащие в каждом канале счетчик им-пульсов, выходы которого через дешифраторы подключены к единичны1М и нулевым входам три,пгеров, схему коррекции счетчика, мажаритарные элементы, схемы «И, «ИЛИ, «НЕ, шины входных и выходных сигналов и шины сигналов обмена. Однако эти устройства обладают недостаточной помехозащищенностью, так как не позвол ют восстановить работоспособность после останова счетчиков трех каналов в разных точ1ках синхронизаЦии, который может иметь место в следующих случа х: лри сбое в двух или трех каналах; при сбое в одном или двух каналах и неисправности в третьем канале.
Целью изобретени вл етс восстановление работоспособности устройства после останова счетчиков всех каналов в ;разных точках синхронизации.
Дл этого устройство содержит дополнительно в каждом канале анализатор ICOCTOHни счетчиков со схемой выбора точек синхронизации , .входы которого подключены к единичным выходам триггеров собственного канала и шинам обмена последуюш,его и предыду2
щего каналов, а выходы через схемы «ИЛИ - ко входам соответствующих мажоритарных элементов.
Иа чертеже представлена схема одного «анала предлагаемого устройства с п мажоритарными элементами (дл случа трехканального исполнени ).
Устройство содержит IB каждом канале счетчик 1 импульсов, выходы которого через дешифраторы 2 И 3 подключены к единичным и нулевым входам триггеров 4 (п триггеров); схему 5 коррекции счетчика; мажоритарные элементы 6 (п элементов); схему 7 схемы 8 (п схем) схему 9 схемы 10
(п схеме) схемы 11, 12, 13 щины 14 (п шин) сигналов обмена второго канала; шины 15 (п щин) сигналов обмена третьего канала, которые совместно с единичными выходами 16 (п выходов) триггеров 4 подключены ко входам анализатора 17 состо ни счетчиков со схемой выбора точек синхронизации , выходы 18 (п выходов) которого подключены ко входам схем 10 щины 19 тактовых импульсов.
Анализатор 17 выполн ет две функции: оценивает состо ние счетчиков во всех каналах г. выбирает точку синхронизации в случае, если все три канала остановились в трех разных точках. 0,н может состо ть, в частности, из
схем «PI и схемы «ИЛИ.
Перед началом работы счетчИК 1 импульсов в каждом канале устанавливаетс в исходное состо ние, а триггеры 4 - в лулевое (цепи устаноаки счетчика 1 и тр-иггерО;В 4 в нулевое состо ние на че|ртеже «е показаны). Работа ус-лройства начинаетс с иодачи ло шине 19 носледовательно.сти тактовых нмлульсов. Через Схему 7 «И тактовые импульсы поступают на вход счетчика 1. После накоплени счетчиком 1 количества имлульсов, соопвегствующего первой временной -метке (точке сиихропизации ), да первом выходе дешифратора 2 ;после аканчани тактового имлульса по вл етс сигнал, который устанавливает в единичное состо ние триггер 4-1. Сигнал с выхода триггера 4-1 .по шине 16-1, поступа через схему 9 «ИЛИ и 13 «НЕ, занирает схему 7 «И, iB .результате чего поступление тактовых И мпульсо;в на вход счетчика 1 П|ре Кращаетс . Выходной сигнал триггера 4-1 через схему 10-1 «ИЛИ открывает мажоритарный элемент 6-1 во всех каналах по одному из входов . Кроме того, он посту1пает на вход анализатора 17. Однако сигнал па выходе апалнзатора пе .по вл етс .
При поступлении хоти бы па один и.ч двух других входов мажоритарного элемента 6аналогичного сигнала по шинам 14-1 или 15-1 он срабатывает, запирает через схему 9 «ИЛИ и схему 13 «НЕ схему 7 «И, а также открывает схему 8-1 «И. Такие же операции Осушествл ютс и в соседних каналах. Очередной тактовый импульс в каждом канале проходит через схему 8-1 «И, открытую сигналом с .выхода .мажоритарного элемента 6-1, и при помоши схемы 5 коррекции счетчика угта.навлисвает в счетчике 1 код на единицу больше того, который соответствует первой времениой метке. Дл того, чтобы на первом выходе дешифратора 3 по вилс сигнал, возвраш ,ающий триггер 4-1 IB нулевое состо ние, необходимо 1выполнепие двух условий: во-первых , код в счетчике 1 должен быть на едииицу больше Кода первой .временной .метки и, во-вторых, должен закончитьс тактовый импульс на шине 19. Вследствие этого снимаетс сигнал запрета, поступающий с выхода схемы 11 «НЕ на вход дешифратора 3. Следуюшнй входной тактовый импульс с .шины 19 ноступает на вход счетчика 1 через схему 7 «И. Счетчик 1 .в каждом канале продолжает веста счет числа импульсов, начина с состо ни , установленного схемой 5 коррекции счетчика при сраба1Ъ1вании схемы 8-1 «И.
Рассмотрим случай, когда первый канал ..ра ботает верно, а во 1втором и третье.м каналах произошел сбой. В этом случае может оказатьс , что код в счетчике 1 первого канала меньше кода t-ой, .второго - /-ой и третьего - fe-ой точкам синхронизации. В этой ситуации устройство перестает функционировать. Дл того, чтобы исключить такую возможность, необходимо прежде всего провести коррекцию состо ни счетчиков 1, т. е. записать в счетчнках 1 всех каналов один тот же код. При этом необходимо определить, в какую из точек .сиихроннзации следует установить счетчнки 1. Проще (Всего осуществить принудительное возв.рашение счетчиков 1 всех каналов в первую точку синхронизации. Дл этого слуЖит анализатор 17 состо .ни счетчика со схемой выбора точек синхронизации. Схема а.пализатора может быть различпой.
Н р е д м е i н з о б р е т е н н
Многоканальное устройство дл выдачи последовательности временных меток, зависимое от авт. св. № 371581, отличающеес тем, что, с целью восстановлени работоспособности после останова счетчиков всех каналов в разных точках синхронизации, оно соде.рж.ит дополнительно в каждом канале анализатор состо ни счетчиков со схемой выбора точек синхронизации, входы которого подключены к единичным выходам триггеров собственного канала н шинам обмена последующего н предыдущего Каналов, а выходы через схемы «ИЛИ 1нодключепы ко входам соответстБующих мажоритарных элементов.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1768715A SU416849A2 (ru) | 1972-04-06 | 1972-04-06 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1768715A SU416849A2 (ru) | 1972-04-06 | 1972-04-06 |
Publications (2)
Publication Number | Publication Date |
---|---|
SU416849A1 true SU416849A1 (ru) | 1974-02-25 |
SU416849A2 SU416849A2 (ru) | 1974-02-25 |
Family
ID=20509399
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1768715A SU416849A2 (ru) | 1972-04-06 | 1972-04-06 |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU416849A2 (ru) |
-
1972
- 1972-04-06 SU SU1768715A patent/SU416849A2/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU416849A1 (ru) | ||
SU1297050A1 (ru) | Устройство дл контрол срабатывани клавиш наборного пол | |
SU1166294A1 (ru) | Распределитель | |
SU462300A1 (ru) | Датчик испытательных комбинаций параллельного кода | |
SU401998A1 (ru) | УСТРОЙСТВО дл КОНТРОЛЯ ЦЕПЕЙ УПРАВЛЕНИЯ | |
SU520593A1 (ru) | Резервированное устройство дл синхронизации сигналов | |
SU1265995A1 (ru) | Резервированный делитель частоты | |
SU411648A1 (ru) | ||
SU739537A1 (ru) | Устройство дл мажоритарного выбора сигналов | |
SU1401462A1 (ru) | Устройство дл контрол логических блоков | |
SU792249A1 (ru) | Устройство восстановлени информации | |
SU1262502A1 (ru) | Устройство дл поиска перемежающихс неисправностей | |
SU511686A1 (ru) | Многоканальный формирователь временных меток | |
SU1566351A1 (ru) | Устройство дл контрол информационной последовательности импульсов | |
SU966914A1 (ru) | Двоичный счетчик с контролем ошибок | |
SU771873A1 (ru) | Распределитель импульсов | |
SU1264206A1 (ru) | Устройство коммутации дл систем многоканального контрол и управлени | |
SU902074A1 (ru) | Кольцевой сдвигающий регистр | |
SU1221769A1 (ru) | Трехканальное резервированное устройство дл синхронизации сигналов | |
SU1223232A1 (ru) | Устройство дл контрол двух импульсных последовательностей | |
SU1264186A1 (ru) | Устройство дл контрол цифровых блоков | |
SU1424018A1 (ru) | Устройство дл установки микропроцессоров в исходное состо ние | |
SU1566487A1 (ru) | Преобразователь кодов | |
SU1156111A1 (ru) | Устройство телеуправлени | |
SU849497A2 (ru) | Резервированный делитель частоты |