SU413450A1 - - Google Patents
Info
- Publication number
- SU413450A1 SU413450A1 SU1640785A SU1640785A SU413450A1 SU 413450 A1 SU413450 A1 SU 413450A1 SU 1640785 A SU1640785 A SU 1640785A SU 1640785 A SU1640785 A SU 1640785A SU 413450 A1 SU413450 A1 SU 413450A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- adder
- output
- inputs
- signal
- Prior art date
Links
Landscapes
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
Description
Предлагаемое устройство предпазначено дл использовани в след щих системах фазового управлени с двухотсчетным датчиком угла рассогласовани .
Известны синхронизирующие устройства двухотсчетных след щих систем, содержащие фазовый дискриминатор, выход которого соединен через ключ с одним из входов сумматора , а вход - с первым входом устройства, сдвигающий сумматор, св занный с вторым входом устройства и источником сдвигающего напр жени , блок задани сигнала грубого отсчета, подключенный к второму входу сумматора .
Однако известные устройства не обеспечивают высокой точности отсчета из-за нестабильности электромеханических релейных элементов и неоптимальных режимов работы полупроводниковых приборов, примен емых в них. Вследствие этого также происходит относительпое суженпе диапазона синхронизации.
Предлагаемое устройство отличаетс тем, что оио содержит два формировател однонол рных сигналов, Е5ход одного из которых соединен с выходогЛ сдвигающего сумматора, а вход второго - с вторым входом устройства, два триггера, два элемента «НЕ и элемент «И, два входа которого подключены к первым вг ходам триггеров, а выход - к второму входу ключа. При этом нервые входы триггеров соединены с выходом второго элемента «ПЕ, вторые входы - с входом этого элемента «ПЕ. Третий вход первого триггера св зан с выходом первого элемента «НЕ, а третий вход второго триггера - с входом этого элемента «НЕ. Вторые выходы триггеров соединены с входами блока задани сигнала грубого отсчета.
Это позвол ет повысить точность отсчета,
расщирить диапазон фазовой синхронизании,
обеспечить неразрывность сигнала управлени
на выходе устройства и, следовательно, улучщить динамические характеристики системы
в момент перехода с грубого отсчета на точный и наоборот.
На чертеже приведена блок-с.хема синхронизирующего устройства двухотсчетной след щей системы.
В нее введены фазовый дискриминатор 1, ключ 2, блок 3 задани сигнала грубого отсчета , сумматор 4, сдвигающий сумматор 5, формирователи 6 и 7 однонол рных сигналов, элементы «НЕ 8 и 9, триггеры 10 и 11, элемент «И 12, источник 13 сдвигающего напр жени . Синхронизирующее устройство работает следующим образом.
Сигнал с датчика грубого отсчета (на чертеже не показан) поступает на вход устройства и, суммиру сь со сдвигающим напр жением от источника 13 в сдвигаюн1,ем су.мматоре 5,
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1640785A SU413450A1 (ru) | 1971-03-30 | 1971-03-30 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1640785A SU413450A1 (ru) | 1971-03-30 | 1971-03-30 |
Publications (1)
Publication Number | Publication Date |
---|---|
SU413450A1 true SU413450A1 (ru) | 1974-01-30 |
Family
ID=20470733
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1640785A SU413450A1 (ru) | 1971-03-30 | 1971-03-30 |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU413450A1 (ru) |
-
1971
- 1971-03-30 SU SU1640785A patent/SU413450A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
GB1462641A (en) | Systems for measuring the distance between two points | |
JPS6030451B2 (ja) | アナログ−周波数変換器 | |
GB1236198A (en) | A phase synchronising circuit | |
US4014025A (en) | Scalloping suppression system and method | |
SU413450A1 (ru) | ||
GB1432912A (en) | Automatic frequency correcotr for a local oscillator | |
GB1518188A (en) | Method and device for determining the phase position between signals | |
GB1237136A (en) | Improvements in or relating to synchronizers | |
SU656194A1 (ru) | Устройство дл синхронизации временных шкал | |
SU497708A1 (ru) | Фазовый дискиминатор | |
SU641640A2 (ru) | Устройство синхронизации | |
SU391495A1 (ru) | Фазовый различитель | |
SU687559A2 (ru) | Устройство автоматической подстройки частоты | |
SU363072A1 (ru) | Нелинейно-параметрическая самонастраивающаяся система | |
SU575768A2 (ru) | Устройство дл формировани импульсов | |
SU676938A1 (ru) | Преобразователь действующего значени переменного напр жени произвольной формы в посто нное | |
SU423102A1 (ru) | Импульсно-фазовая систел\а программногоуправления | |
US3013213A (en) | Jitterless pulse delayer using a synchronized delay circuit and duo-triode gate | |
GB1413608A (en) | Phase-controlled oscillator circuit | |
JPS5335495A (en) | Signal detector | |
SU758480A1 (ru) | Полосовой фильтр | |
SU375665A1 (ru) | Преобразователь угол — код | |
SU363229A1 (ru) | Резервированное устройство системы автоматического управления | |
JPS5368554A (en) | Wide-band phase synchronous receiver | |
SU428522A1 (ru) | Фазовый детектор |