SU406321A1 - COUNTER OF PULSES ON POTENTIAL LOGICAL ELEMENTS - Google Patents
COUNTER OF PULSES ON POTENTIAL LOGICAL ELEMENTSInfo
- Publication number
- SU406321A1 SU406321A1 SU1675081A SU1675081A SU406321A1 SU 406321 A1 SU406321 A1 SU 406321A1 SU 1675081 A SU1675081 A SU 1675081A SU 1675081 A SU1675081 A SU 1675081A SU 406321 A1 SU406321 A1 SU 406321A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- counter
- pulses
- trigger
- logical elements
- potential logical
- Prior art date
Links
Landscapes
- Power Sources (AREA)
Description
Изобретеиле относитс к области цифровой вычислительной техники и может использоватьс в приборах, содержащих многоразр дные счетчики, например в делител х частоты , ИНтепратора-х, програ ммчю-в-ременньгх устройствах :и т. д.The invention relates to the field of digital computing and can be used in devices containing multi-bit counters, for example, frequency dividers, Intraprator, programmable-in-line devices: etc.
Известны счетчики импульсов и .различные триггерные устройства на потенциальных логических элементах, содержащие на один разр д основной и вспомогательный триггер и управл ющие вентили, соединенные различным обр-азом. Питание всех элементов осуществл етс от одной, общей дл всех шины питани .Pulse counters and various trigger devices on potential logic elements are known, which contain one main and auxiliary trigger and one control valve connected by a different circuit. All elements are powered from one common to all power supply bus.
Недостатком подобных элементов вл етс больщОе потребление мощности от источника питани из-за посто .нно открытых управл ющих вентилей и вспомогательного триггера.The disadvantage of such elements is the large power consumption from the power source due to the constantly open control valves and the auxiliary trigger.
В р де применений большое потребление моилности вл етс недопустимым.In a number of applications, large consumption of power is unacceptable.
Цель изобретени - уменьн1ить потребл е .мую мощность счетчика импульсов от источника питани .The purpose of the invention is to reduce the power consumption of a pulse counter from a power source.
Поставленна цель достигаетс благодар введению в состав счетчика схемы задержкиформировател и электронного ключа, которые регулируют релшм питани счетчика.This goal is achieved by introducing a deformer circuit and an electronic key into the counter, which regulate the relay power supply.
На чертеже представлена схема одного .разр да предлагаемого счетчика импульсов и показана св зь со схемой, управл ющей режимом питани счетчика (щины питани счетчика на чертеже изображены двойными лини ми ).The drawing shows a diagram of one bit of the proposed pulse counter and shows the connection with the circuit controlling the power supply of the meter (the meter power supply in the drawing is shown by double lines).
Входы основного триггера / соединены с выходами управл юнадх вентилей 2 и 3 основного триггера. Выходы основного триггера соединены со входами управл ющих вентилей 4 }i 5 всломогательпого триггера 6. Выходы Вентилей 4 и 5 соединены со входами вспомогательного триггера и иервы.ми входами Вентилей 3 2 соответственно. Выходы вопомогателыного триггера 6 соединены со вторыми входал1И вентилей 2 и ,9. Вторые входы вентилей 4 и 5 соединены с выходом вентил 7 счетного входа счетчика, входы которого соединены с выходами 8 других разр дов счетчика. Питание основного триггера / осуществл етс от основной щины 9, котора соединена с коллекторолг электроииого ключа 10, эмиттер которого соединен с щиной питани унр.авл ющих вентилей 2, 3, 4, 5, 7 пвспомогательного триггера 6. База электронного ключа соединена со вторым выходом схемы задерж;ки-формировател П, вход которого соединен со входом 12 опроса счетчика, а первый выход со входом вентил 7 счетного входа и третьими входами управл ющих вентилей 2 и 3. Питание схемы // осуществл етс от основной щины питани 9.The inputs of the main trigger / are connected to the control outputs of the valves 2 and 3 of the main trigger. The outputs of the main trigger are connected to the inputs of control gates 4} i 5 from the main trigger 6. The outputs of Gates 4 and 5 are connected to the inputs of the auxiliary trigger and the gates of the Gates 3 2 respectively. Outputs vopomogatelnogo trigger 6 is connected to the second inlet1I gates 2 and 9. The second inputs of the valves 4 and 5 are connected to the output of the valve 7 of the counting input of the counter, the inputs of which are connected to the outputs of 8 other bits of the counter. The main trigger power is supplied from the main wiring 9, which is connected to the electronic key collector 10, the emitter of which is connected to the power supply of the universal valves 2, 3, 4, 5, 7 of the secondary trigger 6. The base of the electronic key is connected to the second output delay circuit; a Ki-driver P, the input of which is connected to the meter input 12 of the counter, and the first output to the input of the valve 7 of the counting input and the third inputs of the control valves 2 and 3. The power of the circuit // is from the main power supply 9.
Счетчи.к работает следующим образом.Counting. Works as follows.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1675081A SU406321A1 (en) | 1971-06-29 | 1971-06-29 | COUNTER OF PULSES ON POTENTIAL LOGICAL ELEMENTS |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1675081A SU406321A1 (en) | 1971-06-29 | 1971-06-29 | COUNTER OF PULSES ON POTENTIAL LOGICAL ELEMENTS |
Publications (1)
Publication Number | Publication Date |
---|---|
SU406321A1 true SU406321A1 (en) | 1973-11-05 |
Family
ID=20480862
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1675081A SU406321A1 (en) | 1971-06-29 | 1971-06-29 | COUNTER OF PULSES ON POTENTIAL LOGICAL ELEMENTS |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU406321A1 (en) |
-
1971
- 1971-06-29 SU SU1675081A patent/SU406321A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
GB1342099A (en) | Logic circuit using complementary type insulated gate field effect transistors | |
GB1507523A (en) | Pulse gating circuits and internal combustion engine control circuits including such gating circuits | |
GB1381963A (en) | Counter using insulated gate field effect transistors | |
GB1130055A (en) | Multiple phase gating circuit | |
GB1413044A (en) | Counter provided with complementary field effect transistor inverters | |
SU406321A1 (en) | COUNTER OF PULSES ON POTENTIAL LOGICAL ELEMENTS | |
GB1278650A (en) | Frequency divider circuit | |
GB1031554A (en) | Improvements in or relating to sequence checking apparatus | |
GB1294758A (en) | Program control devices | |
FR2261663A1 (en) | Counter unit comprising Johnson counter using register - has register feedback loop including inverter | |
GB981296A (en) | Improvements in or relating to digital registers | |
GB1386294A (en) | Flip-flop circuits | |
GB1088193A (en) | Electronic counter | |
GB1151725A (en) | Register controlling sytem. | |
GB959390A (en) | Data latching circuits | |
SU1290517A1 (en) | Counting device | |
GB1082176A (en) | Static counter with preselection | |
GB1177205A (en) | Interface Circuit for Interconnecting Four Phase Logic Systems on Separate Chips of an Integrated Circuit System | |
SU434601A1 (en) | PULSE COUNTER | |
SU766018A1 (en) | Pulse repetition frequency divider | |
SU458101A1 (en) | Decimal counter | |
SU746944A1 (en) | Pulse frequency divider | |
GB1102465A (en) | Logic module | |
GB1014318A (en) | Gated counters | |
SU432487A1 (en) | CONVERTER BINDING-DECIMAL CODE TO UNITARY CODE |