SU405180A1 - RING COUNTER ON POTENTIAL LOGICAL ELEMENTS <gI —NO ”,“ OR —NE ” - Google Patents
RING COUNTER ON POTENTIAL LOGICAL ELEMENTS <gI —NO ”,“ OR —NE ”Info
- Publication number
- SU405180A1 SU405180A1 SU1803093A SU1803093A SU405180A1 SU 405180 A1 SU405180 A1 SU 405180A1 SU 1803093 A SU1803093 A SU 1803093A SU 1803093 A SU1803093 A SU 1803093A SU 405180 A1 SU405180 A1 SU 405180A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- bit
- elements
- input
- ring counter
- state
- Prior art date
Links
- 238000009434 installation Methods 0.000 description 5
- 238000010586 diagram Methods 0.000 description 2
- 238000010276 construction Methods 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
Landscapes
- Logic Circuits (AREA)
Description
1one
Изобретение относитс к области автоматики и вычислительной техники и может использоватьс , в частности, при построении простых и экономичных хранителей времени, синхронизаторов и дискретных линий задержки.The invention relates to the field of automation and computer technology and can be used, in particular, in the construction of simple and economical time keepers, synchronizers and discrete delay lines.
Известен кольцевой счетчик, содержащий шину установки и входную шину.Known ring counter containing the installation bus and the input bus.
С целью унрощени каждый разр д предлагаемого кольцевого счетчика содержит три элемента «И - НЕ («ИЛИ -НЕ), причем выход первого элемента i-fo разр да кольцевого счетчика подключен к входу второго элемента своего разр да и к входам первого и второго элементов (/+1)-го разр да, выход второго элемента (-го разр да подключен к входам первого и третьего элементов своего разр да , а выход третьего элемента i-ro разр да подключен к входу второго элемента своего разр да и к входу третьего элемета (i-1)-го разр да , входы первых элементов всех разр дов объединены и подключены :К входной шине, а вход второго элемента первого разр да и входы третьих элементов остальных разр дов подключены к установочной шине.For the purpose of improving the each bit of the proposed ring counter, there are three “AND – NOT (“ OR-NO) ”elements, with the output of the first i-fo element of the ring counter being connected to the input of the second element of its bit and to the inputs of the first and second elements ( / + 1) -th bit, the output of the second element (-th bit is connected to the inputs of the first and third elements of its bit, and the output of the third element of the i-th bit is connected to the input of the second element of its bit and to the input of the third element (i-1) -th bit, the inputs of the first elements of all bits about edineny and connected: to the input bus and the second input element of the first discharge cells and third inputs remaining bits are connected to the mounting rail.
}1а фиг. 1 представлена принципиальна схема предлагаемого кольцевого счетчика на потенциальныхлогнческихэлементах} 1a of FIG. 1 shows a schematic diagram of the proposed ring counter at potential potential elements.
«И-НЕ, «ИЛИ-НЕ ; на фиг. 2 -эпюры напр жений в соответствующих точках схемы, по сн ющие работу устройства."AND-NOT," OR-NOT; in fig. 2 Figures of voltages at the corresponding points of the circuit, explaining the operation of the device.
Кольцевой счетчик на потенциальных логиеских элементах «И - НЕ, «ИЛИ - НЕ представл ет собой /( последовательно соединенных разр дов (/С - коэффициент делени )An annular counter on potential log elements "AND - NOT," OR - NOT represents / (serially connected bits (/ C - division ratio)
с пр мой и обратной св зью, имеет счетный (тактовый) вход 1 и вход 2 установки.with direct and feedback, has a counting (clock) input 1 and input 2 of the installation.
Каждый разр д счетчика состоит из трех логических элементов (3-5 дл первого разр да , 6-8 дл второго разр да, 9-11 дл последнего ) и представл ет собой два триггера с одним общим элементом (4 -дл первого, 7 дл второго, 10 - дл последнего разр да ). Разр ды соединены между собой посредством двух выходов и двух входов. Так, выходEach bit of the counter consists of three logic elements (3-5 for the first bit, 6-8 for the second bit, 9-11 for the last) and consists of two triggers with one common element (4 times the first, 7 for second, 10 - for the last bit). The bits are interconnected by two outputs and two inputs. So, exit
элементов 3, 6, ..., 9 используетс дл св зи с носледующим разр дом, выход элементов 5, 8, ..., св зи с предыдущим разр до.м. Сигнал с последующего разр да поступает на элементы 5, 8, ..., 11, а на два других элемента каждого разр да ноступает сигнал предыдущего разр да. Кроме этого, на элементы 3, 6, ..., 9 ностунают тактовые импульсы, а па элементы 4, 8, ..., 11 подаетс импульс начальной установки.elements 3, 6, ..., 9 is used to communicate with the next-bit, the output of elements 5, 8, ..., is related to the previous bit. The signal from the next bit arrives at the elements 5, 8, ..., 11, and the signal of the previous bit arrives at the other two elements of each bit. In addition, the clock pulses are sent to the elements 3, 6, ..., 9, and the initial setup pulse is given to the elements 4, 8, ..., 11.
Работу устройства по сн ют эпюры на1пр жени , приведенные на фиг. 2. За логический «О принимаетс низкий потенциал, за логическую «Ь -высокий. После начальной установки при отсутствии сигнала на входе 1 «ОThe operation of the device is explained in the stress control diagrams shown in FIG. 2. For a logical “O, a low potential is accepted, for a logical“ L is high. After the initial installation with no signal at input 1 "O
исходным состо нием всех разр дов, кромеthe initial state of all bits except
первого, будет «О на общем элементе 7, 10 и т. д. триберов и «1 на остальных плечах триггерной схемы. Дл первого пачальпым состо нием будет «О на элементе 5 и «1 па элементах 3 и 4. На «1 такта па входе элемепта 3 по вл етс «О, который пзмен ет состо ние второго разр да. В этом пптервале времени па элементах 6 и 7 будет «1, а па элементе 8 - логический «О. СигпалС выхода элемента 8 подаетс на вход элемента 5 первого разр да. В результате состо ние первого разр да следующее: «1 паэлементах 4 и5и «О на элементе 3. С приходом тактового «О состо ние второго разр да не измен етс . В этом интервале времени на элементах 6 и 7 будет «1, на элементе 8 - «О. Состо ние первого разр а слеующее: на элементе 4 «О, на элементах 3 и 5 «1. Таким образом, за интервал времени, равный нериоду повторени тактовых имлульсов, второй разр д кольцевого счетчика перешел в состо пие, которое было в начальный момент у первого разр да, а первый разр д перешел в состо ние, которое вл лось пачальпым дл второго разр да. Апалогично можно показать, что за следующий период тактовых имлульсов состо пие второго разр да перепишетс в третий, а второй разр д вернетс в исходное состо ние и т. д. Через врем , равное К периодам входной частоты , состо ние всех разр дов кольцевого счетчика соответствует делению на /С, если за входной сигнал прин ть сигнал с любого элемента кольцевого счетчика в зависимости от требуемой пол рности, длительности и начала отсчета.first, there will be “O on the common element 7, 10, etc. triberov and“ 1 on the remaining arms of the trigger scheme. For the first, the parochial state is "O on element 5 and" 1 pa of elements 3 and 4. At "1 clock cycle on the input of element 3," O appears, which detects the state of the second bit. In this time interval, the steps of elements 6 and 7 will be “1, and of element 8, the logical“ O. The output signal Sigpal of element 8 is fed to the input of element 5 of the first bit. As a result, the state of the first bit is as follows: "1 elements 4 and 5 and" O on the element 3. With the arrival of the clock "O, the state of the second bit does not change. In this time interval on elements 6 and 7 will be “1, on element 8 -“ O. The state of the first discharge is as follows: on element 4 "O, on elements 3 and 5" 1. Thus, during the time interval equal to the non-period of the repetition of clock pulses, the second discharge of the ring counter changed to the state that was at the initial moment of the first discharge, and the first discharge passed to the state that was patched for the second discharge. . It can be shown logically that for the next period of clock pulses, the state of the second bit will be rewritten to the third, and the second bit will return to the initial state, etc. After a time equal to K periods of the input frequency, the state of all bits of the ring counter corresponds to dividing by / S, if the input signal is received from any element of the ring counter, depending on the desired polarity, duration and origin.
Предмет изобретени Subject invention
Кольцевой счетчик на потенциальных логических элементах «И - НЕ, «ИЛИ - НЕ, содержащий шину установки и входную шину, отличающийс тем, что, с целью упрощени , каждый разр д кольцевого счетчика содержит три элемента «И - НЕ («ИЛИ - НЕ), причем выход первого элемента j-ro разр да кольцевого счетчика подключен к входу второго элемента своего разр да и к входам первого и второго элементов (i-f-l)-ro разр да, выход второго элемента ьго разр да подключен к входам первого и третьего элементов своего разр да, а выход третьего элемента /-го разр да подключен к входу второго элемента своего разр да и к входу третьего элементаAn annular counter on potential logical elements "AND - NOT," OR - NOT, comprising an installation bus and an input bus, characterized in that, for the sake of simplification, each bit of the ring counter contains three elements "AND - NOT (" OR - NOT) , the output of the first j-ro element of the ring counter is connected to the input of the second element of its bit and to the inputs of the first and second elements (ifl) -ro of the bit, the output of the second element of its digit is connected to the inputs of the first and third elements of its bit yes, and the output of the third element of the / th discharge chen to the input of the second element and its discharge to the entry of the third element
(г-1)-го разр да, входы первых элементов всех разр дов объединены и подключены к входной шине, а вход второго элемента первого разр да и входы третьих элементов остальных разр дов подключены к установочной(d-1) -th bit, the inputs of the first elements of all bits are combined and connected to the input bus, and the input of the second element of the first bit and the inputs of the third elements of the remaining bits are connected to the installation
шине.tire.
В код 1In code 1
6под г6 g
Выпад элемента JJ pop
8ыкод злепента 48klepoda code 4
Выюд эпепента 5Eepent 5 out
Вымд зтпента. 6Take out the add-on. 6
Выход злемеюпа 7Output zlemeyupa 7
Выход элепента. 8The output of the element. eight
1-й разрез1st cut
t-a разр дt-a bit
S-U. разр дS-U. dd
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1803093A SU405180A1 (en) | 1972-06-30 | 1972-06-30 | RING COUNTER ON POTENTIAL LOGICAL ELEMENTS <gI —NO ”,“ OR —NE ” |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1803093A SU405180A1 (en) | 1972-06-30 | 1972-06-30 | RING COUNTER ON POTENTIAL LOGICAL ELEMENTS <gI —NO ”,“ OR —NE ” |
Publications (1)
Publication Number | Publication Date |
---|---|
SU405180A1 true SU405180A1 (en) | 1973-10-22 |
Family
ID=20519687
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1803093A SU405180A1 (en) | 1972-06-30 | 1972-06-30 | RING COUNTER ON POTENTIAL LOGICAL ELEMENTS <gI —NO ”,“ OR —NE ” |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU405180A1 (en) |
-
1972
- 1972-06-30 SU SU1803093A patent/SU405180A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
GB1436964A (en) | Control system for forming from periodic impulses periodic signals of greater duration | |
SU405180A1 (en) | RING COUNTER ON POTENTIAL LOGICAL ELEMENTS <gI —NO ”,“ OR —NE ” | |
GB1216081A (en) | Electronic logic element | |
RU2015539C1 (en) | Variable division coefficient frequency divider | |
GB1287132A (en) | Apparatus and method for improving the velocity response of mti radar by sinusoidally varying the interpulse period | |
SU470922A1 (en) | Pulse counting device | |
SU604154A1 (en) | N-channel ring distributor | |
SU1721824A1 (en) | Variable-ratio frequency divider | |
SU411628A1 (en) | ||
SU763891A1 (en) | Numbers comparator | |
SU1529444A1 (en) | Binary counter | |
SU440784A1 (en) | Analog-to-digital converter of equal balancing | |
SU738177A1 (en) | Circular register counter | |
SU1022149A2 (en) | Device for comparing numbers | |
SU117503A1 (en) | Binary reversible counter with triggering triggers on single inputs | |
SU671034A1 (en) | Pulse frequency divider by seven | |
SU456367A1 (en) | Scaling device | |
SU430372A1 (en) | DEVICE FORMATION OF TEMPORAL SEQUENCE OF PULSES | |
SU1275762A1 (en) | Pulse repetition frequency divider | |
SU449438A1 (en) | Number to code converter | |
SU1297232A1 (en) | Serial code-to-parallel code converter | |
SU663089A2 (en) | Timing pulse generator | |
SU363207A1 (en) | ||
SU1273923A1 (en) | Generator of pulses with random duration | |
SU1406735A1 (en) | Pulse generator |