[go: up one dir, main page]

SU396822A1 - - Google Patents

Info

Publication number
SU396822A1
SU396822A1 SU1691265A SU1691265A SU396822A1 SU 396822 A1 SU396822 A1 SU 396822A1 SU 1691265 A SU1691265 A SU 1691265A SU 1691265 A SU1691265 A SU 1691265A SU 396822 A1 SU396822 A1 SU 396822A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
valve
counter
trigger
Prior art date
Application number
SU1691265A
Other languages
Russian (ru)
Inventor
А. Н. Зюбан Р. В. Коровин
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to SU1691265A priority Critical patent/SU396822A1/ru
Application granted granted Critical
Publication of SU396822A1 publication Critical patent/SU396822A1/ru

Links

Landscapes

  • Pulse Circuits (AREA)

Description

1one

Изобретение относитс  к устройствам дл  задержки .пр моугольных импульсов и может найти применение в радиоэлектронике, измерительной и вычислительной технике.The invention relates to devices for the delay of rectangular pulses and may find application in electronics, measurement and computer technology.

Известное устройство задержки импульсов, содержащее генератор счетных импульсов, подключенный ко входу двух вентилей, выходы которых соединены со входами реверсивного счетчика, и дешифратор нул , выход которого подключен к одному из раздельных входов выходного триггера, а вход дешифратора нул  подключен к выходу реверсивного счетчика, не дает возможности дискретной установки времени задержки импульса.The known pulse delay device containing a counting pulse generator connected to the input of two gates, whose outputs are connected to the inputs of a reversible counter, and a zero decoder, the output of which is connected to one of the separate inputs of the output trigger, and the input of the zero decoder is connected to the output of the reversible counter, not allows discrete setting of the pulse delay time.

Цель изобретени  - получение дискретной установки времени задержки имлульса.The purpose of the invention is to obtain a discrete setting of the delay time of the illus.

Дл  этого к другому раздельному входу выходного триггера подключены дополнительный триггер управлени  с раздельными входами и счетчик с дискретной установкой коэффициента делени , а к выходу генератора счетных импульсов подключен дополнительный клапан, лри этом вход счетчика с дискретной установкой коэффициента делени  соединен с выходом дополнительного клапана, вход которого подключен к раздельному входу дополнительного триггера управлени .For this, an additional control trigger with separate inputs and a counter with a discrete setting of the division factor are connected to another separate input of the output trigger, and an additional valve is connected to the output of the counting pulse generator, and the counter input with a discrete setting of the divide factor is connected to the output of an additional valve, whose input connected to the separate input of an additional control trigger.

На чертеже представлена функциональна  схема предлагаемого устройства задержки импульсов.The drawing shows a functional diagram of the proposed device delay pulses.

Оно содержит генератор 1 счетных импульсов , подключенный «о входа.м вентилей 5, 3 и клалана 4. Вентили 2 } 3 своими выходами подключены соответственно к суммирующему и вычитающему входам реверсивного счетчика 5. Выход клапана 4 подключен к счетчику 6 с устанавливаемым коэффициентом пересчета . Ко входу вентил  2 подключен вход 7 устройства , а выход вентил  2 через триггер 8 подключен К клапану 4. Вы.ход счетчика 6 подключен к единичному входу триггера 5 и к нулевому входу триггера 9, «улевой выход которого подключен ко входу вентил  3, выход реверсивного счетчика 5 импульсов через дешифратор 10 нул  .подключен к единичному входу .триггера 9, единичный выход П которого  вл етс  выходом устройства.It contains a generator of 1 counting pulses connected to the input of valves 5, 3 and clalane 4. Valves 2} 3 with their outputs are connected respectively to the summing and subtracting inputs of the reversing counter 5. The output of valve 4 is connected to counter 6 with a set conversion factor. The input of the valve 2 is connected to the input 7 of the device, and the output of the valve 2 through the trigger 8 is connected to the valve 4. The output of the counter 6 is connected to the single input of the trigger 5 and to the zero input of the trigger 9, whose “left” output is connected to the input of the valve 3, output reversible counter 5 pulses through a decoder 10 zero. connected to a single input. Trigger 9, a single output P of which is the output of the device.

Пр моугольный импульс, который необходимо задержать, поступает со входа 7 устройства на управл ющий вход вентил  2, открывает его, в результате чего импульсы с генератора / счетных импульсов через вентиль 2 поступают на суммирующий вход реверсивного счетчика 5, который начинает заполн тьс . Таким образом, задержнвае.мый сигнал преобразуетс  в импульсы, число которых пропорционально его длительности. Записанное число может хранитьс  в счетчике 5 сколь УГОДНО долго.A rectangular pulse, which must be delayed, arrives from the device input 7 to the control input of the valve 2, opens it, with the result that the pulses from the generator / counting pulses through the valve 2 arrive at the summing input of the reversing counter 5, which begins to fill. Thus, the delayed signal is converted into pulses, the number of which is proportional to its duration. The recorded number can be stored in the counter 5 for a good LONG time.

SU1691265A 1971-08-23 1971-08-23 SU396822A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1691265A SU396822A1 (en) 1971-08-23 1971-08-23

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1691265A SU396822A1 (en) 1971-08-23 1971-08-23

Publications (1)

Publication Number Publication Date
SU396822A1 true SU396822A1 (en) 1973-08-29

Family

ID=20486066

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1691265A SU396822A1 (en) 1971-08-23 1971-08-23

Country Status (1)

Country Link
SU (1) SU396822A1 (en)

Similar Documents

Publication Publication Date Title
SU396822A1 (en)
SU409234A1 (en) L '\ NECESSARY-PERFORMANCE DEVICE OF TIME-PULSE TYPE
SU493909A1 (en) Pulse selector by duration
SU363096A1 (en)
SU506888A1 (en) Travel speed to code converter
SU372708A1 (en) ALL-UNION PAT-NTSH -. ^ XIII! ^^ G1A ^
SU398985A1 (en) ANALOG-DIGITAL FUNCTIONAL CONVERTER
SU411624A1 (en)
SU365037A1 (en) CONSTANT VOLTAGE CONVERTER
SU425315A1 (en) MULTIPLIENCY FREQUENCY FOLLOWING PERIODIC PULSES
SU677084A1 (en) Pulse delay device
SU399866A1 (en) DIGITAL AUTOMATIC CORRELATOR
SU413487A1 (en)
SU382088A1 (en) DEVICE FOR CONSTRUCTION IN SQUARES
SU425174A1 (en) INTERVAL DEFINITION UNIT
SU501400A1 (en) Device for dividing two pulse signals
SU376778A1 (en) FUNCTIONAL TRANSFORMER
SU441574A1 (en) Pulse frequency multiplying device
SU496570A1 (en) Integrator
SU437108A1 (en) Device for linearizing the characteristics of frequency sensors
SU414743A1 (en) COUNTER WITH ACCOUNT COEFFICIENT 2 "—2 '^' '
SU485475A1 (en) Differentiating device
SU381038A1 (en) DIGITAL PHASOMETER FOR MEASURING THE AVERAGE VALUE OF SHIFT PHASES
SU410771A1 (en)
SU425359A1 (en) CONTROLLED FREQUENCY DIVIDER