Изобретение относитс к области телемеханики . Известны устройства дл приема дискретных команд, содержащие схему формировани синхроимпульсов, вход которой подключен к общему входу устройства, а выход - к одному из входов рещающей схемы. В таких устройствах только часть от общей длительности команды . используетс дл передачи собственно командной информации, а часть времени передаютс посылки, обеспечивающие нормальную работу рещающей схемы. Иными словами, дл приема информации используетс только некотора часть от общей энергии, затраченной на передачу данной команды . В цел х повышени быстродействи в предлагаемое устройство введена схема временной задержки, соединенна с входом схемы формировани синхроимпульсов и другим входом решающей схемы. Функциональна блок-схема предлагаемого устройства показана на чертеже. К общему входу устройства подключена схема / временной задержки, выход которой соединен с рещающей схемой 2. Схема 3 формировани синхроимпульсов включена обычным образом: ее вход нодключен к общему входу устройства, а выход - к специальному входу рещающей схемы. Работает устройство следующим образом. С общего входа устройства сигнал команды поступает на вход схемы формировани синхроимпульсов . На выходе этой схемы синхроимпульсы , достаточно точно совпадающие с временными границами элементов сигнала команды, по вл ютс , как обычно, с некоторым запаздыванием, обусловленным затратой времени на совместную обработку некоторого числа элементов команды. На это врем сигнал команды задерживаетс схемой 1, причем величина задержки выбираетс из услови совпадени момента поступлени первого элемента сигнальной последовательности команды и первого достаточно точного синхроимпульса на входе рещающей схемы 2. Предмет изобретени Устройство дл приема дискретных команд, содержащее схему формировани синхроимпульсов , вход которой подключен к общему входу устройства, а выход - к одному из входов рещающей схемы, отличающеес тем, что, с целью повыщени быстродействи устройства , в него введена схема временной задерл ки , соединенна с входом схемы формировани син.х-роимпульсов и другим входом рещающей схемы.This invention relates to the field of telemechanics. Arrangements for receiving discrete commands are known, which comprise a sync pulse shaping circuit, the input of which is connected to the common input of the device and the output to one of the inputs of the decoupling circuit. In such devices, only part of the total duration of the command. It is used to transmit the command information itself, and parcels are transmitted for a portion of the time to ensure the normal operation of the deciding scheme. In other words, only some of the total energy expended in transmitting this command is used to receive information. In order to improve the speed of the proposed device, a time delay circuit is introduced, connected to the input of the clock generation circuit and another input of the solving circuit. The functional block diagram of the proposed device is shown in the drawing. A circuit / time delay is connected to the common input of the device, the output of which is connected to the decisive circuit 2. The sync pulse shaping circuit 3 is switched on in the usual way: its input is connected to the common input of the device, and the output is connected to a special input of the resolving circuit. The device works as follows. From the common input of the device, the command signal is input to the sync pulse shaping circuit. At the output of this circuit, the clock pulses, which quite accurately coincide with the temporal boundaries of the command signal elements, appear, as usual, with some delay, due to the time spent on the joint processing of a certain number of command elements. At this time, the command signal is delayed by circuit 1, and the delay is selected based on the coincidence of the arrival of the first element of the command signal sequence and the first sufficiently accurate sync pulse at the input of the decisive circuit 2. Subject of the invention The device for receiving discrete commands containing the sync pulse generation circuit to the common input of the device, and the output to one of the inputs of the decisive circuit, characterized in that, in order to increase the speed of the device, put into it ene diagram temporary zaderl ki connected to the input-generating circuit sin.h roimpulsov reschayuschey and the other input circuit.
BbixodBbixod