[go: up one dir, main page]

SU377854A1 - ALL-UNION PAT1; itkO "11sh;" ^ those - Google Patents

ALL-UNION PAT1; itkO "11sh;" ^ those

Info

Publication number
SU377854A1
SU377854A1 SU1611069A SU1611069A SU377854A1 SU 377854 A1 SU377854 A1 SU 377854A1 SU 1611069 A SU1611069 A SU 1611069A SU 1611069 A SU1611069 A SU 1611069A SU 377854 A1 SU377854 A1 SU 377854A1
Authority
SU
USSR - Soviet Union
Prior art keywords
circuit
input
itko
pat1
union
Prior art date
Application number
SU1611069A
Other languages
Russian (ru)
Inventor
Э. Удальев Ю.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to SU1611069A priority Critical patent/SU377854A1/en
Application granted granted Critical
Publication of SU377854A1 publication Critical patent/SU377854A1/en

Links

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)

Description

Изобретение относитс  к области телемеханики . Известны устройства дл  приема дискретных команд, содержащие схему формировани  синхроимпульсов, вход которой подключен к общему входу устройства, а выход - к одному из входов рещающей схемы. В таких устройствах только часть от общей длительности команды . используетс  дл  передачи собственно командной информации, а часть времени передаютс  посылки, обеспечивающие нормальную работу рещающей схемы. Иными словами, дл  приема информации используетс  только некотора  часть от общей энергии, затраченной на передачу данной команды . В цел х повышени  быстродействи  в предлагаемое устройство введена схема временной задержки, соединенна  с входом схемы формировани  синхроимпульсов и другим входом решающей схемы. Функциональна  блок-схема предлагаемого устройства показана на чертеже. К общему входу устройства подключена схема / временной задержки, выход которой соединен с рещающей схемой 2. Схема 3 формировани  синхроимпульсов включена обычным образом: ее вход нодключен к общему входу устройства, а выход - к специальному входу рещающей схемы. Работает устройство следующим образом. С общего входа устройства сигнал команды поступает на вход схемы формировани  синхроимпульсов . На выходе этой схемы синхроимпульсы , достаточно точно совпадающие с временными границами элементов сигнала команды, по вл ютс , как обычно, с некоторым запаздыванием, обусловленным затратой времени на совместную обработку некоторого числа элементов команды. На это врем  сигнал команды задерживаетс  схемой 1, причем величина задержки выбираетс  из услови  совпадени  момента поступлени  первого элемента сигнальной последовательности команды и первого достаточно точного синхроимпульса на входе рещающей схемы 2. Предмет изобретени  Устройство дл  приема дискретных команд, содержащее схему формировани  синхроимпульсов , вход которой подключен к общему входу устройства, а выход - к одному из входов рещающей схемы, отличающеес  тем, что, с целью повыщени  быстродействи  устройства , в него введена схема временной задерл ки , соединенна  с входом схемы формировани  син.х-роимпульсов и другим входом рещающей схемы.This invention relates to the field of telemechanics. Arrangements for receiving discrete commands are known, which comprise a sync pulse shaping circuit, the input of which is connected to the common input of the device and the output to one of the inputs of the decoupling circuit. In such devices, only part of the total duration of the command. It is used to transmit the command information itself, and parcels are transmitted for a portion of the time to ensure the normal operation of the deciding scheme. In other words, only some of the total energy expended in transmitting this command is used to receive information. In order to improve the speed of the proposed device, a time delay circuit is introduced, connected to the input of the clock generation circuit and another input of the solving circuit. The functional block diagram of the proposed device is shown in the drawing. A circuit / time delay is connected to the common input of the device, the output of which is connected to the decisive circuit 2. The sync pulse shaping circuit 3 is switched on in the usual way: its input is connected to the common input of the device, and the output is connected to a special input of the resolving circuit. The device works as follows. From the common input of the device, the command signal is input to the sync pulse shaping circuit. At the output of this circuit, the clock pulses, which quite accurately coincide with the temporal boundaries of the command signal elements, appear, as usual, with some delay, due to the time spent on the joint processing of a certain number of command elements. At this time, the command signal is delayed by circuit 1, and the delay is selected based on the coincidence of the arrival of the first element of the command signal sequence and the first sufficiently accurate sync pulse at the input of the decisive circuit 2. Subject of the invention The device for receiving discrete commands containing the sync pulse generation circuit to the common input of the device, and the output to one of the inputs of the decisive circuit, characterized in that, in order to increase the speed of the device, put into it ene diagram temporary zaderl ki connected to the input-generating circuit sin.h roimpulsov reschayuschey and the other input circuit.

BbixodBbixod

SU1611069A 1970-11-23 1970-11-23 ALL-UNION PAT1; itkO "11sh;" ^ those SU377854A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1611069A SU377854A1 (en) 1970-11-23 1970-11-23 ALL-UNION PAT1; itkO "11sh;" ^ those

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1611069A SU377854A1 (en) 1970-11-23 1970-11-23 ALL-UNION PAT1; itkO "11sh;" ^ those

Publications (1)

Publication Number Publication Date
SU377854A1 true SU377854A1 (en) 1973-04-17

Family

ID=20463594

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1611069A SU377854A1 (en) 1970-11-23 1970-11-23 ALL-UNION PAT1; itkO "11sh;" ^ those

Country Status (1)

Country Link
SU (1) SU377854A1 (en)

Similar Documents

Publication Publication Date Title
GB1195459A (en) Data-Collection System
SU377854A1 (en) ALL-UNION PAT1; itkO "11sh;" ^ those
SU466502A1 (en) Device for receiving and entering information into a digital computer
SU422090A1 (en) SELECTOR PULSE SEQUENCE
ES402247A1 (en) Frequency responsive multi-phase pulse generator
GB1305683A (en) Internal delay stabilization device for transponder
SU820467A1 (en) Computer data input device
SU708527A1 (en) Binary sequence-to-duobinary sequence converter
SU469132A1 (en) Signal selection device
SU801289A1 (en) Cycle-wise synchronization device
SU517177A1 (en) Device for coupling data transmission equipment with information source
SU496692A1 (en) Starting stop device
SU542991A2 (en) Frame sync device
SU559415A2 (en) Impulse Protection Device
SU407271A1 (en) DEVICE FOR PHASE CORRECTION
SU1119020A1 (en) Memory control unit
SU766015A1 (en) Level distributing device
SU1462493A1 (en) Device for monitoring signal sequence
SU1058081A1 (en) Device for synchronizing pulse sequence
SU146098A1 (en) Switch
SU1089597A2 (en) Synchronizing signal generator for information readout device
SU1197091A1 (en) Device for decoding pulse sequence
SU811496A1 (en) Selector of pulses by duration
SU412669A1 (en)
SU1283980A1 (en) Serial code-to-parallel code converter