[go: up one dir, main page]

SU372711A1 - - Google Patents

Info

Publication number
SU372711A1
SU372711A1 SU1654732A SU1654732A SU372711A1 SU 372711 A1 SU372711 A1 SU 372711A1 SU 1654732 A SU1654732 A SU 1654732A SU 1654732 A SU1654732 A SU 1654732A SU 372711 A1 SU372711 A1 SU 372711A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
amplifier
cells
input
resistor
Prior art date
Application number
SU1654732A
Other languages
English (en)
Original Assignee
М. Удк
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by М. Удк filed Critical М. Удк
Priority to SU1654732A priority Critical patent/SU372711A1/ru
Application granted granted Critical
Publication of SU372711A1 publication Critical patent/SU372711A1/ru

Links

Landscapes

  • Amplifiers (AREA)

Description

УСТРОЙСТВО дл  СЕЛЕКЦИИ МАКСИМАЛЬНОГО СИГНАЛА
,1
Изобретение относитс  к технике передачи информации и может быть использовано в радиотехнических устройствах.
Дл  реализации процесса выделени  из нескольких напр жений абсолютной величины наибольшего в широком динамическом диапазоне известные устройства, содержащие операционные усилители, диоды, резистор обратной св зи, имеют низкую точность работы и непригодны при малых сигналах.
Цель изобретени  - повысить точность селекции .
Это достигаетс  тем, что резистор обратной св зи подключен к выходу  чейки, соединенному с инвертирующим входом первого усилител .
На чертеже изображена схема устройства.
Устройство состоит из идентичных  чеек, например трех, причем количество  чеек определ ет число входов / устройства, и следовательно , число обрабатываемых сигналов. Выходы всех  чеек соединены и образуют выход 2 устройства.
Кажда   чейка содержит операционные усилители: первый 3 и второй 4, схему совпадени  5. Неинвертирующий вход первого усилител  через резистор 6 соединен с инвертирующим входом второго усилител  и с резистором обратной св зи 7. К резистору 8 схемы совпадени  подключен отрицательный полюс источника питани .
Если напр жение на входах всех  чеек равно нулю, то за счет отрицательной обратной св зи напр жение на выходе всех  чеек, и следовательно, всего устройства также равно нулю. Пусть далее входное напр жение одной из  чеек становитс  положительным. Это напр жение подаетс  на инвертирующий
вход усилител  4 через резистор 6 и на неинвертирующий вход усилител  3 непосредственно . Тогда на выходе усилител  4 будет минус, а усилител  3 плюс. Диод 9 закрываетс , а диод 10 открываетс , и таким образом на выход проходит положительный входной сигнал. За счет отрицательной обратной св зи усилител  3 величина выходного сигнала с точностью до дрейфа нул  усилител  равна входному.
Если входное напр жение имеет отрицательный знак, то закрытым оказываетс  лТ,иод 10 и открытым диод 9, и на выход проходит инвертированный входной сигнал  чейки. За счет отрицательной обратной св зи усилител 
4 (сопротивлени  резисторов 6 vi 7 равны) выходное напр жение равно инвертированному входному сигналу. При подаче на входы всех  чеек различных иапр л ений на выход устройства проходит только тот сигнал, который  вл етс  наибольшим по абсолютной не
личине за счет того, что диоды 9 н 10 в других  чейках окажутс  запертыми этим выходным сигналом.
Предмет изобретени 
Устройство дл  селекции максимального сигнала, содержащее одинаковые  чейки с соединенными выходами, в каждой из которых выходы двух операционных усилителей нодключены к схеме совпадени , выход которой
 вл етс  выходом  чейки, а неинвертирующий вход одного операционного усилител ,  вл ющийс  входом  чейки, через резистор подключен к резистору обратной св зи и инвертирующему входу второго операционного усилител , отличающеес  тем, что, с целью повышени  точности селекции, упом нутый резистор обратной св зи подключен к выходу  чейки, соединенному с инвертирующим входом первого операционного усилител .
SU1654732A 1971-05-03 1971-05-03 SU372711A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1654732A SU372711A1 (ru) 1971-05-03 1971-05-03

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1654732A SU372711A1 (ru) 1971-05-03 1971-05-03

Publications (1)

Publication Number Publication Date
SU372711A1 true SU372711A1 (ru) 1973-03-01

Family

ID=20474673

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1654732A SU372711A1 (ru) 1971-05-03 1971-05-03

Country Status (1)

Country Link
SU (1) SU372711A1 (ru)

Similar Documents

Publication Publication Date Title
GB1188535A (en) Improvements in or relating to Signal Correlators
GB1467297A (en) Complementary field-effect transistor differential amplifier
US4001602A (en) Electronic analog divider
SU372711A1 (ru)
US3204118A (en) Voltage control apparatus
US3743951A (en) Voltage controlled up-down clock rate generator
US3300631A (en) Analog multiplier
US3781693A (en) Logarithmic amplification circuit
US3120663A (en) Voltage comparator system
US3052851A (en) Sampling diode gate and holding capacitor with antidrift feedback means reducing diode leakage
GB1240684A (en) Improvements in or relating to electronic amplifying circuitry
US3588728A (en) Impedance bridge transducer circuits
US3952248A (en) D.C. voltage ratio measuring circuit
SU763909A1 (ru) Масштабный усилитель
US2948473A (en) Static analogue divider
GB1123485A (en) Superregenerative null detector
SU809219A1 (ru) Устройство дл выделени модул
SU559365A1 (ru) Усилитель посто нного тока
SU703907A1 (ru) Устройство дл селекции максимального сигнала
US3512101A (en) High impedance input circuit for operational amplifier circuits
SU641391A1 (ru) Сравнивающее устройство
SU614392A1 (ru) Измерительный усилитель посто нного тока
SU445037A1 (ru) Источник опорного напр жени с симметричным относительно общей шины выходом
SU566253A1 (ru) Функциональный преобразователь
SU586463A1 (ru) Устройство дл определени модул