SU178170A1 - method for eliminating false currents in ferrite elements - Google Patents
method for eliminating false currents in ferrite elementsInfo
- Publication number
- SU178170A1 SU178170A1 SU933231A SU933231A SU178170A1 SU 178170 A1 SU178170 A1 SU 178170A1 SU 933231 A SU933231 A SU 933231A SU 933231 A SU933231 A SU 933231A SU 178170 A1 SU178170 A1 SU 178170A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- eliminating false
- ferrite elements
- currents
- circuit
- false currents
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K3/00—Circuits for generating electric pulses; Monostable, bistable or multistable circuits
- H03K3/02—Generators characterised by the type of circuit or by the means used for producing pulses
- H03K3/45—Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of non-linear magnetic or dielectric devices
Landscapes
- Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Coils Or Transformers For Communication (AREA)
Description
Известен способ устранени ложных токов в ферритовых устройствах путем перемагничивани сердечников импульсами токов с достаточно большой скоростью.There is a known method for eliminating false currents in ferrite devices by reversing the cores with current pulses at a sufficiently high speed.
Предлагаемый способ отличаетс от известных тем, что запирающие сердечники перемагничивают импульсами напр жени , полученными в специальной вспомогательной цени.The proposed method differs from the known ones in that the locking cores are remagnetized by voltage pulses obtained at a special auxiliary value.
Это обеспечивает сведение ложного тока к нулю при условии сохранени высокого запаса по надежности, свойствеиного устройствам, использующим принцип распределени тока.This ensures that the false current is reduced to zero while maintaining a high safety margin, characteristic of devices using the principle of current distribution.
Чертеж иллюстрирует схемную реализацию способа на примере ключа, работающего по двухтактной схеме.The drawing illustrates the circuit implementation of the method on the example of a key operating under the push-pull scheme.
В первом такте импульс тока подаетс на вход / или вход 2. Во втором такте импульсы тока подаютс одновременно на вход 3 вспомогательной цепи и на вход 4 рабочей цепи.In the first cycle, a current pulse is applied to input / or input 2. In the second cycle, current pulses are applied simultaneously to input 3 of the auxiliary circuit and input 4 of the working circuit.
Так как в результате подготовки ймпедансы Ьётвей в контурах неодинаковы, входные токи распредел ютс между ними неравномерно. При таком выборе параметров ключа, когда напр жение на рабочей обмотке W, феррита Ф// ВО втором такте превышает напр жение между зажимами 4-4, разность указанных напр жений прикладываетс к диоду 5 в непровод щем направлении, поэтому ложный ток в рабочей цепи отсутствует.Since, as a result of training, the impedances of the nets in the circuits are not the same, the input currents are not evenly distributed between them. With such a choice of key parameters, when the voltage on the working winding W, ferrite F // In the second cycle exceeds the voltage between terminals 4-4, the difference of these voltages is applied to the diode 5 in the non-conducting direction, therefore there is no spurious current in the working circuit .
Феррит Ф// перемагничиваетс импульсом напр жени , в силу чего сохран етс преимущество с.хем на принципе распределени тока, т. е. обеспечиваютс необходимые коэффициенты запаса по параметрам импульсов и элементов схемы.The ferrite f // is reversal by a voltage pulse, which is why it maintains the advantage of the circuit on the principle of current distribution, i.e., provides the necessary safety factors in the parameters of the pulses and circuit elements.
Способ может быть применен при построении дешифраторов запоминающих устройств, унравл ющих схем и схем, реализующих принцип мажоритарной логики. The method can be applied in the construction of memory decoders, control circuits and circuits that implement the principle of majority logic.
Предмет изобретени Subject invention
Способ устранени ложных токов в дискретных вычислительных устройствах на ферритах с пр моугольной петлей гистерезиса, отличающийс тем, что, с целью увеличени коэффициентов запаса по параметрам импульсов и элементов схемы, запирающий сердечник Яеремагничивают импульсом напр жени , формируемым в обмотке, расположенной во вспомогательной цепи, идентичной основной логической схеме,A method for eliminating false currents in discrete computing devices on ferrites with a rectangular hysteresis loop, characterized in that, in order to increase the safety factors in terms of the parameters of pulses and circuit elements, the locking core is magnetised by a voltage pulse generated in a winding located in the auxiliary circuit identical to basic logic circuit
ff
г;g;
fSifsi
k fH 32k fH 32
V;;V ;;
0/ (920 / (92
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU933231A SU178170A1 (en) | 1964-12-14 | 1964-12-14 | method for eliminating false currents in ferrite elements |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU933231A SU178170A1 (en) | 1964-12-14 | 1964-12-14 | method for eliminating false currents in ferrite elements |
Publications (1)
Publication Number | Publication Date |
---|---|
SU178170A1 true SU178170A1 (en) | 1966-01-08 |
Family
ID=40902124
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU933231A SU178170A1 (en) | 1964-12-14 | 1964-12-14 | method for eliminating false currents in ferrite elements |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU178170A1 (en) |
-
1964
- 1964-12-14 SU SU933231A patent/SU178170A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US3018383A (en) | Electrical master slave amplifier circuit employing silicon controlled rectifiers | |
GB933534A (en) | Binary adder | |
US2987625A (en) | Magnetic control circuits | |
SU178170A1 (en) | method for eliminating false currents in ferrite elements | |
US2983906A (en) | Magnetic systems | |
US3291999A (en) | Isolated multiple output circuit | |
US3564297A (en) | Circuit arrangement for producing current impulses with very steep flanks | |
US3320519A (en) | Silicon control switch-saturable transformer current limit protective circuit | |
US3128453A (en) | Drive ring | |
US3370178A (en) | Pulse registering and shifting system of the modified ring counter type | |
US3428822A (en) | Circuit capable of producing a condition of incompatibility between two or several logic variables | |
US3233112A (en) | Preference circuit employing magnetic elements | |
US3053993A (en) | Magnetic trigger devices | |
GB981855A (en) | Magnetic core logic device | |
US3391285A (en) | Stall circuit for magnetic commutators | |
GB1117897A (en) | Multi-aperture magnetic device for converting d.c. pulses to bipolar pulses | |
US3353105A (en) | Logical electric circuits | |
SU145064A1 (en) | Pulse Magnetic Decoder | |
US3077543A (en) | Binary counter for electrical pulses | |
SU142819A1 (en) | Ferrite switch | |
US3037125A (en) | Multiple pole, double throw switch | |
SU126523A1 (en) | Phase proximity switch | |
GB1006172A (en) | Improvements in or relating to controllable pulse repeaters | |
SU399980A1 (en) | DEVICE FOR TIRISTOR MANAGEMENT | |
GB912740A (en) | Arrangement for quenching semi-conductor thyratrons to which direct voltage is applied |