[go: up one dir, main page]

SU1702396A1 - Pulse distributor - Google Patents

Pulse distributor Download PDF

Info

Publication number
SU1702396A1
SU1702396A1 SU904778644A SU4778644A SU1702396A1 SU 1702396 A1 SU1702396 A1 SU 1702396A1 SU 904778644 A SU904778644 A SU 904778644A SU 4778644 A SU4778644 A SU 4778644A SU 1702396 A1 SU1702396 A1 SU 1702396A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
trigger
distributor
elements
Prior art date
Application number
SU904778644A
Other languages
Russian (ru)
Inventor
Николай Степанович Неволин
Original Assignee
Центральный Научно-Исследовательский Институт Связи
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Центральный Научно-Исследовательский Институт Связи filed Critical Центральный Научно-Исследовательский Институт Связи
Priority to SU904778644A priority Critical patent/SU1702396A1/en
Application granted granted Critical
Publication of SU1702396A1 publication Critical patent/SU1702396A1/en

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

Изобретение относитс  к вычислительной технике и может использоватьс  в разработках аппаратуры вычислительной техники. Отличительной особенностью распределител   вл етс  то, что распределитель позвол ет измен ть фазу запуска. Целью изобретени   вл етс  расширение функциональных возможностей за счет обеспечени  переменного периода выходных импульсов Это достигаетс  за счет введени  элементов HI счетное триггера, элементов ИЛИ 1 илThe invention relates to computing and can be used in the development of computing equipment. A distinctive feature of the distributor is that the distributor allows the start phase to be changed. The aim of the invention is to expand the functionality by providing a variable period of output pulses. This is achieved by introducing HI counting trigger elements, OR elements 1 or

Description

Изобретение относитс  к вычислительной технике и может использоватьс  в разработках аппаратуры вычислительной техники.The invention relates to computing and can be used in the development of computing equipment.

Целью изобретени   вл етс  расширение функциональных возможностей распределител  за счет обеспечени  переменного периода выходных импульсов.The aim of the invention is to enhance the functionality of the distributor by providing a variable period of output pulses.

На чертеже представлена функциональна  схема распределител .The drawing shows a functional diagram of the distributor.

Распределитель импульсов содержит элементы НЕ 1 и 2, счетный триггер 3, элементы ИЛИ 4, триггеры 5, элементы И 6, вход 7 запуска, выходы 8, тактовый вход 9,The pulse distributor contains the elements NOT 1 and 2, the counting trigger 3, the elements OR 4, the triggers 5, the elements AND 6, the start input 7, the outputs 8, the clock input 9,

Распределитель работает следующим образом.The distributor works as follows.

В исходном положении нулевой потенциал на входе 7 устанавливает триггеры 5 в положение О, триггер 3 находитс  в положении 1. С поступлением потенциала запуска (положительный потенциал) на вход 7 триггер 3 переводитс  в положение О и устанавливает триггеры 5 в положение 1In the initial position, the zero potential at the input 7 sets the triggers 5 to the position O, the trigger 3 is in position 1. With the start potential (positive potential) at the input 7, the trigger 3 is switched to the position O and sets the triggers 5 to position 1

подачей нулевого потечь гла на установки в единицу, поступивший очередной тактовый импульс на вход первого И 6 пройдет на выход с разрешающими потенциалами , поступиви ими на первый м второй входы элемента И 6 с триггером 5 соответственно с первого и последнего разр да . На информационном входе триггера 5 последнего разр да будет нулевой потенциал Импульс, поступивший с выхода первого разр да через элемент и ЛИ 4 последнего разр да установит его в попоженг.е О На информационном входе триггера 5 второго разр де будет положительный потенциал, поступивший с пр мого выхода триггера 5 первого разр да, импульс, поступивший с выхода первого разр да, установит триггер 5 второго разр да в положение 1, подготовитс  цепь коммутации очередного тактового импульса на выход0 второго разр да установкой положительных потенциалов на входах элемента И 6, с поступлением оче- рецного тактового импульса коммутаци  сместитс  еще на один разр д и т. д by applying a zero flow, the unit will flow into the unit; the next clock pulse at the input of the first AND 6 will pass to the output with the resolving potentials, they will arrive at the first m second inputs of the AND 6 element with trigger 5, respectively, from the first and last bits. At the information input of the trigger 5 of the last discharge there will be a zero potential Impulse received from the output of the first discharge through the element and LI 4 of the last discharge will install it in the pozentg.O At the information input of the trigger 5 of the second discharge there will be a positive potential received from the direct the trigger output 5 of the first bit, the pulse received from the output of the first bit sets the trigger 5 of the second bit to position 1, prepares the switching circuit of the next clock pulse to the output 0 of the second bit by setting positive potentials at inputs of the AND element 6, with the receipt oche- retsnogo smestits commutation clock pulse for one bit and so on. d

дЯЮКЯDYUKYA

VwwVww

ГО СлЭGO SLE

Claims (1)

Формула изобретени Invention Formula Распределитель импульсов, содержащий п триггеров (где п - число разр дов распределител ), п элементов И. причем вы- ход -го триггера (1 1, .... п) соединен с первым входом 1-го элемента И, выход которого  вл етс  1-м выходом распределител , вторые входы элементов И объединены и подключены к тактовому входу распредели- тел , отличающийс  тем. что, с целью расширени  функциональных возможностей распределител  за счет обеспечени  переменного периода выходных лмпульсов, в него введены счетный триггео, два зле- мента НЕ и п элементов ИЛИ, причем вход первого элемента НЕ соединен с входами сброса в О триггеров и  вл етс  входом запуска распределител , выход первого элемента НЕ соединен со счетным входом A pulse distributor containing n triggers (where n is the number of bits of the distributor), n elements I. And the output of the ith trigger (1 1, .... n) is connected to the first input of the 1st element I, the output of which is The 1 st output of the distributor, the second inputs of the elements I are combined and connected to the clock input of the distributor, differing in that. that, in order to expand the functionality of the distributor by providing a variable period of output impulses, a counting triggeo was introduced into it, two NOT and n elements OR, and the input of the first element is NOT connected to the reset inputs on the O flip-flops and , the output of the first element is NOT connected to the counting input. счетного триггера, выход которого соединен с входами установки в 1 первого и п-го триггеров, вход установки в 1 счетного триггера соединен с выходом второго элемента НЕ, выход j-ro триггера (j 1(п -1)counting trigger, the output of which is connected to the inputs of the installation in 1 of the first and n-th triggers, the input of the installation in 1 of the counting trigger is connected to the output of the second element NOT, the output of the j-ro trigger (j 1 (n -1) соединен с информационным входом Q + 1)-го триггера и третьим входом Q + 1)-го элемента И, выход n-го триггера соединен с информационным входом первого триггера и с третьим входом первого элемента И, выход которого соединен с первым входом второго элемента ИЛИ, с первым входом n-го элемента ИЛИ и с входом второго элемента НЕ, выход К-го(К 2,,,,, п- 1)элемента И соединен с первым входом (К+1)-го элемента ИЛИ и с вторым входом (К-1)-го элемента ИЛИ, выход n-го элемента И соединен с первым входом первого элемента ИЛИ, выход i-ro элемента ИЛИ соединен с синхровходом 1-го триггера.connected to the information input of the Q + 1) -th trigger and the third input of the Q + 1) -th element And the output of the n-th trigger is connected to the information input of the first trigger and the third input of the first element And, the output of which is connected to the first input of the second element OR, with the first input of the n-th element OR and with the input of the second element NOT, the output of the K-th (K 2 ,,,,, n- 1) of the element AND is connected to the first input of the (K + 1) -th element of the OR and the second input (K-1) of the OR element, the output of the nth element AND is connected to the first input of the first element OR, the output of the i-element of the OR element is connected to the synchronous input th 1st trigger.
SU904778644A 1990-01-08 1990-01-08 Pulse distributor SU1702396A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU904778644A SU1702396A1 (en) 1990-01-08 1990-01-08 Pulse distributor

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU904778644A SU1702396A1 (en) 1990-01-08 1990-01-08 Pulse distributor

Publications (1)

Publication Number Publication Date
SU1702396A1 true SU1702396A1 (en) 1991-12-30

Family

ID=21489675

Family Applications (1)

Application Number Title Priority Date Filing Date
SU904778644A SU1702396A1 (en) 1990-01-08 1990-01-08 Pulse distributor

Country Status (1)

Country Link
SU (1) SU1702396A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР Мг 1378043, кл. Н 03 К 17/62, 1986. Авторское свидетельство СССР N 879776, кл. Н 03 К 17/62, 1979. *

Similar Documents

Publication Publication Date Title
SU1702396A1 (en) Pulse distributor
SU1264165A1 (en) Adder-accumulator
RU2015539C1 (en) Variable division coefficient frequency divider
SU1051727A1 (en) Device for checking counter serviceability
SU1315973A2 (en) Time interval-to-binary code converter
SU1591010A1 (en) Digital integrator
SU1416940A1 (en) Linear interpolator
SU1370655A1 (en) Apparatus for exhaustion of combinations
SU1707761A1 (en) 2-k-bit gray code counter
SU1140234A2 (en) Pulse sequence generator
SU1462282A1 (en) Device for generating clocking pulses
SU1591025A1 (en) Device for gc sampling of memory units
SU738177A1 (en) Circular register counter
SU511589A1 (en) Tunable pulse phase multistable unit
SU762195A1 (en) Pulse repetition rate dividing apparatus
SU1709514A1 (en) Divider of pulse recurrent rate
SU959274A1 (en) A-c stroboscopic converter
SU1406790A1 (en) Variable-countdown frequency divider
SU1383497A1 (en) Pulse repetition frequency divider with fractional division ratio
SU1293844A1 (en) Device for transforming programs
SU1485229A1 (en) Multibit code selector
SU1013942A1 (en) Bcd to binary code converter
SU1010611A1 (en) Multi-computer complex synchronization device
SU1272342A1 (en) Device for calculating value of exponent of exponential function
SU1525911A2 (en) Divider of pulse repetition rate