[go: up one dir, main page]

SU1691953A1 - Logic gate - Google Patents

Logic gate Download PDF

Info

Publication number
SU1691953A1
SU1691953A1 SU894724924A SU4724924A SU1691953A1 SU 1691953 A1 SU1691953 A1 SU 1691953A1 SU 894724924 A SU894724924 A SU 894724924A SU 4724924 A SU4724924 A SU 4724924A SU 1691953 A1 SU1691953 A1 SU 1691953A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
keys
group
outputs
switches
Prior art date
Application number
SU894724924A
Other languages
Russian (ru)
Inventor
Станислав Константинович Табалаев
Рудольф Викторович Бударов
Original Assignee
Предприятие П/Я Р-6758
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Р-6758 filed Critical Предприятие П/Я Р-6758
Priority to SU894724924A priority Critical patent/SU1691953A1/en
Application granted granted Critical
Publication of SU1691953A1 publication Critical patent/SU1691953A1/en

Links

Landscapes

  • Semiconductor Integrated Circuits (AREA)

Abstract

Изобретение относитс  к импульсной технике и может быть использовано в устройствах автоматики, в измерительных и вычислительных устройствах. Цель изобретени  - расширение функциональных возможностей и области применени  за счет обеспечени  реализации различных функций с управл емым числом входов - достигаетс  путем введени  в логический элемент формировател  9 управл ющих команд, двух гоупп ключей 3-1-3-п и )-3-2п и образовани  новых функциональных св зей . Логический элемент также содержит дифференциальный усилитель 1, первую и вторую группы резисторов 2-1-2-п и2-(п-И)- 2-2п, переключатели 4, резистор 5, формирователь 8 управл ющих команд, шины нулевого и единичного логического сигнала б и 7 соответственно, входы 10 логического элемента. 1 ил.The invention relates to a pulse technique and can be used in automation devices, in measuring and computing devices. The purpose of the invention — extending the functionality and application area by providing the implementation of various functions with a controllable number of inputs — is achieved by inserting control commands, two goupp keys 3-1-3-n and -3-2n and the formation of new functional connections. The logic element also contains a differential amplifier 1, the first and second groups of resistors 2-1-2-p and 2- (p-I) - 2-2p, switches 4, resistor 5, driver control commands 8, bus zero and single logic signal b and 7 respectively, the inputs 10 of the logic element. 1 il.

Description

Изобретение относитс  к импульсной технике и может быть использовано в устройствах автоматики, в измерительных и вычислительных устройствах.The invention relates to a pulse technique and can be used in automation devices, in measuring and computing devices.

Целью изобретени   вл етс  расширение функциональных возможностей и области применени  за счет обеспечени  реализации различных функций с управл емым числом входов.The aim of the invention is to expand the functionality and application area by providing the implementation of various functions with a controlled number of inputs.

На чертеже представлена структурна  схема логического элемента.The drawing shows a block diagram of a logic element.

Логический элемент содержит дифференциальный усилитель 1, входы которого подключены соответственно через первую группу резисторов 2-1-2-п и вторую группу резисторов 2-(п+1)2-2п с выходами ключей первой 3-1-3-п и второй 3-(п+1)-3-2п групп, переключатели 4, по числу резисторов в группе, дополнительный резистор 5, который соединен с шиной 6 нулевого логического сигнала, котора  соединена сThe logic element contains a differential amplifier 1, the inputs of which are connected respectively through the first group of resistors 2-1-2-p and the second group of resistors 2- (n + 1) 2-2p with the outputs of the keys 3-1-3-n and the second 3 - (n + 1) -3-2p groups, switches 4, according to the number of resistors in the group, additional resistor 5, which is connected to bus 6 of the zero logic signal, which is connected to

первыми входами переключателей 4, вторые входы которых соединены с шиной 7 единичного логического сигнала, управл ющие входы переключателей соединены с выходами формировател  8 управл ющих команд, управл ющие входы ключей 3-1-3- 2п соединены с выходами формировател  9 управл ющих команд числа входов, а входы ключей 3-(п+1)-3-2п  вл ютс  входами 10 логического элемента.the first inputs of switches 4, the second inputs of which are connected to the bus 7 of a single logic signal, the control inputs of the switches are connected to the outputs of the driver 8, control commands, the control inputs of keys 3-1-3-2n are connected to the outputs of the driver 9, command commands of the number of inputs and the 3- (n + 1) -3-2p key inputs are the inputs 10 of the logic element.

V рэвление переключател ми 4 осуществл етс  формирователем 8 управл ющих команд функционального назначени  логического элемента, а управление ключами - формирователем 9 управл ющих команд числа входов логического элемента.V is switched by switches 4 by the shaper 8 control commands of the functional purpose of the logic element, and the key control by the shaper 9 of the control commands of the number of inputs of the logic element.

Логический элемент работает следующим образом.The logical element works as follows.

В исходном положении, при отсутствии управл ющих команд, на выходе переключателей 4 напр жени  равны логическомуIn the initial position, in the absence of control commands, the output of the switches 4 voltage equal to the logical

О ЮO u

юYu

ел ыeat s

О, ключи З-l разомкнуты. При поступлении управл ющих команд с формирователей 9 и 8 на выходе переключателей 4 по вл етс  напр жение, равное логической 1, а ключи 3 подключают к одному из входов дифференциального усилител  1 через резисторы 2-1-2-п логическую 1, если включен соответствующий переключатель 3, или логический О, если переключатель 3 отключен, а к другому входу дифференциального усилител  1 через резисторы 2-(п+1)-2-2п поступают входные сигналы с напр жением, равным логической 1, а при отсутствии - логическому О,Oh, the keys Z-l are open. When control commands are received from the formers 9 and 8, the output of the switches 4 causes a voltage equal to logical 1, and the keys 3 are connected to one of the inputs of the differential amplifier 1 through resistors 2-1-2-n logical 1 if the corresponding switch 3, or logical O, if switch 3 is off, and the other input of differential amplifier 1, through resistors 2- (n + 1) -2-2p, receives input signals with a voltage equal to logical 1, and in the absence, logical O,

Таким образом, на один входдифферен- циального усилител  1 поступает результирующее напр жение, величина которого зависит от состо ни  переключателей 4 и количества включенных ключей 3, а на другой вход дифференциального усилител  поступает результирующее напр жение, величина которого зависит от поступающих на вход логического элемента входных сигналов и числа включенных ключей 4.Thus, one input of the differential amplifier 1 receives the resulting voltage, the value of which depends on the state of switches 4 and the number of switched on keys 3, and the other input of the differential amplifier receives the resultant voltage, the value of which depends on the input logic input to the input element signals and the number of keys included 4.

При превышении результирующего напр жени  от входных сигналов результирующего напр жени , поступающего на другой вход дифференциального усилител , выходное напр жение на выходе усилител  скачком изменитс .When the resulting voltage from the input signals of the resulting voltage to the other input of the differential amplifier is exceeded, the output voltage at the output of the amplifier changes abruptly.

Если входные сигналы поступают на пр мой вход дифференциального усилител , образуетс  логический элемент с пр мым выходом, в случае подключени  входных сигналов к инверсному входу образуетс  логический элемент с инверсным выходом .If the input signals are fed to the direct input of a differential amplifier, a logic element with a direct output is formed; in the case of connecting the input signals to an inverse input, a logic element with an inverse output is formed.

Claims (1)

Формула изобретени Invention Formula Логический элемент, содержащий дифференциальный усилитель, выход которого  вл етс  выходом элемента, формирователь управл ющих команд и переключатели, первые и вторые входы которых соединеныLogic element containing a differential amplifier whose output is the output of the element, driver control commands and switches, the first and second inputs of which are connected соответственно с шинами нулевого и единичного логического сигнала, управл ющие входы переключателей соединены с выходами формировател  управл ющих команд, а также резисторы, отличающийс  тем,respectively, with the buses of the zero and single logic signal, the control inputs of the switches are connected to the outputs of the driver control commands, as well as resistors, characterized in that что, с целью расширени  функциональных возможностей и области применени  за счет обеспечени  реализации различных функций с управл емым числом входов, в него введены формирователь управл ющихthat, in order to expand the functionality and application area by ensuring the implementation of various functions with a controlled number of inputs, a driver команд количества входов и две группы ключей , а резисторы объединены в две группы, первый вход дифференциального усилител  соединен через резисторы первой группы с выходами ключей первой группы, входы которых соединены с выходами переключателей , управл ющие входы ключей первой группы соединены с выходами формировател  управл ющих команд количества входов, которые соединены с управл ющими входами ключей второй группы, входы которых соединены с входами логического элемента, а выходы ключей второй группы соединены через резисторы второй группы с вторым входом дифференциального усилител , первый вход которого через дополнительный резистор соединен с шиной нулевого логического сигнала.commands of the number of inputs and two groups of keys, and the resistors are combined into two groups, the first input of the differential amplifier is connected via resistors of the first group with the outputs of the keys of the first group, the inputs of which are connected to the outputs of switches, the control inputs of the keys of the first group are connected to the outputs of the driver of control commands the number of inputs that are connected to the control inputs of the keys of the second group, the inputs of which are connected to the inputs of the logic element, and the outputs of the keys of the second group are connected via resistors V swarm group with a second input of the differential amplifier, the first input of which is connected via a further resistor to the bus logic zero signal. Лог fЛог Log f Log
SU894724924A 1989-07-26 1989-07-26 Logic gate SU1691953A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU894724924A SU1691953A1 (en) 1989-07-26 1989-07-26 Logic gate

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU894724924A SU1691953A1 (en) 1989-07-26 1989-07-26 Logic gate

Publications (1)

Publication Number Publication Date
SU1691953A1 true SU1691953A1 (en) 1991-11-15

Family

ID=21463798

Family Applications (1)

Application Number Title Priority Date Filing Date
SU894724924A SU1691953A1 (en) 1989-07-26 1989-07-26 Logic gate

Country Status (1)

Country Link
SU (1) SU1691953A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Алексеенко А. Г, и др. Применение прецизионных аналоговых микросхем. - М,: Радио и св зь, 1985. Алексеев Г.И. Воспроизведение функций средствами цифроаналоговой вычислительной техники. - Минск: Наука и техника, 1976, с,130, рис. 2.29. *

Similar Documents

Publication Publication Date Title
EP0072650A3 (en) Component state monitoring
SU1691953A1 (en) Logic gate
GB1129464A (en) Digital frequency and phase detector
BR9002554A (en) MULTIPLE CONDUCTOR MICROCOMPUTER SYSTEM
KR880011656A (en) Resistor circuit
WO1989012928A1 (en) Apparatus for detecting the condition of switches on one transmission line
EP0298747A3 (en) Register
JPS6336324A (en) Key input device
SU758515A1 (en) Decoder
JPS61190635A (en) Microcomputer
JPS5468146A (en) Logic circuit
SU769737A1 (en) Switching device
JPS575142A (en) Data processor with interface function
JPS54140444A (en) Ratch circuit
SE8505870D0 (en) CIRCUIT
SU1497733A2 (en) Switch
IE36518B1 (en) Reactive power corrector device
SU1272497A1 (en) Pulse switch with storing control signal
SU1201876A1 (en) Multistable flip-flop
JP2557866Y2 (en) Signal switching circuit
SU1661774A1 (en) Memory units addressing device
SU673981A1 (en) Arrangement for shaping signal proportional to velocity
SU855980A1 (en) Signal shaping device
SU718921A1 (en) Multichannel switching apparatus
SU620985A1 (en) Arrangement for determining the logarithm of signal-to-signal ratio