SU1679420A1 - Electrical wiring correctness checker - Google Patents
Electrical wiring correctness checker Download PDFInfo
- Publication number
- SU1679420A1 SU1679420A1 SU894731905A SU4731905A SU1679420A1 SU 1679420 A1 SU1679420 A1 SU 1679420A1 SU 894731905 A SU894731905 A SU 894731905A SU 4731905 A SU4731905 A SU 4731905A SU 1679420 A1 SU1679420 A1 SU 1679420A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- outputs
- inputs
- indicator
- input
- Prior art date
Links
Landscapes
- Tests Of Electronic Circuits (AREA)
Abstract
Изобретение относитс к контрольно- измерительной технике и может быть использовано дл технологического контрол правильности монтажа жгутов, кабелей, печатных плат и коммутационных блоков. Цель изобретени - повышение производительности и достоверности контрол за счет возможности одновременного контрол всех выходных цепей объекта контрол . Цель достигнута тем, что в устройство, содержащее генератор 1 тактовых импульсов, блок 2 запуска, элемент И 3, счетчик 4 опроса , коммутатор 5 опроса, индикатор 6 состо- ни , эталонный объект 9, блок 10 сравнени и индикатор 11, введены диодна матрица 7, сигнализатор 12 наличи неисправности , элемент НЕ 13 и соответствующие св зи.1 ил.The invention relates to a control and measuring technique and can be used for technological control of correct installation of harnesses, cables, printed circuit boards and switching blocks. The purpose of the invention is to improve the performance and reliability of the control due to the possibility of simultaneous control of all the output circuits of the object of control. The goal is achieved by the fact that a device containing a clock pulse generator 1, a start block 2, an AND 3 element, a poll counter 4, a poll switch 5, a status indicator 6, a reference object 9, a comparison block 10 and an indicator 11, a diode array is inserted 7, the fault indicator 12, the element NOT 13 and the corresponding connections. 1 Il.
Description
5five
ЮYU
Изобретение относитс к контрольно- измерительной технике и может найти при- менениеприсозданииThe invention relates to a measuring and control technique and can find an application for creating
контрольно-измерительной аппаратуры, предназначенной дл технологического контрол монтажа жгутов, кабелей, печатных плат и коммутационных блоков.instrumentation designed for the technological control of the installation of harnesses, cables, printed circuit boards and switching blocks.
Цель изобретени - повышение производительности и достоверности контрол за счет возможности одновременного контрол всех выходных цепей объекта контрол и исключени парных одноименных блоков.The purpose of the invention is to increase the productivity and reliability of control due to the possibility of simultaneous control of all output circuits of the object of control and the elimination of paired blocks of the same name.
На чертеже приведена блок-схема устройства .The drawing shows a block diagram of the device.
Устройство содержит генератор 1 тактовых импульсов (ГТИ) и блок 2 запуска, подключенные соответственно к первому и второму входам элемента И 3, выход которого подключен к счетчику 4 опроса, разр д- ные выходы которого соединены с разр дными входами коммутатора 5 опроса и индикатора 6 состо ни (счетч «а 4 опроса ), а его выход переполнени соединен с входом блока 2 запуска. Выходы коммутатора 5 опроса соединены с входами разв зывающей диодной матрицы 7, выходы которой подключены к клеммам провер емого 8 и эталонного 9 объектов.The device contains a generator of 1 clock pulses (GTI) and a start block 2 connected respectively to the first and second inputs of the element 3, the output of which is connected to the interrogation counter 4, the discharge outputs of which are connected to the discharge inputs of the interrogation switch 5 and indicator 6 state (count 4 polling), and its overflow output is connected to the input of start block 2. The outputs of the interrogation switch 5 are connected to the inputs of an isolating diode array 7, the outputs of which are connected to the terminals of the tested 8 and reference 9 objects.
Блок 10 сравнени выполнен многоразр дным , состо щим из п элементов сравнени , на вход каждого из которых подключены пара одноименных выходных клемм провер емого 8 и эталонного 9 объектов . Индикатор 11 выполнен многоразр дным , состо щим из п светодиодов, каждый из которых входом соединен с одноименным выходом блока 10 сравнени , а выход индикатора 11 подключен к сигнализатору 12 наличи неисправности (СНН) и к инвертору 13, выход которого соединен с третьим входом элемента И 3.Comparison unit 10 is made multi-digit, consisting of n comparison elements, at the input of each of which are connected a pair of like output terminals of the tested 8 and reference 9 objects. The indicator 11 is made of multi-digit, consisting of p LEDs, each of which is connected to the same output of the comparison unit 10, and the output of the indicator 11 is connected to the malfunction indicator 12 (CHN) and to the inverter 13, the output of which is connected to the third input of the AND element 3
Устройство работает следующим образом .The device works as follows.
Начальный этап работы устройства состоит в проверке исправности выходных цепей , св занных с первой входной клеммой провер емого объекта 8, при котором от невозбужденного блока 2 запуска на второй вход элемента И 3 поступает логический О, запрещающий поступление импульсов от ГТИ 1, на счетный вход счетчика 4 опроса независимо от состо ни выхода инвертора 13, Счетчик 4 опроса находитс в нулевом состо нии, формиру на счетных входах коммутатора 5 опроса нулевую комбинацию , при этом на первом выходе коммутатора 5 опроса присутствует логическа Г, а на всех остальных выходах - логический О, С выходов коммутатора 5 опроса сигналы опроса в виде одной логической 1 и (п-1)The initial stage of operation of the device consists in checking the health of the output circuits connected to the first input terminal of the object under test 8, in which a logical O, prohibiting the arrival of pulses from the GTI 1, is sent from the unexcited start-up unit 2 to the second input of the element 3 and 3 4 polls, regardless of the output state of the inverter 13, Poll counter 4 is in the zero state, forming a null combination on the counting inputs of the polling switch 5, while the first output of the polling switch 5 contains a logical and T, and all other outputs - logical O, C 5 polling switch outputs interrogation signals in the form of a logic 1 and the (n-1)
логических 0й поступают на входы разв зывающей диодной матрицы 7, диоды которой обеспечивают подачу сигнала опроса на одноименные входные клеммы провер емогоlogical 0y are fed to the inputs of an isolating diode array 7, the diodes of which provide the interrogation signal to the input terminals of the same name tested
8 и эталонного 9 объектов, одновременно изолиру их друг от друга и от выходов коммутатора 5 опроса, преп тству возникновению нежелательных обратных св зей. Если в провер емом объекте 8 среди8 and the reference 9 objects, while isolating them from each other and from the outputs of the interrogation switch 5, prevents the occurrence of unwanted feedback. If in the object being inspected 8 among
0 выходных цепей, св занных с первой входной клеммой, имеютс неисправные, то коды , одновременно и параллельно поступающие с п выходных клемм провер емого 8 и эталонного 9 объектов на парныеThe 0 output circuits connected to the first input terminal are faulty, then the codes simultaneously coming in parallel from the n output terminals of the tested 8 and reference 9 objects for paired
5 входы п элементов блока 10 сравнени , не совпадают и на его одном или нескольких выходах, в зависимости от числа неисправных цепей, одновременно по вл етс сигнал логической 1, который поThe 5 inputs n of the elements of the comparison unit 10 do not coincide and on its one or several outputs, depending on the number of faulty circuits, a logical 1 signal appears simultaneously, which
0 соответствующим каналам принимаетс индикатором 11, который индицирует вы вленную неисправность загоранием одноименных светодиодов. соответствующих номерам выходных клемм провер емо5 го объекта 8. На выходе индикатора 11 а этом случае присутствует логическа Г, котора преобразуетс инвертором 13 в логический О, поступающий на третий вход элемента И 3 и блокирующий его. СНН 12,0, the corresponding channels are received by the indicator 11, which indicates the detected fault by lighting the like LEDs. corresponding to the output terminal numbers of the tested object 8. At the output of the indicator 11, in this case there is a logical G, which is converted by the inverter 13 into a logical O, coming to the third input of the And 3 element and blocking it. SNN 12,
0 включенный на выход индикатора 11, загоранием лампочки или подачей звука показывает наличие неисправности, тем самым служит первичным источником информации о наличии только факта неисправности в0 included on the output of the indicator 11, when the lamp is lit or the sound is given, it indicates the presence of a malfunction, thereby serving as the primary source of information on the presence of only the fact of a malfunction in
5 провер емом объекте и побуждает оператора обратить внимание на поле светодиодов индикатора 11, которые указывают не только наличие неисправности, но и место неис- правности (номер выходной клеммы5 of the object being checked and prompts the operator to pay attention to the LED field of the indicator 11, which indicate not only the presence of a fault, but also the location of the fault (the number of the output terminal
0 провер емого объекта), что освобождает оператора от необходимости посто нно следить за полем светодиодов и снижает его утомл емость. Если в провер емом объекте 8 выходные цепи, св занные с первой вход5 ной клеммой, исправны, то коды, поступающие с п выходных клемм провер емого 8 и эталонного 9 объектов на парные входы п элементов блока 10 сравнени , совпадают и на его п выходах поддерживаютс сигналы0 of the object being checked), which frees the operator from the need to constantly monitor the LED field and reduces its fatigue. If in the tested object 8 the output circuits connected to the first input terminal are intact, then the codes coming from the n output terminals of the tested 8 and the reference 9 objects to the paired inputs of the n elements of the comparison unit 10 coincide and are maintained at its n outputs signals
0 логического О, которые по соответствующим каналам принимаютс индикатором 11, который индицирует отсутствие неисправности (светодиоды не гор т), а на его выходе присутствует логический Ог, кото5 рый преобразуетс инвертором 13 в логическую 1, поступающую на третий вход элемента И 3, деблокиру его со стороны инвертора 13 и заверша цикл проверки выходных цепей, св занных с первой входной клеммой провер емого объекта 8. СНН 12 в0 logical О, which are received via the corresponding channels by the indicator 11, which indicates the absence of a malfunction (the LEDs are not hot), and at its output there is a logical AO, which is converted by the inverter 13 into a logical 1, coming to the third input of the And 3 element, unlocking it from the side of the inverter 13 and completing the test cycle of the output circuits connected to the first input terminal of the object under test 8. CHN 12 V
этом случае показывает также отсутствие неисправности, например не горит лампочка , не звенит звонок.in this case also shows the absence of a malfunction, for example, the light is off, the bell does not ring.
Проверка выходных цепей, св занных с второй выходной клеммой провер емого объекта, обеспечиваетс возбуждением блока 2 запуска. При возбуждении блока 2 запуска от него на вход элемента И 3 поступает логическа 1, что позвол ет импульсу от ГТИ 1 проследовать через элемент И 3 на вход счетччка 4 опросов, переключа его в очередную позицию опроса. Разр дные выходы счетчика 4 опроса воздействуют на разр дные входы коммутатора 5 опроса и индикатора 6 состо ни , при этом на втором выходе коммутатора 5 опроса по вл етс логическа Г, на первом и остальных выходах -логический О, а индикатор 6 состо- ни счетчика 4 опроса показывает очередной номер входной клеммы провер емого объекта 8, на которую в данный момент посылаетс сигнал опроса в виде логической 1. Процесс опроса повтор етс до тех пор, пока не будет вы влена неисправность в провер емом объекте 8, или до тех пор, пока не будет опрошено п входных клемм провер емого объекта 8 и переполнен счетчик 4 опроса, при этом на выходе последнего по вл етс сигнал логической 1. который возвращает блок 2 запуска в невозбужденное состо ние. В этом случае на выходе блока 2 запуска по вл етс логический О, который блокирует элемент И 3, заверша проверку объекта.The test of the output circuits connected to the second output terminal of the object under test is provided by the excitation of the start-up unit 2. When the start-up unit 2 is excited, the logical 1 arrives at the input of the element 3, which allows the pulse from the GTI 1 to follow through the element 3 of the input of the count of 4 polls, switching it to the next polling position. The bit outputs of the polling counter 4 affect the bit inputs of the polling switch 5 and the status indicator 6, the logical output G appears on the second output of the polling switch 5, the logical O on the first and other outputs, and the counter status indicator 6 4 polling shows the next number of the input terminal of the inspected object 8, to which the interrogation signal is currently sent as logical 1. The polling process repeats until a malfunction is detected in the tested object 8, or until it is interrogated The p input terminals of the object under test 8 is overflowed, and the polling counter 4 is overflowed, and a logical signal 1 appears at the output of the latter, which returns the trigger unit 2 to the unexcited state. In this case, at the output of start block 2, a logical O appears, which blocks AND 3, completing the verification of the object.
Таким образом, осуществл емый в предлагаемом устройстве одновременный контроль за всеми выходными цеп ми провер емого объекта при последовательной подаче контрольного сигнала на его одну очередную входную клемму, отсутствие затрат времени на получение показаний о наличии неисправности позвол ет повысить производительность устройства, а исключе- ние из устройства парных одноименных блоков позвол ет повысить достоверность контрол .Thus, the simultaneous monitoring of all output circuits of the object under test, carried out in the proposed device, when a control signal is sent to its one successive input terminal, the absence of time spent on obtaining evidence of a fault, improves the device performance, and excludes the device of paired blocks of the same name allows to increase the reliability of the control.
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU894731905A SU1679420A1 (en) | 1989-06-16 | 1989-06-16 | Electrical wiring correctness checker |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU894731905A SU1679420A1 (en) | 1989-06-16 | 1989-06-16 | Electrical wiring correctness checker |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1679420A1 true SU1679420A1 (en) | 1991-09-23 |
Family
ID=21467145
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU894731905A SU1679420A1 (en) | 1989-06-16 | 1989-06-16 | Electrical wiring correctness checker |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1679420A1 (en) |
-
1989
- 1989-06-16 SU SU894731905A patent/SU1679420A1/en active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 455299, кл. G 01 R 31/02, 1973. Авторское свидетельство СССР № 1218351, кл. G 01 R 31/02,1984. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4216374A (en) | Hybrid signature test method and apparatus | |
SU1679420A1 (en) | Electrical wiring correctness checker | |
SU1216782A1 (en) | Device for checking wiring correctness | |
SU1218351A1 (en) | Apparatus for inspecting accuracy of electric wiring | |
SU911376A1 (en) | Apparatus for checking radiocomponent wiring correctness | |
SU1130880A1 (en) | Device for checking electric wiring | |
SU1051467A1 (en) | Automatic monitor of electric connections | |
SU858210A1 (en) | Multichannel analyzer of logic states | |
SU915026A1 (en) | Device for checking harness wiring | |
SU758174A1 (en) | Device for testing electric wiring | |
SU1439623A1 (en) | Device for inspecting electric wiring | |
SU288420A1 (en) | DEVICE FOR ELECTRICAL DETECTION IN ELECTRICAL INSTALLATION | |
SU917188A1 (en) | Device for testing electric wiring | |
SU1737377A1 (en) | Device for automatic control of interjoint wiring of electric connections | |
SU1396096A1 (en) | Instrument for checking operability of cables | |
SU429380A1 (en) | DEVICE FOR TROUBLESHOOTING IN ELECTRICAL INSTALLATION | |
SU1096657A1 (en) | Device for checking wiring | |
SU1109683A1 (en) | Device for automatic checking of electrical circuits | |
SU1762292A1 (en) | Interface unit for digital control system | |
SU1293718A1 (en) | Device for checking secondary electric power supply system | |
SU1712903A2 (en) | Wiring structures tester | |
SU1265829A1 (en) | Device for checking serviceability of lamp indicator | |
SU1252743A1 (en) | Device for checking correctness of wiring | |
SU1674018A1 (en) | Device for checking operational amplifiers in electronic assemblies | |
SU1336037A1 (en) | Electric wiring checking device |