SU1667088A1 - Устройство дл сопр жени абонента с каналом св зи - Google Patents
Устройство дл сопр жени абонента с каналом св зи Download PDFInfo
- Publication number
- SU1667088A1 SU1667088A1 SU894713106A SU4713106A SU1667088A1 SU 1667088 A1 SU1667088 A1 SU 1667088A1 SU 894713106 A SU894713106 A SU 894713106A SU 4713106 A SU4713106 A SU 4713106A SU 1667088 A1 SU1667088 A1 SU 1667088A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- information
- counter
- group
- Prior art date
Links
Landscapes
- Data Exchanges In Wide-Area Networks (AREA)
Abstract
Изобретение относитс к вычислительной технике, а именно к устройствам дл сопр жени абонента с каналом св зи. Цель изобретени - повышение помехоустойчивости устройства за счет перезаписи информации в буферную пам ть и вывода устройства из состо ни сбо в состо ние готовности к обмену. Дл этого в известное устройство, содержащее узел приема, узел передачи, сдвиговый регистр, два счетчика, четыре триггера, генератор импульсов, первую и вторую группы элементов И, одновибратор, два сумматора по модулю два, элемент сравнени , введены буферный регистр и третий счетчик. Узел передачи преобразует информацию, поступающую из ЭВМ, в фазомодулированные двухпол рные импульсы и передает их в линию св зи. Узел приема служит дл приема и преобразовани сигналов, поступающих из канала св зи. Первый счетчик и первый триггер образуют таймер, предназначенный дл отслеживани временных интервалов обмена, а второй, третий, четвертый триггеры и элемент сравнени - регистр состо ни устройства. Второй счетчик отслеживает цикл накоплени информации в сдвиговом регистре, а введенные счетчик и буферный регистр обеспечивают защиту прин той информации от воздействи импульсных помех на входе и подготовку устройства к продолжению обмена. 4 ил.
Description
Изобретение относитс к вычислительной технике и может быть использовано в системах дл обмена между ЭВМ и удаленным внешним устройством, например дисплеем .
Цель изобретени - повышение надежности и помехоустойчивости устройства путем обеспечени перезаписи информации в буферную пам ть и вывода устройства из состо ни сбо в состо ние готовности к обмену.
На фиг.1 представлена блок-схема предлагаемого устройства; на фиг.2 - схема формировател фазомодулированных сигналов узла передачи; на фиг.З - схемы декодера узла приема, сдвигового регистра и буферного регистра; на фиг.4 - временные диаграммы работы устройства
Устройство (фиг.1) содержит сдвиговый регистр 1. второй 2 и первый 3 счетчики, первую группу 4 элементов И, третий 5, первый 6, второй 7 и четвертый 8 триггеры, узел 9 приема, узел 10 передачи, генератор 11 импульсов, информационный вход 12, информационный вход-выход 13, первый 14 и второй 15 сумматоры по модулю два, элемент 16 сравнени , третий счетчик 17. одно- вибратор 18, вторую группу 19 элементов И, шину 20 информационного выхода устройства , стробирующий вход 21 записи инфорО
о х|
о
00 00
нации, первый синхровход 22 приема, установочный вход 23. второй синхровход 24 приема и буферный регистр 25.
Сдвиговый регистр 1 предназначен дл преобразовани последовательного кода в параллельный и наоборот.
Счетчик 2 импульсов сдвига отслеживает окончание приема или передачи информационной посылки из п импульсов и формирует сигнал перезаписи информации ие сдвигового регистра 1 в буферный регистр 25.
Счетчик 3 и триггер 6 образуют таймер, предназначенный дл отслеживани интервалов обмена.
Группы 4 и 19 элементов И представл ют собой многоразр дные буферные усилители дл сопр жени с магистралью ЭВМ.
Триггеры 5, 7 и 8 и элемент 16 сравнени образуют регистр состо ни устройства .
Узел 9 приема содержит ус,г итель-при- емник 26 и декодер 27 и предназначен дл приема и преобразовани входных сигналов , поступающих из канала св зи.
Узел 10 передачи содержит усилитель- передатчик 28 и формирователь 29 фазомо- дулированных сигналов.
Сумматоры 14 и 15 по модул ю два п ред- назначены дл формировани контрольных разр дов при передаче и приеме информации .
Элемент 16 сравнени служит дл сравнени контрольных разр дов при приеме информации из линии св зи.
Счетчик 17 обеспечивает периодическую установку счетчика 2 в исходное состо- ние после приема или передачи информации, а также во врем отсутстви сигналов в линии.
Буферный регистр 25 предназначен дл приема, хранени и выдачи информаци в ЭВМ.
Одновибратор 18 осуществл ет сброс триггеров 5 и 8.
Формирователь 29 фазомодулирован- ных сигналов (фиг.2) содержит сдвиговый регистр 30, элемент И-НЕ 31 и коммутатор 32.
Декодер 27 (фиг.З) содержит элементы И-НЕ 33-36, триггеры 37 и 38 и элемент ИЛИ 39,
Обмен информацией между ЭВМ и внешним устройством производитс по двухпроводной линии, например коаксиальному кабелю. Сигналы, которыми обменна ютс ЭВМ и внешнее устройство представл ют собой информационные по сылки из фэзомодулированных двуполчр ных импульсов (фиг.4а).
Устройство работает следующим образом .
По команде ЭВМ формируетс сигнал общего сброса по шине 23. При этом в уст- ройстве устанавливаетс триггер 7 Готов к передаче и запускаетс одновибратор 18, который производит сброс триггера 5 Готов приемник и триггера 8 Сбой по таймеру . Сигнал сброса также подаетс на узел
0 9 приема линейного сигнала. При отсутствии обмена между ЭВМ и внешним устройством узел 9 приема не формирует импульсы синхронизации информации и счетчик 17 находитс в режиме счета им5 пульсов тактовой частоты от генератора 11. Импульсы переноса с выхода счетчика 17 (фиг.4з) поступают на вход параллельной записи счетчика 2, обеспечива его начальную
0 установку. При этом коэффициент пересчета импульсов счетчика 2 определ ет длительность одной информационной посылки. Затем ЭВМ вырабатывает сигнал синхронизации приема, который поступает в ус5 тройство по шине 22. По этому сигналу открываютс элементы И 19 и в ЭВМ считываетс состо ние триггеров 5, 7 и 8 и элемента 16 сравнени , образующих регистр состо ни устройства. После анализа реги0 стра состо ни устройства, если установлен триггер 7 Готов к передаче, осуществл етс параллельна запись информации в сдвиговый регистр 1 по шине 12 импульсом по шине 21. Триггер 7 сбрасываетс , разреша
5 работу формирователю 29.
Сдвиговый регистр 30 и схема И-НЕ 31, вход щие в состав формировател 29 (фиг.2), формируют четыре серии импульсов, сдвинутые одна относительно другой на пе0 риод частоты генератора Перва и втора серии используютс дл формировани сигнала . Коммутатор 32 подключает к усилителю-передатчику 28 попарно первый и второй или второй и первый выходы сдвиго5 вого регистра 30, если поступают 1 или О на управл ющий вход коммутатора. С выхода импульсного трансформатора усилител - передатчика 28 двупол рные импульсы передаютс в линию св зи Таким образом,
0 последовательный код. поступающий с выхода сдвигового регистра 1, управл ет коммутатором 32 формировател 29. Двупол рный сигнал поступает также на вход узла 9 прима линейного сигнала.
5Усилитель-приемник 26 узла 9 приема
усиливает входной сигнал и формирует две последовательности имупльсов. соответствующих положительным и отрицательным полупериодам входного сигнала (фиг.46, в) Эти два последовательности сигналов поступают на вход декодера 27 (фиг.З).
В начальный момент триггеры 37 и 38 (фиг.З) обнулены сигналом сброса, следовательно , элементы И-НЕ 33 и 34 открыты.
Импульс, соответствующий положительному полупериоду входного сигнала, поступает на вход декодера 27 и устанавливает триггер 37. При этом закрываетс элемент И-НЕ 34 и открываетс элемент И-НЕ 35. Импульс, соответствующий отрицатель- ,ному полупериоду, через элемент И-НЕ 35 и элемент ИЛИ 39 поступает на синхровыход узла 9 приема. Задний фронт этого же импульса сбрасывает триггер 37. Информаци записываетс в сдвиговый регистр 1 по переднему фронту импульса сдвига с единичного выхода триггера 37 (фиг.З), вл ющегос информационным выходом узла 9. Одновременно импульсы сдвиг (фиг.4г) с выхода узла 9 приема поступают на счетный вход счетчика 2 и вход записи счетчика 17. При этом счетчик 17 блокируетс импульсами сдвига на врем приема информационной посылки.
С приходом n-го импульса сдвига заканчиваетс цикл передачи одной информацон- ной посылки и на выходе счетчика 2 формируетс сигнал переноса, по которому данные из сдвигового регистра 1 переписываютс в буферный регистр 25 (фиг.4д,е).
При передаче информации триггер 5 по сигналу переноса счетчика 2 не устанавливаетс , так как на его информационном входе установлен низкий уровень с выхода триггера 7.
Таким образом, информаци , передаваема в канал св зи, перемещаетс в устройстве по кольцу, образованному узлом 10 передачи, узлом 9 приема и сдвиговым регистром 1, и фиксируетс в буферном регистре 25. Это может быть использовано при диагностике работы устройства.
Прием информации из канала св зи осуществл етс аналогично.
В этом случае на информационном входе триггера 5 установлена 1 и при поступ- лении сигнала переноса со счетчика 2 выставл етс указатель Готов приемник. Дл повышени достоверности принимаемой информации при переходе формируетс контрольный разр д сумматором 14, После приема посылки формируетс контрольный разр д сумматором 15 и элементом 16 сравнени сравниваютс сформированный и прин тый контрольный разр ды. Результат сравнени поступает в регистр состо ни . Анализиру регистр состо ни , можно определить наличие сбо .
Согласно требовани м интерфейсов необходимо определ ть не только сбои, но и выдержать заданные интервалы времени
при выполнении операций обмена. Дл этих целей служит таймер, построенный на счетчике 3 и триггере 6. При записи, например, указани в сдвиговый регистр 1 дл передачи во внешнее устройство на информационном входе триггра 6 устанавливаетс 1. Синхроимпульсом триггер 6 устанавливаетс и разрешает работу счетчика 3, в который предварительно тем же синхроимпульсом записываетс число. На синхровход счетчика 3 поступают вычитающие импульсы. Перенос счетчика 3 устанавливает триггер 8. Но если раньше от внешнего устройства будет прин та ответна посылка, то при установке триггера 5 триггер 6 сбрасываетс и
запрещает работу счетчика 3. При чтении регистра состо ни запускаетс одновибра- тор 18 и сбрасывает триггеры 5 и 8.
После приема очередной информационной посылки данные автоматически перепи- сываютс из сдвигового регистра 1 в буферный регистр 25 дл хранени и последующей выдачи в ЭВМ. Импульсные помехи в канале, вызывающие срабатывание декодера 27 и формирование ложных импульсов сдвига, искажают информацию в сдвиговом регистре 1 и привод т к сбою счетчика 2. Данные в буферном регистре 25 не искажаютс , а счетчик 2 выводитс из состо ни
сбо в состо ние готовности приема информации импульсами с выхода счетчика 17.
Кроме того, использование буферного регистра 25 позвол ет совместить во времени операции хранени предыдущей и приема последующей информационных посылок. При этом снижаетс требование к быстродействию ЭВМ, повышаютс производительность и надежность работы при об- мене с несколькими внешними
устройствами. Это объ сн етс тем, что без применени буферного регистра пересылка информации из сдвигового регистра 1 в ЭВМ должна выполн тьс в интервале времени между двум информационными посылками , иначе информаци будет испорчена. Использование буферного регистра 25 значительно увеличивает врем хранени ийформации в устройстве. Например, дл тактовой частоты 1 мГц врем накоплени информационной посылки из 11 импульсов составит 11 мкс. При работе с внешними устройствами по интерфейсу обмена средств отображени с ЭВМ, дл которого минимальный интервал между
информационными посылками равен 2 мкс, врем хранени информации в буферном регистре 25 составит 13 мкс.
Claims (1)
- Формула изобретениУстройство дл сопр жени абонента с каналом св зи, содержащее узел приема, узел передачи, сдвиговый регистр, два счетчика , четыре триггера, генератор импульсов , первую и вторую группы элементов И, одновибратор, два сумматора по модулю два, элемент сравнени , причем информационный вход узла приема и информацион- ный выход узла передачи образуют вход-выход устройства дл подключени к каналу св зи, первый информационный вход сдвигового регистра, группа входов первого сумматора по модулю два, информационные входы первого счетчика и первого триггера образуют группу входов устройства дл подключени к группе информационных выходов абонента, установочный вход узла приема соединен с установочным входом второго триггера и входом запуска одновибратора и вл етс входом устройств дл подключени к установочному выходу абонента, вход записи сдвигового регистра соединен L входом записи первого счетчика, синхровходом первого триггера и входом сброса второго триггера и вл етс входом устройства дл подключени к стробирующему выходу абонента , второй информационный вход сдвигового регистра соединен с информационным выходом узла приема, синхровыход которого соединен со счетным входом второго счетчика и синхровходом сдвигового регистра, информационный выход которого соединен с информационным входом узла передачи, синхровход которого соединен с выходом генератора импульсов и счетным входом первого счетчика, установочный вход которого соединен с выходом первого триггера, вход сброса которого соединен с выходом третьего триггера, информационный вход которого соединен с установочным входом узла передачи и выходом второго триггера, синхровход которого соединен с синхровходом третьего триггера и выходом второго счетчика, разрешающийвход одновибратора соединен с первыми входами элементов И второй группы и вл етс входом устройства дл подключени к первому выходу синхронизации приемаабонента, выходы элементов И первой и второй групп образуют группу выходов устройства дл подключени к группе информационных входов абонента, первые входы элементов И первой группы вл ютс входами устройства дл подключени к второму выходу синхронизации приема абонента, вторые входы элементов И второй группы соединены с выходами второго, третьего и четвертого триггеров и элемента сравнени ,выход первого счетчика соединен с установочным входом четвертого триггера, вход сброса которого соединен с входом сброса третьего триггера и выходом одновибратора , выход первого сумматора по модулю двасоединен с первым информационным входом сдвигового регистра, выход второго сумматора по модулю два соединен с первым входом элемента сравнени , отличающеес тем, что, с целью повышенипомехоустойчивости устройства путем обеспечени перезаписи информации в буферную пам ть и вывода устройства из состо ни сбо в состо ние готовности к обмену, введены буферный регистр и третийсчетчик, причем счетный вход третьего счетчика соединен с выходом генератора импульсов , а вход записи - с синхровыходом узла приема, выход третьего счетчика соединен с входом записи второго счетчика,выход которого подключен к входу записи буферного регистра, группа информационных входов котрого соединена с группой информационных выходов сдвигового регистра , группа информационных выходов буферного регистра соединена с вторыми входами элементов И первой группы и группой входов второго сумматора по модулю два, а выход контрольного разр да - с вторым входом элемента сравнени .Фиг. 1Фиг. IК приемники линейного сигналаФиг. 5
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU894713106A SU1667088A1 (ru) | 1989-07-03 | 1989-07-03 | Устройство дл сопр жени абонента с каналом св зи |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU894713106A SU1667088A1 (ru) | 1989-07-03 | 1989-07-03 | Устройство дл сопр жени абонента с каналом св зи |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1667088A1 true SU1667088A1 (ru) | 1991-07-30 |
Family
ID=21457993
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU894713106A SU1667088A1 (ru) | 1989-07-03 | 1989-07-03 | Устройство дл сопр жени абонента с каналом св зи |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1667088A1 (ru) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN108628764A (zh) * | 2017-03-20 | 2018-10-09 | 英特尔公司 | 用于对存储器缓冲区存取进行细粒度完成跟踪的技术 |
WO2021010865A1 (ru) * | 2019-07-15 | 2021-01-21 | Константин Владимирович РОДИОНОВ | Блок обработки, управления и отображения информации |
-
1989
- 1989-07-03 SU SU894713106A patent/SU1667088A1/ru active
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN108628764A (zh) * | 2017-03-20 | 2018-10-09 | 英特尔公司 | 用于对存储器缓冲区存取进行细粒度完成跟踪的技术 |
CN108628764B (zh) * | 2017-03-20 | 2023-05-23 | 英特尔公司 | 用于对存储器缓冲区存取进行细粒度完成跟踪的技术 |
WO2021010865A1 (ru) * | 2019-07-15 | 2021-01-21 | Константин Владимирович РОДИОНОВ | Блок обработки, управления и отображения информации |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPH026148B2 (ru) | ||
SU1667088A1 (ru) | Устройство дл сопр жени абонента с каналом св зи | |
JPH04267431A (ja) | エラスチックバッファ | |
EP0183530A2 (en) | Subscriber line interface modem | |
SU1388878A1 (ru) | Устройство дл сопр жени абонента с каналом св зи | |
RU1835545C (ru) | Устройство обмена информацией между ЭВМ и абонентами | |
SU1277166A1 (ru) | Устройство дл приемопередачи информации с контролем ошибок | |
SU1374269A1 (ru) | Устройство дл передачи и приема информации | |
SU1695521A2 (ru) | Устройство дл контрол канала св зи | |
SU1390614A1 (ru) | Могистральный приемо-передатчик | |
JPS6239581B2 (ru) | ||
SU1541622A1 (ru) | Устройство дл сопр жени вычислительной машины с аппаратурой передачи данных | |
SU1401469A1 (ru) | Устройство дл сопр жени ЭВМ с объектами управлени | |
SU1322355A1 (ru) | Обнаружитель битовой ошибки в последовательном цифровом тестовом потоке | |
SU1372364A1 (ru) | Устройство дл коррекции ошибок | |
JPS5918897B2 (ja) | 送信局における伝送結果判定装置 | |
SU1647572A1 (ru) | Устройство дл контрол последовательного кода | |
SU1571604A1 (ru) | Устройство обмена данными дл магистральной многомашинной вычислительной системы | |
RU2043652C1 (ru) | Устройство для сопряжения эвм с каналом связи | |
SU1410041A1 (ru) | Устройство дл сопр жени абонентов с ЭВМ | |
SU635507A1 (ru) | Способ передачи и приема телемеханических сигналов | |
SU1363227A2 (ru) | Устройство дл сопр жени источников и приемников с магистралью | |
JPS63313355A (ja) | デ−タ通信内容の記録再生方式 | |
SU381175A1 (ru) | Приемное устройство цикловой синхронизации | |
SU1520530A1 (ru) | Устройство дл сопр жени ЭВМ с каналом св зи |