SU1663769A1 - Преобразователь частоты в код - Google Patents
Преобразователь частоты в код Download PDFInfo
- Publication number
- SU1663769A1 SU1663769A1 SU874210881A SU4210881A SU1663769A1 SU 1663769 A1 SU1663769 A1 SU 1663769A1 SU 874210881 A SU874210881 A SU 874210881A SU 4210881 A SU4210881 A SU 4210881A SU 1663769 A1 SU1663769 A1 SU 1663769A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- counter
- pulse
- frequency
- Prior art date
Links
Landscapes
- Measuring Frequencies, Analyzing Spectra (AREA)
Abstract
Изобретение относитс к автоматике и вычислительной технике, а именно к устройствам обработки сигналов с частотных датчиков, и позвол ет упростить практическую реализацию устройства за счет пр мого преобразовани частоты в код. В преобразователь, содержащий три счетчика импульсов, триггер, два элемента И, элемент ИЛИ, делитель частоты, генератор образцовой частоты, введены блок сравнени кодов и четвертый счетчик. Входной частотный сигнал преобразуетс в пр мопропорциональный код, который поступает на выходы счетчика. 1 ил.
Description
Изобретение относитс к автоматике и вычислительной технике, а именно к устрой- ст.вам обработки сигналов с частотных датчиков .
Цель изобретени - упрощение практической реализации за счет уменьшени технических средств в преобразователе.
На чертеже представлена функциональна схема преобразовател .
Преобразователь частоты в код содержит счетчики 1-4 импульсов, блок 5 сравнени кодов, триггер 6, элементы И 7, 8, элемент ИЛИ 9, делитель 10 частоты, генератор 11 образцовой частоты, входную 12 и выходную 13 шины.
Преобразователь работает следующим образом.
До момента прихода на вход очередного импульса триггер 6 находитс в состо нии , когда на его пр мом выходе - 0. На выходах элементов 7, 8 - логической О, на выходе элемента 9 - 1. Счетчики 1, 3 наход тс в нулевом состо нии, в счетчике 2 - число, равное количеству импульсов генератора 11, пришедших в счетчик 2 делитель 10 с момента прихода предыщуего импульса на
вход 12. На выходе счетчика 4 - код, пр мо- пропорциональный входной частоте. Когда на шину 12 приходит очередной импульс, на выходе элемента И 7 формируетс 1, котора поступает на выход Синхронизаци устройства и на входы установки в О счетчиков 2, 3. Высокий потенциал на выходе Синхронизаци информирует о возможности сн ти кода входной частоты с выходов счетчика 4 . Счетчик 2 обнул етс , в счетчике 3 подтверждаетс О.
После окончани действи импульса на входной шине 12 на выходе элемента И 7 по вл етс О, запрещающий снимать информацию с выходной шины 13, счетчики 2, 3 готовы к приему информации. При по влении на выходе делител 10 импульса триггер 6 переходит в состо ние 1, а в счетчик 2 записываетс 1. На выходе элемента ИЛИ 9 по вл етс О, разрешающий запись информации в счетчик 1, а на входе элемента И 8 по вл етс 1, разрешающа прохождение импульсов с генератора 11 на входы счетчиков Т, 3. При записи одного импульса в счетчик 1 на выходе блоча 5 сравнени по вл етс 1, котора записываетс в
сл
с
сь ы
XI
гчсгчик 4 и через элемент И ПИ 9 обнул ет счегчик1 Затем в смотчики 1, 3 с генератора записываетс еще один импульс поело ко- Topoio оппгз «тс i i д Это продолжаетс до тех пор пока 3 не накопи «количество и( гтльс в em емкости при этом на i ( пз Р CCKCOI ni о /етг а о i i iDnneo 6 з lynewe v if iv,r r-bi ы пзноо тоL ,iL Ь POO/OL lf- JT 3 ЗПРГчбНТ И
- 3 i ч к 1 - i г л-1 пен л rnn,er xi мо с ri 3 ioe г рТиикг
/ Л If r p ГШ по /Ц ГЛ°т/ЮП его , , - о э neiyiiL, 1 1() описанный
Ч j г, Г Гг i m,-,of i-. IPTUI/K6
Cl -оi 1г 1ЬГ ТО
мо1осиегч 1- , I rj i о I r н I ч Ч ЧРСТС- , Э1 ii г -LMOO .L Л ЛРНИе Н-1 ТР
п ii «и пнп ic , на зчо чую 1иину ./ е, 3s еосаной пмпу/ibc Понзюг г прешел рань
uir3 ием пч TPJ п г елечме то
он ewiri i qp ii /т с -1-те ич При ло вленим чр вь о; i ri/j C.LO Uic 1 л эа
кончено) на х1 / м пь оде
СИНХООНИЗЗЦЬ 1Г lJiC ИЦШСР | Юующач о чозмо и i i / - i PI с., ш с
ВЫХОДНОЙ ШИН1 jfit ц ЧСЧСТ КИ
2, 3 в нулепо т. j i -1 JnHOBoeMeH о
триггер 6 пере и н | ЛЭРОС состо ние v
оыходе элемеи с. /i i/| о цо вл тс кг
Ра обнул ет с.°1 HI 1 СИОТРМЭ возвпг-с с в ислолноо ос.олн. Л 1 ительносгь
и/пьог н nvoLHOii li- Virie 12 цожна быть
jribujo акчм образом, в
оме1 HI по в/1еч1 м на сыхопе С нхооиизаif I t, c k Ч1ке п (Ьопм |Г /этс- код, пр lonuonooiu o 1альнии м°тио,иу входной
а ч гчсм111 е - чол г оипогз
НЮЧР Л (| -dC отс При нео&хоаимос и f i iionni л входной частоты
Claims (1)
- МОЖНО СПИМ, С БЧХДОВ 1 0 НОвременно с кодог 1 входной частоты по сиг налу 1 на выходе Синхронизаци Формула изобретени Преобразователь частоты в код, содержащии три счетчика импульсов тоиггер дча -.помемтаИ олементИЛИ детительчастоты i/ ге ерзтор образцово /1 остоты выход которого соединен с эходимо делител часто- и и с первым входом первого элемента И,выход которого подключен к счетному входу PODEOIO счетчика ммпульсов, сиетный вход второго счетиика импульсов объединен с вводом установка в 1 тритера, отличающийс тем, что с цепью упрощенипрактической реализации, введены блок павиемп кодов и счетчик им- пульгов, выход переполнени которого сое- д - с входом второго элемента |/ L входом установи в О триггера, почмойРЫХОД которого пол лпмен ч «городу входу первого элемента Пик входу установки в О третьего счетчика импульсов, а инверсный выход соединен с пепвым входом элемента ИЛИ, выход которого соединен входом установки в О1 пеового счетчика импульсов, а второй вход объединен со счет- чым входом третьрго счетччка wnvnbcOB и подключен к выходу рчренства кодов блока сравнени кодов пеова и вгооа группывходов которого соелмнечы с соответствую- шими выходами первого и втооого счетчиков импульсоч соотретогвенно, выходр установки в О второго и четвеотого счетчиков импульсов объединены, подключены кВИУОЯ второго элемента И и вл ютс вы- ходнгй шиной Синхооииза1 и , выхол дели гел частоты соединен с вхооом установки в 1 то /ггеро, выходы третьего с°81«ика импульсов вл ютс выходной шимой выход перзого элемента И подключен к счетному входу «етвертого счетчика импульсов , зторой вход второго элемента И вл етс входной шиной
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU874210881A SU1663769A1 (ru) | 1987-03-17 | 1987-03-17 | Преобразователь частоты в код |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU874210881A SU1663769A1 (ru) | 1987-03-17 | 1987-03-17 | Преобразователь частоты в код |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1663769A1 true SU1663769A1 (ru) | 1991-07-15 |
Family
ID=21291117
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU874210881A SU1663769A1 (ru) | 1987-03-17 | 1987-03-17 | Преобразователь частоты в код |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1663769A1 (ru) |
-
1987
- 1987-03-17 SU SU874210881A patent/SU1663769A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 1229959,кл. Н 03 М 1/60, 1984. Авторское свидетельство СССР № 544507, кл. Н 03 М 1/60, 1975. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1663769A1 (ru) | Преобразователь частоты в код | |
SU1621059A1 (ru) | Устройство дл обработки изображений объектов | |
SU1363209A1 (ru) | Устройство приоритета | |
SU1464160A1 (ru) | Устройство дл контрол и восстановлени импульсов синхронизации | |
SU1282131A1 (ru) | Многоканальное устройство дл обработки запросов | |
SU1226451A1 (ru) | Генератор последовательности случайных чисел | |
SU839027A1 (ru) | Устройство дл синхронизации случайныхиМпульСОВ | |
SU1325462A1 (ru) | Устройство дл сортировки двоичных чисел | |
SU598257A1 (ru) | Двухканальное устройство дл селекции последовательности однородных сигналов | |
SU1283980A1 (ru) | Преобразователь последовательного кода в параллельный | |
SU661748A1 (ru) | Устройство промежуточной пам ти разравнивающего типа | |
SU1307556A1 (ru) | Формирователь длительности импульсов | |
SU1520515A1 (ru) | Многоканальное устройство приоритета | |
SU1667268A1 (ru) | Устройство предварительной синхронизации | |
SU1709310A1 (ru) | Умножитель частоты | |
SU1352488A1 (ru) | Устройство дл обслуживани запросов | |
SU640435A1 (ru) | Устройство дл преобразовани двоичного кода в квазитроичный | |
SU497733A1 (ru) | Счетчик импульсов в телеграфном коде | |
SU1087994A1 (ru) | Вычислитель разности квадратов двух чисел | |
SU1538239A1 (ru) | Умножитель частоты следовани импульсов | |
SU1368961A1 (ru) | Преобразователь числа импульсов во временной интервал | |
SU1368973A1 (ru) | Однотактный распределитель уровней | |
SU1383418A1 (ru) | Устройство дл считывани графической информации | |
SU1174919A1 (ru) | Устройство дл сравнени чисел | |
SU1531226A1 (ru) | Устройство дл преобразовани кодов |