SU1658210A1 - Дешифратор - Google Patents
Дешифратор Download PDFInfo
- Publication number
- SU1658210A1 SU1658210A1 SU884399577A SU4399577A SU1658210A1 SU 1658210 A1 SU1658210 A1 SU 1658210A1 SU 884399577 A SU884399577 A SU 884399577A SU 4399577 A SU4399577 A SU 4399577A SU 1658210 A1 SU1658210 A1 SU 1658210A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- decoder
- stage
- decryption
- emitter
- transistors
- Prior art date
Links
Landscapes
- Logic Circuits (AREA)
Abstract
Изобретение относитс к микроэлектронике и может быть использовано в устройствах вычислительной техники и автоматики. Целью изобретени вл етс повышение быстродействи дешифратора Дл этого в дешифратор введены генераторы 8 тока в первой ступени дешифрации бипол рные транзисторы 5, диоды 1и нафу- зочные резисторы 2 Втора ступень дешифрации состоит из транзисторов 7 и генераторов 6 тока. Повышение быстродействи достигаетс за счет снижени паразитной емкости, приведенной к информационным шинам; кроме того, основна часть переходов база-эмиттер транзисторов 3 имеет обратное смещение Управление по информационным входам дешифратора осуществл етс эмиттерными повторител ми 1 ил
Description
о ел
Оо N)
Изобретение относитс к микроэлектронике и може быть использовано в устройствах вычислительной техники и автоматике.
Целью изобретени вл етс повышение быстродействи дешифратора.
На чертеже представлена электрическа схема дешифратора
На схеме обозначены диоды 1, нагрузочные резисторы 2, транзисторы 3. образующие третью ступень дешифрации (не обозначена), шина А питани транзисторы 5 первой ступени дешифрации (не обозначены ), генераторы б тока второй ступени дешифрации (не обозначена), двухэмиттер- ные транзисторы 7, генераторы 3 тока первой ступени дешифрации, перва группа инверсных информационных входов 9 дешифратора , перва группа пр мых информационных входов 10 дешифратора, втора группа инверсных информационных входов 11 дешифратора, втора группа пр мых информационных входов 12 дешифратора, информационные выходы 13, шина 14 нупевлго потенциала Диоды 1, транзисторы 5, генераторы 8 токэ и резисторы 2 образуют первую ступень дешифрации, двухзэмиттерные транзисторы 7 и генераторы 6 тока - вторую степень дешифрации, а треть ступень дешифрации бразуетс транзисторами 7.
Дешифратор работает следующим образом
Ленна ступень дешифрации выполн ет логическую функцию И, т.е. комбинаци сигналов на первых выводах резисторов 2 соответствует функции И от комбинации сигналов высокого и низкого уровней на входах 9 и 10.
Втора ступень дешифрации выполн ет логическую функцию ИЛИ т е комбинаци сигналов на первых выводах генераторов 6 тока или на эмиттерах транзисторов 3 соответствует функции ИЛИ от комбинации сигналов высокого и низкого уровней на входах 11 и 12.
На выходах 13 дешифратора (коллекторы транзисторов 3) комбинации сигналов соответствуют функции И ЛИ-И от комбинации сигналов на входах 9-12.
Повышение быстродействи дешифратора достигаетс путем снижени величины паразитной емкости, приведенной к информационным шинам, при этом основна часть переходов база - эмиттер транзисторов 3 имеет обратное смещени , что позво л ет снизить паразитные емкости этих транзисторов, кроме того, управление го
информационным входам дешифратора осуществл етс эмигтерными повторител ми на транзисторах 9 12.
Claims (1)
- Формула изобретени/Дешифратор, содержащий первую, вто- Рую и третью ступени дешифрации, перва и втора группы информационных входов первой ступени вл ютс соответственно0 первой группой пр мых и первой группой инверсных информационных входов дешифратора , перва и втора группы информационных входов второй ступени дешифрации вл ютс соответственно вто5 рой группой пр мых и агорой группой ин- вареных информационных входов дешифратора перва и втора группы информационных входов третьей ступени дешифрации соединены соответственно с0 информационными выходами первой и второй ступеней дешифрации, информационнее выходы третьей ступени дешифрации вл ютс информационными выходами дешифратора , отличающийс тем. что,5 с целью повышени быстродействи дешифратора , перваг ступень дешифрации состоит из бипол рных транзисторов, базы когорыл вл ютс первой и второй группами информационных входов первойступени0 дешифрации, генератора тока, первые вы- оды которых соединены соответственно с эмиттерами бипол рных транзисторов, вторые выводы генераторов тока соединены с шиной нулевого потенциала дешифратора,5 матрицы диодов, катоды диодов каждого столбца матрицы соединены с первым выводом генератора тока, нагрузочных резисторов , первые выводы которых соединены с анодами диодов строки матрицы диодов и0 вл ютс выходами первой ступени дешифрации , вторые выводы резисторов и коллекторы бипол рных транзисторов первой ступени дешифрации соединены с шиной питани дешифратора, втора ступень де5 шифрации состоит из четырех двухэмиттер- пых транзисторов, базы которых вл ютс пераой и второй группами информационных входов первой ступени дешифрации, четырех генераторов тока, первые выводы0 которых вл ютс информационными выходами второй ступени дешифрации, вторые выводы генераторов тока соединены с шиной нулевого потенциала дешифратора. коллекторы двухэмиттерных транзисторов5 соединены с шиной питани дешифратора, первые -эмиттеры первого и третьего, первый эмиттер второго и второй эмиттер третьего, вторые эмиттеры первого и четвертого , второй эмитер второго и первый эмиттер четвертого дв/хэмиттерных трэнзисторов объединены и соединены с пер-рого, третьего и четвертого генераторов говым выводом соответственно первого, вто- «а.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU884399577A SU1658210A1 (ru) | 1988-03-28 | 1988-03-28 | Дешифратор |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU884399577A SU1658210A1 (ru) | 1988-03-28 | 1988-03-28 | Дешифратор |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1658210A1 true SU1658210A1 (ru) | 1991-06-23 |
Family
ID=21364285
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU884399577A SU1658210A1 (ru) | 1988-03-28 | 1988-03-28 | Дешифратор |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1658210A1 (ru) |
-
1988
- 1988-03-28 SU SU884399577A patent/SU1658210A1/ru active
Non-Patent Citations (1)
Title |
---|
Электроника, 1974, № 9, с.59-64. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5045804A (en) | Amplifying circuit | |
CH627616B (de) | Spannungsauswahlschaltkreis. | |
US4349895A (en) | Decoder circuit of a semiconductor memory device | |
SU1658210A1 (ru) | Дешифратор | |
US4069426A (en) | Complementary MOS logic circuit | |
US3176152A (en) | Current switching transistor system utilizing tunnel diode coupling | |
EP0421445B1 (en) | Source-coupled FET-logic-typ logic circuit | |
JPS6017261B2 (ja) | デジタル−アナログ変換回路 | |
US4798980A (en) | Booth's conversion circuit | |
SU1679549A1 (ru) | Дешифратор адреса | |
SU681557A1 (ru) | Дешифратор | |
SU886053A1 (ru) | Полупроводниковое посто нное запоминающее устройство | |
SU830579A1 (ru) | Регистр сдвига | |
SU864569A1 (ru) | Переключатель напр жени | |
SU1755363A1 (ru) | Дифференциальный усилитель Коротаева | |
SU1218445A1 (ru) | Усилитель с компенсацией входного тока | |
SU1672526A1 (ru) | Дешифратор адреса | |
SU902256A1 (ru) | Матричный коммутатор | |
SU1635201A1 (ru) | Устройство дл выбора медианного сигнала | |
SU1378049A1 (ru) | Мажоритарный элемент | |
SU1129738A1 (ru) | Логический элемент | |
JP2794724B2 (ja) | ゲートアレイ装置 | |
SU832725A1 (ru) | Микромощный логический элементи-или/и-или-HE | |
KR960007668Y1 (ko) | 논리곱 부정회로 | |
JPH0328089B2 (ru) |