SU1651321A1 - Аналоговое запоминающее устройство - Google Patents
Аналоговое запоминающее устройство Download PDFInfo
- Publication number
- SU1651321A1 SU1651321A1 SU894691616A SU4691616A SU1651321A1 SU 1651321 A1 SU1651321 A1 SU 1651321A1 SU 894691616 A SU894691616 A SU 894691616A SU 4691616 A SU4691616 A SU 4691616A SU 1651321 A1 SU1651321 A1 SU 1651321A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- key element
- capacitor
- reliability
- transistors
- input
- Prior art date
Links
Landscapes
- Arrangements For Transmission Of Measured Signals (AREA)
Abstract
Изобретение относитс к автоматике и контрольно-измерительной технике и предназначено дл преобразовани дискретной аналоговой информации в непрерывную. Целью изобретени вл етс упрощение устройства и повышение его надежности. Дл этого из устройства исключен узел управлени ключевого элемента, что ведет к упрощению устройства; а ликвидированы коммутационные помехи, возникающие при несовпадении длительности входного сигнала с длительностью сигнала управлени , что обеспечивает надежность устройства, т.е. нет необходимости в наличии устройства синхронизации при поступлении аналогового сигнала в дискретные моменты времени. Устройство содержит ключевой элемент на транзисторах 1, 2, накопительный элемент 3 на конденсаторе, стабилизирующий элемент 4 на резисторе, повторитель 5. 1 ил. (Л С
Description
Изобретение относится к автоматике и контрольно-измерительной технике и предназначено для преобразования дискретной аналоговой информации в непрерывную.
Цель изобретения - упрощение устрой- 5 ства и повышение его надежности.
На чертеже приведена схема устройства.
Устройство содержит первый и второй транзисторы 1 и 2, накопительный элемент 10 3 на конденсаторе, стабилизирующий элемент 4 на резисторе, повторитель 5 напряжения и первую и вторую шины 6 и 7 питания устройства.
Устройство работает следующим образом.
При подаче на вход устройства аналогового напряжения транзисторы 1 и 2 отпираются, а на элементах 4 и 3 устанавливаются напряжения, пропорциональные входному. После окончания действия входного аналогового напряжения транзисторы 1 и 2 запираются, путь разряда элемента 3 через элемент 4 исключается, а потому напряжение на элементе 3 будет с определенной точностью сохраняться (запоминается) до подачи следующего аналогового импульса.
Если следующий импульс будет большей амплитуды, чем предыдущий, то элемент 4 подзаряжается. В противном случае элемеЖт подзаряжается через резистор до уровня, пропорционального входному напряжению.
Нагрузочная способность устройства обеспечивается с помощью повторителя 5 35 напряжения, который позволяет определенное время поддерживать выходное напряжение при отсутствии входного аналогового напряжения.
Предлагаемое аналоговое запоминающее устройство более просто и более надежно, поскольку не требуется дополнительная синхронизация выборки сигнала с дискретностью его поступления.
Claims (1)
- Формула изобретенияАналоговое запоминающее устройство, содержащее ключевой элемент, накопительный элемент на конденсаторе, повторитель, инвертирующий вход которого соединен с его выходом и является информационным выходом устройства, первый и 15 второй выводы конденсатора накопительного элемента подключены соответственно к первой шине питания устройства и инвертирующему входу повторителя, соединенного с информационным выходом 20 ключевого элемента, информационный вход которого является информационным входом устройства, отличающееся тем, что, с целью упрощения и повышения надежности, ключевой элемент выполнен на 25 двух п-р-п-транзисторах.базы которых объединены и подключены к информационному входу устройства, эмиттер первого и коллектор второго транзисторов ключевого элемента объединены и подключены к 30 информационному выходу ключевого элемента, в цепи эмиттера второго транзистора установлен стабилизирующий элемент на резисторе, первый и второй выводы которого подключены соответственно к эмиттеру второго транзистора и первому выводу конденсатора накопительного элемента, коллектор первого транзистора ключевого элемента подключен к второй шине питания устройства.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU894691616A SU1651321A1 (ru) | 1989-03-30 | 1989-03-30 | Аналоговое запоминающее устройство |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU894691616A SU1651321A1 (ru) | 1989-03-30 | 1989-03-30 | Аналоговое запоминающее устройство |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1651321A1 true SU1651321A1 (ru) | 1991-05-23 |
Family
ID=21447701
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU894691616A SU1651321A1 (ru) | 1989-03-30 | 1989-03-30 | Аналоговое запоминающее устройство |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1651321A1 (ru) |
-
1989
- 1989-03-30 SU SU894691616A patent/SU1651321A1/ru active
Non-Patent Citations (1)
Title |
---|
Коннели Дж. Аналоговые интегральные схемы. - М.: Мир, 1977, с.282, рис.632. Ямный В.Е. Аналого-цифровые преобразователи. - Минск: БГУ, 1980, с.24, рис. 2,4е, * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1651321A1 (ru) | Аналоговое запоминающее устройство | |
US5614854A (en) | Sample/hold circuit having an analog-to-digital converter and a nonvolatile memory for storing hold voltage data in digital form | |
KR840005557A (ko) | 아나로그 신호적분 · 디지탈 신호 변환 회로 | |
US4594578A (en) | One shot pulse width modulating converter | |
SU1665473A1 (ru) | Устройство управлени транзисторным ключом | |
KR860001361Y1 (ko) | 모노 멀티바이브레이터 | |
SU841058A1 (ru) | Устройство дл хранени и выборкииНфОРМАции | |
SU1658131A1 (ru) | Стабилизированный источник питани | |
US4496855A (en) | High voltage level detector and method | |
SU1041984A1 (ru) | Преобразователь разности напр жений | |
SU1277381A1 (ru) | Многофункциональный элемент цифровой структуры | |
KR870003013Y1 (ko) | 바이어스 전압이 필요없는 단안정 멀티 바이브레이터 | |
SU1261083A1 (ru) | Многостабильный триггер Богдановича | |
SU845285A1 (ru) | Транзисторный ключ | |
KR880002867Y1 (ko) | 집적회로 내의 단안정 멀티 바이브레이터 회로 | |
SU900412A1 (ru) | Токовый элемент с триггером-защелкой | |
KR880002875Y1 (ko) | 아날로그/디지탈 변환기의 출력회로 | |
KR880002864Y1 (ko) | 시간 지연회로 | |
SU1473078A1 (ru) | Широтно-импульсный модул тор | |
SU1377916A1 (ru) | Устройство аналоговой пам ти | |
SU1008900A1 (ru) | Преобразователь код-аналог | |
SU1571681A1 (ru) | Аналоговое запоминающее устройство | |
SU484567A1 (ru) | Аналоговое запоминающее устройство | |
SU517941A1 (ru) | Аналоговое запоминающее устройство | |
SU1223204A1 (ru) | Пороговое устройство Ларионова |