SU1649526A1 - Устройство дл преобразовани чисел из дес тичной в двоичную систему счислени - Google Patents
Устройство дл преобразовани чисел из дес тичной в двоичную систему счислени Download PDFInfo
- Publication number
- SU1649526A1 SU1649526A1 SU894694735A SU4694735A SU1649526A1 SU 1649526 A1 SU1649526 A1 SU 1649526A1 SU 894694735 A SU894694735 A SU 894694735A SU 4694735 A SU4694735 A SU 4694735A SU 1649526 A1 SU1649526 A1 SU 1649526A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- keyboard
- outputs
- input
- output
- register
- Prior art date
Links
- 230000015572 biosynthetic process Effects 0.000 description 1
- 230000003111 delayed effect Effects 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 238000000034 method Methods 0.000 description 1
Landscapes
- Input From Keyboards Or The Like (AREA)
Abstract
Изобретение относитс к цифровой технике и может быть использовано в системах автоматики, телемеханики и вычислительной техники дл преобразовани чисел, задаваемых нажатием клавиш на пульте, из дес тичной системы счислени в двоичную. Цель изобретени - упрощение устройства и повышение его надежности. Устройство содержит клавиатуру, п ть элементов ИЛИ, регистр, блок сравнени , три счетчи-1 ка, генератор импульсов, элемент запрета, элемент И. Цель изобретени достигаетс за счет исключени из состава устройства посто нных запомина- кнтих устройств с их схемами управлени . 2 ил., 1 табл. S fc
Description
Изобретение относитс к цифровой технике и может быть использовано в ч системах автоматики, телемеханики и вычислительной техники дл преобразовани чисел, задаваемых нажатием клавиш на пульте, из дес тичной системы счислени в цифровой двоичный код.
Цель изобретени - упрощение устройства и повышение его надежности.
На фиг. 1 приведена функциональна схема устройства; на фиг. 2 - эпюры сигналов, по сн ющие его работу .
Устройство содержит клавиатуру 1, регистр 2, второй 3, первый 4 и тре
тий 5 счетчики, первый 6, второй 7, третий 8, четвертый 9 и п тый 10 элементы ИЛИ, элемент 11 задержки, элемент 12 запрета, элемент И 13, генератор 14 импульсов и блок 15 сравнени .
Клавиатура 1 предназначена дл задани числа в дес тичной системе счислени путем последовательного их нажати . Ее дев ть выходов от клавиш 1.0-1.9 по закону одной декады кода 8-4-2-1 подключены к входам первого, второго, третьего и четвертого элементов ИЛИ.
Счетчик 5 предназначен дл формировани числа в коде 8-4-2-1, эквива3
лентног) числу в дес тичной системе счислени , задаваемого на клавиатур
Устройство работает следующим образом .
Первоначально на клавиатуре 1 нажимаетс клавиша R, чем достигаетс
формирование импульса UR (фиг, 2), Этот импульс устанавливает элементы устройства в исходное состо ние. Затем последовательно нажимаютс клавиши в соответствии с требуемым числом в дес тичной системе счислени , например 9781, т.е. ,
Сигналы от информационных клавиш поступают на соответствующие входы первого 6, второго 7, третьего 8 и четвертого 9 элементов ИЛИ, как это показано в таблице. Единица в этой таблице означает, что на соответствующий вход i-то элемента ИЛИ поступает сигнал с выхода j-й клавиши (единица находитс на пересечении 1-го элемента и j-й клавиши).
При нажатии дев той клавиши на блоке 1 формируетс импульс 11-, который поступает на п тый вход элемента ИЛИ 6 и на второй вход элемента ИЛИ 9, проходит через эти элемен ты и поступает на первый и четверты информационные входы регистра 2, че достигаетс запись в первые четыре разр да регистра 2 числа 1001,
Импульс U проходит через элемен ИЛИ 10 на вход элемента 11 задержки в котором задерживаетс на врем записи числа в регистр 2, С выхода элемента 11 задержки снимаетс импульс U , который подводитс к второму входу элемента 12 запрета.и, так как сигнал запрета на втором ег входе в момент отсутствует, по ступает на вход сдвига регистра 2, чем достигаетс сдвиг содержимого регистра 2 на четыре разр да влево.
Импульс с выхода элемента 12 увеличивает содержимое счетчика 4 на единицу.
После нажати дев той клавиши нажимают седьмую клавишу, затем вось- мую, а затем первую клавишу и описанный процесс повтор етс . Так как после нажати дев той клавиши последо вательно нажимают клавиши восьмую, седьмую и первую, то с соответствующего выхода клавиатуры прследовате но снимаютс импульсы Ug, U7 и U., (фиг. 2). Временной интервал между смежным нажатием клавиш значительно превышает врем работы устройства.
Поэтому временные оси на графиках разрываютс , что показано точками. После нажати последней клавиши (применительно к рассматриваемому примеру - первой) в регистре 2 оказываетс записано число 9781 в двоично-дес тичном коде (UDQ), т.е. число 1001 0111 1000 0001, а в счетчике 4 - количество разр дов набранного числа в дес тичной системе счислени (UCT). Наличие в соответствующем разр де регистра 2 и счетчика 4 единицы на графиках обозначено вертикальным отрезком, а нул - точкой. Симвот- лами шиш обозначено количество разр дов этого регистра и счетчика.
0
5
0
5
5
0
5
0
Счетчик 4 совместно с элементом И 13 предназначен дл формировани сиг- н 1 запрета, если количество разр де набираемого числа в дес тичной сиеiеме счислени превышает допустимое .
После нажати клавиши младшего разр да числа в дес тичной системе счислени нажимают клавишу S. С соответствующего выхода клавиатуры снимаетс импульс Uj, который поступает на вход генератора 14 и запускает его. С выхода генератора 14 снимаютс кратковременные импульсы U, которые поступают на счетные входы счетчика 3 и счетчика 5. В момент времени, когда содержимое счетчика 5 становитс равным содержимому регистра 2, с выхода блока 15 сравнени снимаетс импульс U ,е-, который поступает на генератор 14 и останавливает его. Таким образом, к моменту формировани импульса U содержимое счетчика 3 в цифровом двоичном коде соответствует числу в дес тичной системе счислени , каждый разр д которого набран на клавиатуре путем последовательного нажати клавиш на нем,
Если на клавиатуре ошибочно набрано число в дес тичной системе счислени с количеством разр дов, превышающим максимально возможное, на которое рассчитано устройство (N), то в момент нажати клавиши NMQli;O разр да содержимое счетчика 4 становитс равным N.AQ(tc, и с выхода элемента И 13 снимаетс сигнал, который поступает на первый вход элемента 12 запрета, импульс U с выхода элемента 11 через него не проходит.
Claims (1)
- Формула из5обр1649526Устройство дл преобразовани чисел из дес тичной1 в двоичную систе- му счислени , содержащее клавиатуру, первый, второй, третий и четвертый элементы ИЛИ, элемент запрета и регистр, первый информационный .вход которого через первый элемент ИЛИ соединен с первым, третьим, п тым, седьмым и дев тым выходами клавиатуры, второй - через второй элемент ИЛИ с третьим, четвертым, седьмым и восьмым выходами клавиатуры , третий - через третий элемент ИЛИ с п тым, шестым, седьмым и восьмым выходами клавиатуры, четвертый - через четвертый элемент ИЛИ с дев тым и дес тым выходами клавиатуры, вход сброса регистра соединен с двенадцатым выходом клавиатуры, отличающеес тем, что, с целью упрощени устройства и повышени его надежности, в него введены три счетчика , блок сравнени , элемент И, элемент задержки, генератор импульсове т е н и и п тый элемент ИЛИ, входы которого соединены с первого по дес тый выходами клавиатуры, выход п того элемене та ИЛИ через элемент задержки соединен с вторым входом элемента запрета, выход которого соединен со счетным входом первого счетчика и входом сдвига регистра, выходы которого соединеныЮ с входами элемента И, выход которого соединен с первым входом элемента запрета, выходы регистра соединены с входами первой группы блока сравнени , выход которого соединен с пер )5 вым входом генератора импульсов, второй вход которого соединен с одиннадцатым выходом клавиатуры, входы сброса первого, второго и третьего счетчиков соединены с двенадцатым выходом20 клавиатуры, выход генератора импульсов соединен со счетными входами второго и третьего счетчиков, выходы второго счетчика вл ютс информационными выходами устройства, выходы треть-25 его счетчика соединены с входами второй группы блока сравнени .1649526
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU894694735A SU1649526A1 (ru) | 1989-05-19 | 1989-05-19 | Устройство дл преобразовани чисел из дес тичной в двоичную систему счислени |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU894694735A SU1649526A1 (ru) | 1989-05-19 | 1989-05-19 | Устройство дл преобразовани чисел из дес тичной в двоичную систему счислени |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1649526A1 true SU1649526A1 (ru) | 1991-05-15 |
Family
ID=21449199
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU894694735A SU1649526A1 (ru) | 1989-05-19 | 1989-05-19 | Устройство дл преобразовани чисел из дес тичной в двоичную систему счислени |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1649526A1 (ru) |
-
1989
- 1989-05-19 SU SU894694735A patent/SU1649526A1/ru active
Non-Patent Citations (1)
Title |
---|
ОСТ 11.340.909-80. Микросхемы интегральные полупроводниковые серий 131, К131, 155, К155, 158, К158: Руководство по применению, ч. 1, с.227. Говоров B.C., Семь нинов В.И. Принципы построени радиоэлектронной аппаратуры на интегральных микросхемах, 1978, с. 57. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4139864A (en) | Security system for a solid state device | |
US4048621A (en) | Coding system for an alarm system and the like | |
US4118783A (en) | Digital grade averager | |
SU1649526A1 (ru) | Устройство дл преобразовани чисел из дес тичной в двоичную систему счислени | |
US3518660A (en) | Encoder | |
US4074262A (en) | Key input circuit | |
SU1659996A1 (ru) | Устройство дл ввода информации | |
SU1403055A1 (ru) | Устройство дл ввода информации | |
SU1532923A1 (ru) | Устройство дл сложени и вычитани чисел по модулю | |
SU1493994A1 (ru) | Генератор функций Хаара | |
US4044398A (en) | System for interfacing keyboard-operated apparatus with electrical data signals | |
SU1730614A1 (ru) | Устройство дл преобразовани чисел | |
SU1206784A1 (ru) | Устройство дл формировани и хранени вычетов по модулю три | |
SU1756881A1 (ru) | Арифметическое устройство по модулю | |
SU1451690A1 (ru) | Устройство дл сложени и вычитани чисел по модулю @ | |
SU1667055A1 (ru) | Устройство дл умножени чисел по модулю | |
SU432487A1 (ru) | Преобразователь двоично-десятичного кода в унитарный код | |
SU1211714A1 (ru) | Устройство дл ввода информации | |
SU1216777A1 (ru) | Устройство дл формировани интегральных характеристик модул рного кода | |
SU888103A1 (ru) | Преобразователь число-импульсного кода в код индикатора дальности | |
SU1388850A1 (ru) | Устройство дл сложени и вычитани чисел по модулю Р | |
SU1667050A1 (ru) | Модуль дл логических преобразований булевых функций | |
SU801252A1 (ru) | Счетчик | |
SU1691829A1 (ru) | Устройство дл ввода информации | |
SU1211801A1 (ru) | Устройство дл индикации |