[go: up one dir, main page]

SU1644174A1 - Аналоговое множительно-делительное устройство - Google Patents

Аналоговое множительно-делительное устройство Download PDF

Info

Publication number
SU1644174A1
SU1644174A1 SU894678092A SU4678092A SU1644174A1 SU 1644174 A1 SU1644174 A1 SU 1644174A1 SU 894678092 A SU894678092 A SU 894678092A SU 4678092 A SU4678092 A SU 4678092A SU 1644174 A1 SU1644174 A1 SU 1644174A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
conductivity
signal
controlled conductivity
elements
Prior art date
Application number
SU894678092A
Other languages
English (en)
Inventor
Адильжан Джакипбекович Джангозин
Сабиржан Джакипбекович Джангозин
Игорь Тулегенович Нурумов
Original Assignee
Казахский политехнический институт им.В.И.Ленина
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Казахский политехнический институт им.В.И.Ленина filed Critical Казахский политехнический институт им.В.И.Ленина
Priority to SU894678092A priority Critical patent/SU1644174A1/ru
Application granted granted Critical
Publication of SU1644174A1 publication Critical patent/SU1644174A1/ru

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Abstract

Изобретение относитс  к электрическим вычислительным устройствам и может быть использовано в аналоговых вычислительных машинах. Целью изобретени   вл етс  повышение точности при малых величинах сигнала- делител . Аналоговое множительно-де- лительное устройство содержит элемент проводимости 1, первый 2 и второй 3 элементы с управл емой проводимостью, первый операционный усилитель 4, преобразователь ток-напр жение 5, третий 6 и четвертый 7 элементы с управл емой проводимостью, второй 8 и третий 9 операционные усилители, источник опорного напр жени  10, входы первого 11 и второго 12 сигналов-сомножителей и вход сигнала-делител  13, выход 14. Работа устройства основана на регулировании проводимости элементов с управл емой проводимостью 2, 3, 6, 7 в функции первого сигнала-сомножител  и сигнала-делител . 1 ил.

Description

Изобретение относитс  к электрическим вычислительным устройствам и может быть использовано в аналоговых вычислительных машинах.
Целью изобретени   вл етс  повышение точности при малых величинах сигнала-делител .
На чертеже изображена функциональна  схема аналогового множительно- делительного устройства.
Устройство содержит элемент проводимости 1, первый 2 и второй 3 элементы с управл емой проводимостью, первый операционный усилитель 4, преобразователь ток-напр жение 5, третий 6 и четвертый 7 элементы с уп- равл емой проводимостью, второй 8 и третий 9 операционные усилители, источник опорного напр жени  10,входы первого 11 и второго 12 сигналов- сомножителей, вход сигнала-делител  13 и выход 14.
Устройство работает следующим образом .
На инвертирующий вход первого,one- рационного усилител  4 через элемент проводимости 1 поступает первый с,игнал-сомножитель с входа 11. На неинвертирующий вход первого операционного усилител  4 чере  первый элео
4ь 4ь
sj
мент 2 с управл емой проводимостью поступает сигнал-делитель с входа 13. Разность этих сигналов, усиленна  первым 4 и третьим 9 операцией- ным усилител ми, вызывает изменение проводимости (коэффициента передачи) первого 2 и второго 3 элементов с управл емой проводимостью.
В первом приближении можно счи- тать, что коэффициент передачи первого элемента 2 с управл емой проводимостью линейно св зан с управл ющим напр жением.
Напр жение на выходе 14 пропорци- онально коэффициенту передачи преобразовател  ток-напр жение 5, коэффициенту передачи второго элемента 3 с управл емой проводимостью и величине второго сигнала-сомножител  с входа 12. Необходимым условием правильной работы  вл етс  идентичность параметров первого 2 и второго 3 элементов с управл емой проводимостью и идентичность параметров третье - го 6 и четвертого 7 элементов с управл емой проводимостью.
Коэффициент передачи третьего элемента 6 с управл емой проводимостью равен отношению величин на- пр жений сигнала-делител  с входа 13 и источника опорного напр жени  10.
С учетом идентичности параметров элементов с управл емой проводимостью напр жение на выходе 14 записываетс  в виде
и и . .1п
™ 4 7 r777fr cv n J /
U
1 +
T7()J
де К - коэффициент передачи пре- 40 образовател  ток-напр жение 5;
тп - коэффициент передачи элемента проводимости 1; U - напр жение первого сигнала- 45
сомножител ;
U. - напр жение второго сигнала- сомножител ;
U - напр жение сигнала-делител ; 50 U. - напр жение источника опорного напр жени  10; S - крутизна характеристики управлени  первого 2 (второ- , го) элемента с управл емой 55 проводимостью;
ЧИ
- коэффициент усилени  первого операционного усилител  4 без обратной св зи.
.
Q
5 0 5
0
5
0
5
0 5
Из выражени  (1) следует, что погрешность , обусловленна  конечным значением пр мой цепи, образованной первым 2 и третьим § операционными усилител ми, не зависит от уровн  сигнала-делител , а зависит только от величины напр жени  источника опорного напр жени  10.

Claims (1)

  1. Формула изобретени  Аналоговое множительно-делитель- ное устройство содержащее элемент проводимости, первый и второй элементы с управл емой проводимостью, первый операционный усилитель и преобразователь ток-напр жение, первый вывод элемента проводимости  вл етс  входом первого сигнала-сомножител  устройства, второй вывод элемента проводимости подключен к инвертирующему входу первого операционного усилител , к неинвертирующему входу которого подключен первый вывод первого элемента с управл емой проводимостью, второй вывод которого  вл етс  входом сигнала-делител  устройства,входом второго сигнала-сомножител  которого  вл етс  первый вывод второго элемента с управл емой проводимостью, второй вывод которого соединен с входом преобразовател  ток-напр жение, выход которого  вл етс  выходом устройства , отличающеес  тем, что, с целью повышени  точности при малых величинах сигнала-делител , в него введены третий и четвертый элементы с управл емой проводимостью, второй и третий операционные усилители и источник опорного напр жени , причем выход источника опорного напр жени  подключен к первому выводу третьего элемента с управл емой проводимостью , второй вывод которого соединен с инвертирующим входом второго операционного усилител , неинвертирующий вход которого подключен к второму выводу первого элемента с управл емой проводимостью, выход третьего операционного усилител  соединен с первым выводом четвертого элемента с управл емой проводимостью, второй вывод которого подключен к инвертирующему входу третьего операционного усилител , неинвертирующий вход которого соединен с выходом первого операционного усилител , выход третьего операционного усилител  подключен к управл ющим входам
    первого и второго элементов с управл емой проводимостью, выход второго операционного усилител  соединен
    16441746
    с управл юпими входами третьего и четвертого элементов с управл емой проводимостью.
SU894678092A 1989-04-11 1989-04-11 Аналоговое множительно-делительное устройство SU1644174A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU894678092A SU1644174A1 (ru) 1989-04-11 1989-04-11 Аналоговое множительно-делительное устройство

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU894678092A SU1644174A1 (ru) 1989-04-11 1989-04-11 Аналоговое множительно-делительное устройство

Publications (1)

Publication Number Publication Date
SU1644174A1 true SU1644174A1 (ru) 1991-04-23

Family

ID=21441396

Family Applications (1)

Application Number Title Priority Date Filing Date
SU894678092A SU1644174A1 (ru) 1989-04-11 1989-04-11 Аналоговое множительно-делительное устройство

Country Status (1)

Country Link
SU (1) SU1644174A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Маклюков М.И. и др. Применение аналоговых интегральных микросхем в вычислительных устройствах. - М.: Энерги , 1980, с.108, рис.2.86. Патент JP 1 59-21073, кл. G 06 F 7/163, опублик. 1984. *

Similar Documents

Publication Publication Date Title
US3237002A (en) Backlash simulator
SU1644174A1 (ru) Аналоговое множительно-делительное устройство
ES475260A1 (es) Un dispositivo de amplificacion de tension pulsatoria con correcion de desviacion.
SU1487071A1 (ru) АНАЛОГОВОЕ МНОЖИТЕЛЬНОЕ УСТРОЙСТВО <
GB1467484A (en) Analogue computers
SU1280401A1 (ru) Аналоговое множительное устройство
SU681435A1 (ru) Интегратор разности напр жений
SU524191A1 (ru) Аналоговое множительное устройство
SU1550539A1 (ru) Устройство дл перемножени аналоговых сигналов
SU599283A1 (ru) Аналоговое запоминающее устройство
SU978160A1 (ru) Четырехквадратный умножитель
SU410404A1 (ru)
SU920759A1 (ru) Устройство дл возведени в степень
GB1523057A (en) Ptentiometers
SU586465A1 (ru) Множительное устройство
US3466560A (en) Stable amplifier having a stable quiescent point
RU2053551C1 (ru) Квадратор
SU705464A1 (ru) Устройство дл выделени модул знакопеременного сигнала
SU699569A1 (ru) Аналоговое запоминающее устройство
SU789825A1 (ru) Устройство допускового контрол посто нного напр жени
SU1411784A1 (ru) Логарифмический преобразователь
SU762712A1 (ru) Режекторный кс-фильтр .1
SU785995A1 (ru) Линейный ключ
SU940182A1 (ru) Логарифмический преобразователь
SU375753A1 (ru) Логарифмический усилитель