[go: up one dir, main page]

SU1644147A1 - Мажоритарно-резервированное устройство - Google Patents

Мажоритарно-резервированное устройство Download PDF

Info

Publication number
SU1644147A1
SU1644147A1 SU884445716A SU4445716A SU1644147A1 SU 1644147 A1 SU1644147 A1 SU 1644147A1 SU 884445716 A SU884445716 A SU 884445716A SU 4445716 A SU4445716 A SU 4445716A SU 1644147 A1 SU1644147 A1 SU 1644147A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
inputs
group
decoder
input
Prior art date
Application number
SU884445716A
Other languages
English (en)
Inventor
Владимир Андреевич Исаенко
Борис Григорьевич Шаров
Богдан Антонович Швед
Original Assignee
Предприятие П/Я В-8751
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-8751 filed Critical Предприятие П/Я В-8751
Priority to SU884445716A priority Critical patent/SU1644147A1/ru
Application granted granted Critical
Publication of SU1644147A1 publication Critical patent/SU1644147A1/ru

Links

Landscapes

  • Logic Circuits (AREA)

Abstract

Изобретение относитс  к вычислительной технике и может быть использовано дл  построени  высоконадежных резервированных систем. Цель изобретени  - повышение производительности и расширение области применени  устройства. Устройство содержит элемент НЕ, три элемента И, резервируемые блоки, мажоритарный блок и дешифратор. Сущность изобретени  заключаетс  в определении наличи  единичного кода на выходах большинства резервируемых блоков с последующим обнулением этих блоков. 1 з.п. ф-лы, 2 ил.

Description

Изобретение относитс  к вычислительной технике и может быть использовано дл  построени  высоконадежных резервированных систем.
Цель изобретени  - повышение производительности и расширение области применени  устройства.
Сущность изобретени  заключаетс  в определении наличи  единичного ( кода на выходах большинства резервированных блоков и обнулени  всех резервированных блоков при поступлении следующего сигнала по шине синхронизации.
На фиг. 1 представлена схема устройства; на фиг. 2 - схема дешифратора .
Устройство содержит элемент НЕ 1, третий 2 и первый 3 элементы И, резервированные блоки 4, мажоритарный блок 5, дешифратор 6, второй элемент И 7, информационный вход 8, выходную шину 9.
Дешифратор (логический блок) 6 содержит элементы И 10 и 11 по числу резервированных блоков, элемент ИЛИ 12.
Устройство работает следующим образом .
По шине 8 на вход элементов И 2 и 3 поступают сигналы синхронизации. При отсутствии на выходе блока 5 кода , содержащего единицы по всех разр дах , на выходе элемента И 7 вырабатываетс  нулевой сигнал, который поступает на входы элементов И 11. На выходах элементов И 11 устанавливаютс  нулевые сигналы, поступающие на входы элемента ИЛИ 12. В результате на выходе элемента ИЛИ 12 формируетс  нулевой сигнал, блокирующий по вление сигналов на выходе элемента И 3 и поступающий на вход (элемента НЕ 1. С выхода элемента НЕ 1 на вход элемента И 2 поступает единичный сигнал, разреша  передачу
О5 4ь 4ь
S VI
сигналов с шины 8 на установочные входы блоков 4. С поступлением сигнала блоки 4 модифицируют свое состо ние и формируют выходные сигналы на разр дных выходах. Блок 5 поразр дно мажоритирует сигналы, поступающие с выходов блоков 4. С выходов блока 5 сигналы поступают на выходную шину 9 устройства и на входы элемента И 7.
При наличии единичных сигналов во всех разр дах кода на выходе блока 5 на выходе элемента И 7 формируетс  единичный сигнал, поступающий на дешифратор 6 на входы элементов И 11. Одновременно сигнальные коды с выходов блока 4 поступают на входы элементов И 10. Поскольку большинство блоков 4 выдают единичные коды (единицы на выходе блока 5), то с выходов элементов И 10, на которые приход т эти единичные коды, будут сниматьс  единичные сигналы. В результате на оба входа элементов И 11 поступают единичные сигналы и на выходах их формируютс  также единичные сигналы, поступающие на входы элемента ИЛИ 12. На выходе элемента ИЛИ 12 образуетс  единичный сигнал, который подключает шину 8 через элемент И 3 к входам обнулени  блоков 4 Одновременно единичный сигнал с выхода элемента ИЛИ 12 поступает на вход элемента НЕ 1, с выхода которого снимаетс  нулевой сигнал, запирающий элемент И 2 и отключающий шину 8 от информационных входов блоков 4.
Если произошел сбой мажоритарного блока 5 или выходной шины 9, такой, что на выходной шине 9 образовалс  единичный код, а с выходов блоков 4 снимаетс  не единичный код, то на выходе элемента И 7 образуетс  единичный сигнал, на выходе элементов И 10 нулевой сигнал (выходы блоков 4 не в единичном состо нии), на выходах элементов И 11 нулевой сигнал и на выходе элемента ИЛИ 12 не будет образовыватьс  единичный сигнал, который открыл бы схему И 3 дл  прохождени  импульса обнулени .
5
0
5
0
5
0
5
0
Устройство имеет повышенное быстродействие и не требует дочполнитель- ной шины синхронизации, что позвол ет его использовать в целом р де новых применений.

Claims (2)

1.Мажоритарно-резервированное устройство, содержащее мажоритарный блок, первый и второй элементы И, резервируемые блоки и дешифратор, первый вход первого элемента И соединен с информационным входом устройства, а выход - с входами обнулени  резервируемых блоков, группа выходов которых подключена к соответствующей группе входов мажоритарного блока и
к соответствующей группе информационных входов дешифратора, группа выходов мажоритарного блока св зана с выходной шиной устройства и с группой входов второго элемента И, выход которого соединен с синхровходом дешифратора , выходом соединенного с вторым входом первого элемента И, отличающеес  тем, что, с целью повышени  производительности и расширени  области применени  устройства , в него введены третий элемент И и элемент НЕ, информационный вход устройства соединен с первым входом третьего элемента И, выход которого подключен к информационным входам резервируемых бло.ков, а второй вход - к выходу дешифратора через элемент НЕ.
2.Устройство по п. отличающеес  тем, что, дешифратор содержит первую группу элементов И по числу групп информационных входов , вторую группу элементов И и элемент ИЛИ, причем входы каждого из элементов И первой группы св заны с соответствующей группой информационных входов дешифратора, выходы элементов И первой группы соединены с первыми входами элементов И второй группы, вторые входы подключены к синхровходу дешифратора, а выходы к входам элемента ИЛИ, выход которого  вл етс  выходом дешифратора.
Фиг.1
Фиг.2
SU884445716A 1988-06-21 1988-06-21 Мажоритарно-резервированное устройство SU1644147A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU884445716A SU1644147A1 (ru) 1988-06-21 1988-06-21 Мажоритарно-резервированное устройство

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU884445716A SU1644147A1 (ru) 1988-06-21 1988-06-21 Мажоритарно-резервированное устройство

Publications (1)

Publication Number Publication Date
SU1644147A1 true SU1644147A1 (ru) 1991-04-23

Family

ID=21383502

Family Applications (1)

Application Number Title Priority Date Filing Date
SU884445716A SU1644147A1 (ru) 1988-06-21 1988-06-21 Мажоритарно-резервированное устройство

Country Status (1)

Country Link
SU (1) SU1644147A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1136336, кл. G 06 F 11/18, 1981. Авторское свидетельство СССР N 1261487, кл. G 06 F 11/18, 1985. *

Similar Documents

Publication Publication Date Title
JPH01233845A (ja) フレーム同期方式
US3453551A (en) Pulse sequence detector employing a shift register controlling a reversible counter
ATE81427T1 (de) Selbstpruefender zweikanal-anstiegsflankensynchronisierer.
SU1644147A1 (ru) Мажоритарно-резервированное устройство
US2884615A (en) Pulse coded signal separator
SU1124438A1 (ru) Устройство дл блочной синхронизации цифровой системы передачи
RU2015543C1 (ru) Устройство для мажоритарного выбора сигналов
SU1325460A1 (ru) Устройство дл сравнени чисел в системе остаточных классов
SU842791A1 (ru) Устройство дл сравнени чисел
RU1795556C (ru) Декодер балансного кода
SU881682A1 (ru) Дублированное устройство
SU1420653A1 (ru) Устройство дл синхронизации импульсов
SU1662006A1 (ru) Устройство дл уплотнени т - кодов
SU1156077A1 (ru) Мажоритарно-резервированное устройство
SU1383332A1 (ru) Устройство дл выделени числа в заданном интервале
SU1094151A1 (ru) Мажоритарное устройство
SU1170447A1 (ru) Цифровой дискриминатор
SU1234865A2 (ru) Устройство дл приема команд телеуправлени и телесигнализации
SU406199A1 (ru) УСТРОЙСТВО дл ОПРЕДЕЛЕНИЯ ЗНАКА ИЗМЕНЕНИЯ ФУНКЦИИ
SU849419A1 (ru) Цифровой частотный дискриминатор
SU1226467A1 (ru) Двухвходовое устройство приоритета
SU843273A1 (ru) Устройство цикловой синхронизации
SU1376258A1 (ru) Устройство дл блочной синхронизации цифровой системы передачи
SU427480A1 (ru) Резервированный счетчик импульсов
RU2020594C1 (ru) Многомерная система телемеханики