[go: up one dir, main page]

SU157153A1 - - Google Patents

Info

Publication number
SU157153A1
SU157153A1 SU700558A SU700558A SU157153A1 SU 157153 A1 SU157153 A1 SU 157153A1 SU 700558 A SU700558 A SU 700558A SU 700558 A SU700558 A SU 700558A SU 157153 A1 SU157153 A1 SU 157153A1
Authority
SU
USSR - Soviet Union
Prior art keywords
cores
register
code
memory
current
Prior art date
Application number
SU700558A
Other languages
English (en)
Publication of SU157153A1 publication Critical patent/SU157153A1/ru

Links

Description

Известны запоминающие устройства дл  электронных вычислитель}1ых машин дискретного действи , построенные на магнитных сердечниках с пр моугольной петлей гистерезиса, объединенных посредством обмоток в логические группы, и имеющие генератор импульсов тока.
Предлагаемое запоминающее устройство отличаетс  от известных тем, что в нем дл  упрощени  конструкции в качестве генератора импульсов тока применены магнитные регистры сдвига, в цепи св зи которых между соответствующим соседними сердечниками включены обмотки. Эти обмотки объедин ют логические группы запоминающих сердечников так, что имнульсы тока, возникающие в цеи х св зи при перемещении кода «1 из предыдущего сердечника регистра в последующий , воздействуют на все запомпнающие сердечники данной логической группы.
На чертеже дана принципиальна  схема описываемого запоминающего устройства.
В предложенном запоминающем устройстве в качестве генератора импульсов тока используютс  регистры сдвига, построенные на магнитных сердечниках. При перемещении информации, записанной в регистре сдвига, в цел х св зи тех сердечников, в которых было записано состо ние , соответствующее коду «1, с последующими по направлению осуществл емого сдвига под вли нием сдвигающего тактового импульса, генерируетс  импульс тока достаточной мощности дл  записи кода «1 в последующий сердечник регистра. Энерги  этого импульса и используетс  дл  считывани  или записи кодов в запоминающие сердечники.
157153
Запоминающее устройство (ЗУ) построено и работает следующим образом.
Ячейки ЗУ способны хранить коды многоразр дных чисел. Все разр ды одной  чейки располагаютс  на одной вертикали. Обращение к  чейке осуществл етс  с помощью двух магнитных регистров сдвига Я,„, -Рсч и кодовых формирователей (Ф )- Обмотка св зи между соответствующими сердечниками оболх регистров проходит через все запоминающие сердечники данной  чейки ЗУ. Посто нство нагрузки всех источников имп льсов тока схемы, вне зависимости от кода и номера  чейки, обеснечиваетс  наличием двойного количества запоминающих сердечников (пр мые и обратные) и тем, что по любому регистру всегда продвигаетс  один код - код «1 в одном разр де. Код «1 записываетс  с помощью блока Г щ в нулевую  чейку каждого регистра перед началом работы. Импульсы сдвига генерируютс  блоками ГТ- и ГТ.2. Каждый импульс сдвига перемещает код «1 по  чейкам своего регистра. При этом в обмотке ев з.и того сердечника регистра, в котором была записана«1, с последующим сердечником возникает импульс тока, который используетс  не только дл  записи «1 в этот последующий сердечник регистра, но и дл  обращени  к той запоминающей  чейке устройства, котора  св зана с этой обмоткой.
Предложенна  схема позвол ет осуществл ть следующие операции: считывание информации со стиранием, считывание с регенерацией данных, запись.
Считывание осуществл етс  с помощью одного регистра Р с - После подачи импульса сдвига в этот регистр в соответствующей  чейке ЗУ все «пр мые запомииающие сердечники оказываютс  в положении «О. При этом иа всех считывающих проводах, св занных со всеми «пр мыми запоминающими сердечниками, пр.инадлежащими к одноименным разр дам всех  чеек ЗУ, возникает больщой импульс э. д. с., если избираемый сердечник находитс  в состо нии «1, или незначительный импульс помехи, если сердечник находитс  в состо нии «О. Считанные сигналы подаютс  на усилители считывани  , где происходит усиление, детектирование и отсекание сигнала помехи. Полученные импульсы выдаютс  через вентили совнадени  ,v на выход устройства одновременно по всем разр дам с помощью стробирующего импульса «строб считывани . Дл  осуществлени  регенерации считанных кодов служат вентили совпадени  Вц-BNN, отпираемые потенциалом «разрешение регенерации.
Процессы регенерации и залиси сходны. Эти операции производ тс  с помощью регистра , генератора динамического смещени  Г(. и кодовых формирователей При этом обеспечиваетс  отнощение тока записи «1 к току записи «О или к току, воздействующему на частично избранные и неизбранные сердечники, равное 3:1.
Таким образом, описанное запоминающее устройство имеет сравнительно простую конструкцию, чем обусловливаетс  полезность его применени .
Предмет изобретени 
Запоминающее устройство дл  электронных вычислительных мащин дискретного действи , построенное на магнитных сердечниках с пр моугольной петлей гистерезиса, объединенных посредством обмоток в логические группы, и имеющее генератор импульсов тока, отличающеес  тем, что, с целью упрощени  устройства, в нe. в качестве генератора импульсов тока применены магнитные регистры сдвига, в цепи
св зи между соответствующими соседиими сердечника Ми которых включены обмотки, объедин ющие логические грунны запоминающих сердечников так, что импульсы тока, возпикарощие в указанных цеп х св зи при перемещении кода «1 из предыдущего сердечника регистра в последующий , воздействуют на все запоминающие сердечники данной логической группы запоминающих сердечников.
SU700558A SU157153A1 (ru)

Publications (1)

Publication Number Publication Date
SU157153A1 true SU157153A1 (ru)

Family

ID=

Similar Documents

Publication Publication Date Title
US6359813B1 (en) Semiconductor memory device having improved data transfer rate without providing a register for holding write data
SU157153A1 (ru)
US4128879A (en) Recirculating memory with plural input-output taps
GB1119428A (en) Memory system
US3191163A (en) Magnetic memory noise reduction system
US3944991A (en) Magnetic domain memory organization
SU217463A1 (ru) УСТРОЙСТВО ПАМЯТИ и РЕГИСТРАЦИИ
SU487417A1 (ru) Запоминающее устройство
SU498647A1 (ru) Накопитель магнитного оперативного запоминающего устройства
SU1022216A1 (ru) Устройство дл контрол доменной пам ти
SU377876A1 (ru) Ферритовое запоминающее устройство с линейной
SU407394A1 (ru) Оперативное запоминающее устройство с одновременным обращением к множеству чеек пам ти
SU619964A1 (ru) Магнитное запоминающее устройство
SU1056267A1 (ru) Устройство управлени дл доменной пам ти
SU733021A1 (ru) Запоминающее устройство
JPS6150285A (ja) シリアルメモリ装置
SU458883A1 (ru) Устройство дл контрол многоканальных магнитных накопителей
JP2667702B2 (ja) ポインタリセット方式
SU395899A1 (ru) Матричное феррит-диодное запоминающее устройство
SU849302A1 (ru) Буферное запоминающее устройство
GB1100461A (en) Improvements in or relating to magnetic core matrix data storage devices
JP2522377B2 (ja) Eprom装置
SU1053161A1 (ru) Устройство управлени дл доменной пам ти
SU643973A1 (ru) Устройство дл управлени накопителем на запоминающих элементах с неразрушающим считыванием информации
SU898503A1 (ru) Запоминающее устройство