SU1525931A1 - Устройство синхронизации - Google Patents
Устройство синхронизации Download PDFInfo
- Publication number
- SU1525931A1 SU1525931A1 SU874246125A SU4246125A SU1525931A1 SU 1525931 A1 SU1525931 A1 SU 1525931A1 SU 874246125 A SU874246125 A SU 874246125A SU 4246125 A SU4246125 A SU 4246125A SU 1525931 A1 SU1525931 A1 SU 1525931A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- input
- counter
- trigger
- decoder
- Prior art date
Links
- 230000036039 immunity Effects 0.000 claims abstract description 4
- 238000009434 installation Methods 0.000 claims 5
- 241000290936 Oromus Species 0.000 claims 1
- 101100368149 Mus musculus Sync gene Proteins 0.000 abstract description 13
- 230000005540 biological transmission Effects 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 238000003384 imaging method Methods 0.000 description 1
- 238000000034 method Methods 0.000 description 1
- 230000002123 temporal effect Effects 0.000 description 1
Landscapes
- Synchronisation In Digital Transmission Systems (AREA)
Abstract
Изобретение относитс к радиотехнике. Цель изобретени - повышение помехоустойчивости. Устройство содержит г-р 1, счетчик 2, триггеры 3, 4, 16 и 17, эл-ты ИЛИ 5 и 18, делитель 6 частоты, эл-ты И-ИЛИ 7 и 8, формирователи 9 и 10 импульсов, счетчики 11 и 12, дешифраторы 13 и 14, линию задержки 15 и эл-ты И 19, 20 и 21. Цель достигаетс за счет того, что запуск тактовой синхронизации производитс только в начале сеанса св зи во врем поступлени синхропоследовательности, а дл приема фронта каждого бита синхропоследовательности задаютс временные "окна". 2 ил.
Description
г
6ыхп)ы
ел to
ел
со
00
.1
Изобретение относитс к радиотехнике и может быть использовано в системах обмена информацией при приеме и восстановлении импульсов синхронизации .
Цель изобретени - повышение помехоустойчивости .
На фиг, 1 приведена функциональна
схемэ устройства; на фиг.2 - временна р пульса синхропоследовательности, уста- диаграмма его работы.
Устройство содержит генератор 1 , счетчик 2, триггеры 3, +, элемент ИЛИ 5, делитель частоты 6, эпеиенты И-ИЛИ
навливает триггер 3 в единичное состо ние и определ ет начало счета счетчиков 11 и 12. Элемент И 20 открываетс и на счетный вход счетчика 12 с
и 8, формирователи 9, iO импульсов, 5 первого выхода генератора 1 поступают
счетчики II и 12, дешифраторы 13 и , линию 15 задержки, триггеры 1б и 17, элемент ИЛИ 18, элементы И 19 - 21.
Устройство работает следующим об- смзом.
В исходном состо нии триггеры З, 1б и 17 сброшены и на их инверсных выходах действует 1.
При отсутствии информации на вход формировател 9 поступает бинарный шум По фронтам сигналов этого шума формирователь 9 вырабатывает короткие импульсы, которые через элемент И-ИЛИ 8 сбрасывают счетчик 2.
На счетный вход счетчика 2 через злемент И-ИЛИ 7 поступает сигнал с выход енератора 1 (фиг. 2,а), частота .n3 на котором значительно выше .зктоЕой частоты принимаемого сигнала; Выбор вели1-:ины этой частоты зависит
импульсы, период следовани которых равен длительности посылок синхропоследовательности (фиг.2ж). 12 отсчить1вает количество этих импульсов
2г, и обеспечивает запуск тактовой синхронизации только на интервале времени , соответствующем поступлению синхропоследовательности в- начале сеанса св зи. Количество импульсов синхропо25 следовательности, необходимое дл запуска тактовой синхронизации, выбираетс меньше их общего количества, передаваемого в иачйле сезнсз св г н.
что позвол в nOBblCliTl. ПОМ(:ХОУС- -О:. -1И у-, СОСТЬ.
На выходе счетчис.а 11 импульс по вл етс в том с. учае, если он от- с |/1тывает задаичт.;-, -(.оличестйо фронтов посылок синхропоследоратепь- ности, пришедших в начале сеанса св - ,- ,- -п ... - .,.
таких фактг ров, как нестабильность зи. Импульс с выхода счетчика 11 погенерйторов на передающей и приемной стороне, длина передаваемых информа- блоков, уровень преобладаний в дискретном канале.
В начале сеанса св зи до начала информационной последовательности пе- реда1 тс определенное количество посы пок синхропоследовательности вида НПО,,... (фиг. 26), каждый фронт импульса синхропоследовательности сбрасывает счетчик 2, определ интервал его счета (фиг. 2в) .
Дешифратор 13 формирует на втором выходе импульсы, соответствующие началу временных интервалов (окон) фиг. 2г), в которые должны попадать фронты синхропоследовательности и устанавливает триггер 1б в единичное состо ние, импульсы, соответствующие окончанию этих временных окон (фиг. 2д), формируютс на третьем выходе дешифратора 13.
Импульсы через элемент ИЛИ 5 и линию задержки 15 сбрасывают триггер 1б, формирующий временное окно, в KOTO- DOM ожидаетс поступление фронта посылки синхропоследовательности (фиг, 2е).
Фронт импульса (с выхода формировател 9), возникающий по фронту импульса синхропоследовательности, уста-
навливает триггер 3 в единичное состо ние и определ ет начало счета счетчиков 11 и 12. Элемент И 20 открываетс и на счетный вход счетчика 12 с
импульсы, период следовани которых равен длительности посылок синхропоследовательности (фиг.2ж). 12 отсчить1вает количество этих импульсов
г, и обеспечивает запуск тактовой синхронизации только на интервале времени , соответствующем поступлению синхропоследовательности в- начале сеанса св зи. Количество импульсов синхропо5 следовательности, необходимое дл запуска тактовой синхронизации, выбираетс меньше их общего количества, передаваемого в иачйле сезнсз св г н.
что позвол в nOBblCliTl. ПОМ(:ХОУС- -О:. -1И -, СОСТЬ.
На выходе счетчис.а 11 импульс по вл етс в том с. учае, если он от- с |/1тывает задаичт.;-, -(.оличестйо фронтов посылок синхропоследоратепь- ности, пришедших в начале сеанса св ,- -п ... - .,.
ступает на первый вход триггера ч
0
5
0
5
и устанавливает его в единичное то ние.
Сигнал на выходе счетчика 12 по вл етс в том случае, если он отсчитывает количество импульсов, соответствующее числу посылок о синхропоследовательности , передаваемых в начале сеанса св зи.
Установка триггера 3 в исходное состо ние происходит через элемент ИЛИ 18 сигналами с выходов счетчиков 11 и 12. Счетчики 11 и 12 сбрасываютс сигналом с инверсного выхода триггера 3. После установки триггера i в единичное состо ние разрешаетс прохождение импульса с пе|эвого выхода дешифратора 13 через элемент И 19. На первом выходе дешифратора 13 по вл етс короткий импульс, соответст вующий середине бита синхропоследовательности . Этот импульс, пройд через элемент И 19, устанавливает
5
(фиг. 2м) , а на триггера 17 сигнала
триггер 17 в единичное состо ние, разреша работу верхних вентилей элементов И-ИЛИ 7 и 8 и запреща работу нижних.
Сигналы на первом (фиг. 2з), втором (фиг.2и), третьем (фиг.2к), четвертом (фиг.2л) выходах делител частоты 6 по в тс только после того, как сформируетс сигнал на первом выходе дешифратора 13, что приводит к по влению на первом выходе триггера
17 сигнала втором выходе О (фиг. 2н).
Формирователь 10 формирует единичный импульс по переднему фронту сигнала с пр мого выхода триггера 17 (фиг. 2о). Этот импульс оказываетс расположенным приблизительно в середине принимаемого в данный момент бита и через элемент И-ИЛИ 8 осуществл ет сброс счетчика 2. Кроме того, импульсы с дополнительного выхода де- 1иифоатсра } через элемент И-ИЛИ 7 постуг.эют на счетный вход счетчика 2. Из четвертом выходе дешифратора 13 по вл етс импульс, соответствующий окончанию сеанса св зи, который ус- таннвливает триггеры и 17 в исход- низ состо ние. Это обеспечивает защиту устро; С1ва синхронизации от помех в перерывах между сеансами св зи. Устройство синхронизации готово к приему информации следующего сеанса.
Второй дешифратор 1 осуществл ет обработку сигналов, приход щих с первого (фиг, 2з), второго (фиг,2и), третьего (фиг,2к) и четвертого (фиг,2л) выходов делител частоты 6 по правила комбинационной логики, и формирует необходимые последовательности тактовых импульсов (фиг,2н,р,с,т),
Таким образом, предложенное устройство обеспечивает повышение помехоустойчивости по сравнению с устройством-прототипом за счет того, что запуск тактовой синхронизации производитс только в начале сеанса св зи во врем поступлени синхропоследователь ности, а дл приема фронта каждого би та синхропоследовательности задаютс временные окна.
Claims (1)
- Формула изобретениУстройство синхронизации, содержащее генератор тактовой частоты, первы выход которого подключен к первому входу первого элемента И, второй элемент И, выход которого подключен к,10м- -50й 5259316входу установки в 1 первого триггера , пр мой выход которого подключен к первому управл ющему входу первого элемента 2И-ИЛИ, а инверсный выход - к первому управл ющему входу и к первому входу второго элемента 2И-ИЛИ, первый элемент ИЛИ, выход которого подключен к входу установки в О второго триггера, а также первый счетчик , первый и второй формирователи импульсов, отличающеес тем, что, с целью повышени помехоустойчивости , введены первый и второйI г дешифраторы, элемент И. второй элемент ИЛИ, лини задержки, третий и четвертый триггеры, второй и третий счетчики и делитель частоты, при этом второй выход генератора так20 товой частоть подключен к первому сигнальному входу первого элемента 2И-ИЛИ и к счетному входу делител частоты, к входу сброса которого и к второму управл ющему входу первого25 элемента 2И-ИЛИ подключен инверснь1Й выход первого триггера, выход первого элемента 2И-ИЛИ подключен к счетному входу первого счетчика, к входу сброса котооогс: ч к первым вход-тм третьего эпемента И и вто.оого элемента ИЛИ подключен выход второго .элемента 2И- ИЛИ, к первому и второму -гл.гнапьным входам которого подключены соответственно выходы первого и второго формирователей импульсов, выходь: первого счетчика подключень к соответствующим входам первого дешифратора, первый выход которого подключен к второму входу второго элемента И, к третьему входу которого подключен пр мой выход третьего триггера, к входу установки в 1 которого подключен выход второго счетчика и первый вход первого элемента ИЛИ, к второму входу которого подключен выход третьего счетчика, к счетному выходу которого через первый элемент И подключен пр мой вь ход второго триггера, инверсный выход которого подключен к объединенным входам сброса второго и третьего счетчиков, вход установки в 1 второго триггера объединен с тактовым входом второго счетчика и подключен к выходу третьего элемента И, к второму и третьему входам которого подключены соответственно инверсный выход третьего триггера и пр мой выход четвертого тригJO354045л55гера, к входам установки в 1 и О которого подключены соответственновторой выход первого дешифратора и выход линии задержки, к входу которой подключен третий выход первого дешифратора через второй элемент ИЛИ, а четвертый выход первого дешифратора подключен к входам установки в О первого и третьего триггеров, выходы делител частоты подключены к соответствующим входам второго дешифратора, дополнительный выход которого подошпипивиппни шшшшювишIIII1IIIIIIIIIIIIIIIIIII111И11111111111111111 М(Г11И1ЯМ1Л1плллггигп аг1л лллллллл/шплл1лллл/1плгп5ZLaJij::u:ijnJ3jTXizTJ3jnji xiключен к второму сигнальному входу первого элемента 2И-ИЛИ, к входу второго формировател импульсов подключен пр мой выход первого триггера и второй управл ющий вход второго элемента 2И- ИЛИ, причем вход первого формировател импульсов вл етс сигнальным входом, а выходы второго дешифратора - выходами устройства.лп.-П.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU874246125A SU1525931A1 (ru) | 1987-05-19 | 1987-05-19 | Устройство синхронизации |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU874246125A SU1525931A1 (ru) | 1987-05-19 | 1987-05-19 | Устройство синхронизации |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1525931A1 true SU1525931A1 (ru) | 1989-11-30 |
Family
ID=21304702
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU874246125A SU1525931A1 (ru) | 1987-05-19 | 1987-05-19 | Устройство синхронизации |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1525931A1 (ru) |
-
1987
- 1987-05-19 SU SU874246125A patent/SU1525931A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 319096, кл. Н 04 L 7/02, 1971. Авторское свидетельство СССР fr 720761 , кл. Н L 7/02, 1978. (S O УСТРОЙСТВО СИНХРОНИЗАЦИИ * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1525931A1 (ru) | Устройство синхронизации | |
SU720764A1 (ru) | Устройство приема сигналов фазового пуска | |
SU1078657A2 (ru) | Стартстопный хронизатор сеансов ведомой станции | |
SU1283977A1 (ru) | Кодирующее устройство | |
SU1160582A1 (ru) | Устройство цикловой синхронизации | |
SU1325719A1 (ru) | Система передачи дискретной информации | |
SU1095220A1 (ru) | Устройство дл передачи и приема дискретных сообщений | |
SU427477A1 (ru) | Устройство для деления частоты следования импульсов | |
SU590862A1 (ru) | Устройство фазового пуска | |
SU843301A1 (ru) | Устройство формировани сигнала кадровойСиНХРОНизАции | |
SU1156111A1 (ru) | Устройство телеуправлени | |
SU1684779A1 (ru) | Устройство управлени шаговым мотором | |
SU839038A1 (ru) | Формирователь длительности им-пульСОВ | |
SU1322434A1 (ru) | Устройство синхронизации импульсов | |
SU1160550A1 (ru) | Формирователь одиночного импульса | |
SU1080250A1 (ru) | Счетное устройство | |
SU429558A1 (ru) | Телевизионное устройство | |
SU448610A1 (ru) | Приемник сигналов телеинформации | |
SU1434556A1 (ru) | Устройство установлени синхронизации | |
SU1309297A1 (ru) | Распределитель импульсов | |
SU661832A1 (ru) | Стартстопный хронизатор сеансов ведомой станции | |
SU1288734A1 (ru) | Устройство дл передачи и приема информации | |
SU563736A1 (ru) | Устройство дл синхронизации равнодоступных многоканальных систем св зи | |
SU684764A1 (ru) | Стартстопный приемопередатчик | |
SU1515396A1 (ru) | Устройство дл формировани видеосигнала наклонных линий |