SU1495772A1 - Устройство дл кусочно-линейной аппроксимации - Google Patents
Устройство дл кусочно-линейной аппроксимации Download PDFInfo
- Publication number
- SU1495772A1 SU1495772A1 SU874270560A SU4270560A SU1495772A1 SU 1495772 A1 SU1495772 A1 SU 1495772A1 SU 874270560 A SU874270560 A SU 874270560A SU 4270560 A SU4270560 A SU 4270560A SU 1495772 A1 SU1495772 A1 SU 1495772A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- counter
- input
- reversible counter
- approximation
- Prior art date
Links
Landscapes
- Complex Calculations (AREA)
Abstract
Предлагаемое изобретение относитс к автоматике и вычислительной технике и может использоватьс дл генерировани с высокой точностью последовательности значений нескольких функций. Цель изобретени - повышение точности аппроксимации. Устройство дл кусочно-линейной аппроксимации содержит генератор 1 тактовых импульсов, RS-триггер 2, счетчик 3, элемент И 4, управл емый делитель 5 частоты с переменным коэффициентом делени , посто нное запоминающее устройство 6 параметров функций, блок 7 сравнени кодов, реверсивный счетчик 8, вход 9 пуска, входы 10, 11 установки начального значени и выход 12. Цель изобретени достигаетс за счет введени блока 7 сравнени кодов, элемента И 4, RS-триггера 2. 2 ил.
Description
Фиг.
Изобретение относитс к автоматике и вычислительной технике и может использоватьс дл генерировани с высокой точностью последовательности значений нескольких функций, производна которых мен ет знак и величину на различных, несовпадающих интервалах аппроксимации, при использо
вании минимального объема пам ти
Цель изобретени - повышение точности аппроксимации.
На фиг. 1 приведена функциональна схема устройства; на фиг. 2 - временные диаграммы наиболее важных дп понимани работы устройства сигналов .
Устройство дл кусочно-линейной аппроксимации (фиг. 1) содержит генератор 1 тактовых импульсов, RS-триг- гер 2, счетчик 3, элемент И 4, управл емый делитель 5 частоты с переменным коэффициентом делени , посто нное запоминающее устройство 6 параметров функций, блок 7 сравнени кодов , реверсивный счетчик 8, вход 9 пуска, входы 10 и 11 установки начальных значений и выход 12,
Устройство работает следующим образом .
Аппроксимаци кодовой последовательности и на выходе реверсивного счетчика 8 начинаетс после по вt
лени в момент времени t О импульса Ua на входе 9 пуска , В результате воздействи этого импульса на входы разрешени предустановки счетчиков 8 и 3 в последний с входа 10 начальной загрузки записываетс число К интервалов аппроксимации, а в реверсивный счетчик 8 - начальное значение входного кода (на фиг. 2 прин то К 7). .Одновременно в момент времени t импульс UQ устанавливает RS-триггер 2 в единичное состо ние, разреша тем самым прохождение тактовых импульсов с выхода генератора 1 через элемент И А на тактовый вход делител 5 с переменным коэффициентом делени , С разр дных выходов счетчика 3 сигнал , соответствующий первому лнтерва лу аппроксимации, поступает на адресные входы посто нного запоминающего устройства 6, на первых выходах которого устанавливаетс код, соответ- ствуюпщй началу следующего, второго интервала аппроксимации, на вторых выходах - код, соответствующий абсолютному значению производной аппрок
0
5
0
5
0
5
0
5
г
0
симируемой функции на первом интервале , а на третьем - код, соответствующий знаку производной этой функции . В результате этого на выходе блока 5 из импульсов тактового гене- . ратора 1 формируетс последователь-, ность импульсов, частота следовани которых пропорциональна модулю производной аппроксимируемой функции.
По каждому из импульсов выходной последовательности делител 5 реверсивный счетчик 8, с учетом сигнала Ug на третьем выходе блока 6, измен ет свое состо ние. Таким образом, на разр дных вьпсодах реверсивного счетчика 8 формируетс кодова последовательность , аппроксимирующа заданную функцию на первом интервале аппроксимации . Такое изменение выходного кода блока 8 происходит до тех пор, пока не наступит равенство кодов , поступающих на первый и второй входы блока 7 сравнени кодов. После наступлени в момент времени t (фиг. 2) такого равенства на входе блока 7 формируетс импульс U, поступающий на счетный вход счетчика 3, измен состо ние последнего на единицу. В результате этого измен ютс коды на выходах посто нного запоминающего устройства 6 - на первых выходах устанавливаетс код; соответствзпощий началу третьего интервала аппроксимации, на вторых выходах - код, соответствующий абсолютному значению производной на втором интервале аппроксимации, а на третьем - код, соответствующий знаку этой производной. Далее работа устройства происходит аналогично и на разр дных выходах блока 8 формируетс кодова последовательность, соответствующа второму и последующим интервалам аппроксимации заданной функции ,На последнем интервале аппроксимации после настзшлени равенства (в момент времени Ц) кодов, поступающих на входы блока 7 сравнени кодов, происходит полное обнуление счетчика 3, и на его выходе переноса формируетс импульс и, которьй переводит RS-триггер 2 в нулевое состо ние Выходной сигнал U RS-триггера 2 запрещает прохождение тактовых импульсов с генератора 1 на счетный вход реверсивного счетчика 8, прекраща тем самым формирование аппроксимирующего сигнала на выходе устройства„ Таким образом, дл формировани кодовой последовательности, аппроксимирующей заданную функцию, в посто нном запоминающем устройстве 6 необходимо хранить только К слов, где К - число интервалов аппроксимации. Это приводит к резкому, на несколько
выхода посто нного запоминающего устройства параметров функций, выход реверсивного счетчика подключен к выходу устройства, о тличающе - е с тем, что, с целью повышени точности аппроксимации, в него введены блок сравнени кодов, элемент И и RS-триггер, причем вход установки
пор дков, уменьшению требуемого объе- ig RS-триггера, входы разрешени запима пам ти по сравнению с устройствами , где в посто нном запоминающем устройстве хран тс все значени функции.
Claims (1)
- Формула изобретениУстройство дл кусочно-линейной аппроксимации, содержащее счетчик, посто нное запоминающее устройство параметров функций, управл емый де-- литель частоты, реверсивный счетчик, генератор тактовых импульсов, причем выход счетчика подключен к адресному входу посто нного запоминающего . устройства параметров функций, группа разр дов управлени выхода которого подключена к управл ющему входу управл емого делител частоты, выход которого подключен к счетному входу реверсивного счетчика, вход управлени направлением счета которого подключен к выходу соответствующего разр да группы разр дов управлениси счетчика и реверсивного счетчика подключены к входу пуска устройства , входы начальной загрузки счетчика и реверсивного счетчика которого подключены к входам данных счетчика и реверсивного соответственно , выход переполнений счетчика подключен к входу сброса RS- триггера, выход которого подключенк первому входу элемента И, второй вход которого подключен к выходу генератора тактовых импульсов, выход элемента И подключен к тактовому входу управл емого делител частоты , группа информационных разр дов выхода посто нного запоминающего устройства параметров функций подключена к первому информационному входу блока сргавнени кодов, второй информационный вход которого подключен к выходу реверсивного счетчика , выход блока сравнени кодов подключен к счетному входу счетчика.и.6fPui.Z
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU874270560A SU1495772A1 (ru) | 1987-05-04 | 1987-05-04 | Устройство дл кусочно-линейной аппроксимации |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU874270560A SU1495772A1 (ru) | 1987-05-04 | 1987-05-04 | Устройство дл кусочно-линейной аппроксимации |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1495772A1 true SU1495772A1 (ru) | 1989-07-23 |
Family
ID=21314157
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU874270560A SU1495772A1 (ru) | 1987-05-04 | 1987-05-04 | Устройство дл кусочно-линейной аппроксимации |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1495772A1 (ru) |
-
1987
- 1987-05-04 SU SU874270560A patent/SU1495772A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 1104492, кло G 06 F 1/02, 1982. Авторское свидетельство СССР 1187158, кЛо G 06 F1/02, 1984. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4414678A (en) | Electronic up-down conting system with directional discriminator | |
SU1495772A1 (ru) | Устройство дл кусочно-линейной аппроксимации | |
US3237171A (en) | Timing device | |
SU1367153A1 (ru) | Делитель частоты с дробным коэффициентом делени | |
SU1262724A1 (ru) | Делитель частоты следовани импульсов с регулируемой длительностью импульсов | |
SU1591010A1 (ru) | Цифровой интегратор | |
SU1195435A1 (ru) | Устройство задержки импульсов | |
SU1251185A1 (ru) | Аналоговое запоминающее устройство | |
SU1322233A1 (ru) | Цифровой линейный интерпол тор | |
SU799119A1 (ru) | Дискриминатор временного положени СигНАлОВ | |
SU1270900A1 (ru) | Устройство дл преобразовани последовательного кода в код | |
SU1383326A1 (ru) | Устройство дл программируемой задержки информации | |
SU1354194A1 (ru) | Сигнатурный анализатор | |
SU1420648A1 (ru) | Формирователь импульсных последовательностей | |
SU1444744A1 (ru) | Программируемое устройство дл вычислени логических функций | |
SU1444937A1 (ru) | Делитель частоты следовани импульсов с регулируемой длительностью импульсов | |
SU590732A1 (ru) | Параллельный двоично-дес тичный квадратор | |
SU1018137A1 (ru) | Устройство дл считывани графической информации | |
SU1140233A1 (ru) | Генератор импульсной последовательности | |
SU1653154A1 (ru) | Делитель частоты | |
RU1775854C (ru) | Управл емый делитель частоты следовани импульсов | |
SU1162044A1 (ru) | Преобразователь кода в частоту импульсов | |
SU1300653A1 (ru) | Устройство дл формировани последовательности импульсов | |
SU1059559A1 (ru) | Устройство дл ввода информации с дискретных датчиков | |
SU1202045A1 (ru) | Устройство задержки |